Altium Designer中如何 画差分线

Altium Designer中如何 画差分线
Altium Designer中如何 画差分线

Altium Designer 画"差分线"

如何在Altium Designer 中快速进行差分对走线

1:在原理图中让一对网络前缀相同,后缀分别为_N 和_P,并且加上差分队对指示。

让一对差分网络名称的前缀必须相同,后缀分别为_N 和_P;

左键点击Place\ Directives\Differential Pair,鼠标上就出现差分队对指示标志,给差分对

的两根线都加上差分队对指示,如下图所示。

2:将差分信息加载到PCB 文件,并定义用户需要的差分规则。

(1)保存并且编译原理图;

(2)左键点击Design\Updae PCB document…,启动Engineer Change Order, 把有关的差分对

信息加如到PCB 文件,保存PCB 文件;

(3)在PCB文件中,打开PCB面板,靠近PCB旁边的行中选择Differential Pairs Editor ,在下面的框中选中All Differential Pairs ,这样,所有定义的差分对就在

Designer 框中出现了。选中定义的差分对(如RT),左键点击Rule Wizard按键,进入

Differential Pair Rule Wizard界面,点击Next 按键,进入参数设置界面,可

以选择输入各种参数如下图就是其中的界面。

到最后,在Rule Creation Completed 界面中,会显示下面的这些种类的信息,告诉你你输入

的参数是怎么样的。如果不满意的话左键点击Back按键返回修改,满意的话左键点击Finish 按

键结束差分线规则设置。

Width Constraint

DiffPair_Width

Pref Width = 10mil Min Width = 10mil Max Width = 10mil

InDifferentialPair('RT')

Matched Net Lengths

DiffPair_MatchedLengths

Tolerance = 1000mil Style - 90 Degrees Amplitude = 200mil Gap = 20mil (IsDifferentialPair And (Name = 'RT'))

Differential Pairs Routing

DiffPair_DiffPairsRouting

Pref Gap = 10mil Min Gap = 10mil Max Gap = 10mil

(IsDifferentialPair And (Name = 'RT'))

3:使用差分走线命令完成差分对走线

左键点击Place\Differeential Pair Routing ,进入差分对布线模式,此时,用鼠标在差分网络的两个相邻的焊盘上点击一下,然后移动鼠标,就会看到对应的另一跟线也会伴随着一起平

行的走线,同时按下Ctrl +Shift 并且转动鼠标的滚轮,就可以两跟线同时换层。效果如下图

所示。

Altiumdesigner仿真具体步骤

Altium designer 仿真具体步骤 1.创建工程 1)在工具栏选择File ? New ? Project ? PCB Project ,创建一个PCB工程并保存。2)在工具栏选择File ? New ? Schematic ,创建一个原理图文件并保存。 2. 例图 3. 编辑原理图 ①、放置有仿真模型的元件 根据上面的电路,我们需要用到元器件“LF411C”点击左边“Library ”标签,使用search 功能查找LF411CN找到LF411CN之后,点击“ Place LF411CN”,放置元件,若提示元件库未安装,需要安装,则点击“ yes”,如图2 : 在仿真元件之前,我们可以按“TAB键打开元件属性对话框,在“ Designator ”处填入 U1;接着查看LF411CN的仿真模型:在左下角Models列表选中Simulation,再点击“Edit ”,可查看模型的一些信息,如图 3 。 从上图可以看出,仿真模型的路径设置正确且库成功安装。点击“ Model File ”标签,可查看模型文件(若找不到模型文件,这里会有错误信息提示),如图4。 图4 点击“ Netlist Template ”标签,可以查看网表模板,如图 5 。

Altium designer 仿真具体步骤图5

至此,可以放置此元件 ②、为元件添加SIM Model文件 用于电路仿真的Spice模型(.ckt和.mdl文件)位于Library文件夹的集成库中,我们使用时要注意这些文件的后缀。模型名称是模型连接到SIM模型文件的重要因素,所以要确 保模型名称设置正确。查找Altium 集成库中的模型文件步骤如下:点击Library 面板的Search 按钮,在提示框中填入:HasModel('SIM','*',False) 进行搜索;若想更具体些可填入:HasModel('SIM','*LF411*',False) 。 若我们不想让元件使用集成库中提供的仿真模型,而想用别的模型代替,我们最好将别的模型文件复制到我们的目标文件夹中。 如果我们想要用的仿真模型在别的集成库中,我们可以: 1) 点击File ? Open ,打开包含仿真模型的库文件(.intlib) 。 2) 在输出文件夹(打开集成库时生成的文件夹)中找到仿真文件,将其复制到我们自己的工程文件夹中,之后我们可以进行一些修改。 复制好模型文件,再为元器件添加仿真模型。为了操作方便,我们直接到安装目录下的“Examples'CircuitSimulation'Filter ”文件夹中,复制模型文件“ LF411C.ckt” 到自己的工程文件夹中,接下来的步骤: 1) 在Project 面板中,右击工程,选择“ Add Existing to Project ”,将模型文件添加到本工程中。 2) 双击元件U1,打开元件属性对话框,在Model列表中选择Simulation,点击Remove按钮,删除原来的仿真模型。

AltiumDesigner设计报错问题总结

AltiumDesigner设计报错问题总结 在编译原理图时,引脚和连线旁边出现很多红线,提示error: signalwithnodriver。 原理图没有加入到Project里。 第一次导入没问题,但是改了个元件的封装,在更新一下(Design—UpdateSCH),点击导入时出现UnkownPin。。。 解决方案一: 把第一张PCB删掉,新建一个PCB再倒入。 解决方案二: 把改过的元件在PCBxx删除,再倒入。 以上问题本应该是没问题的,但是可能是我们使用的盗版软件的原因。 用altiumdesigner画完图编译后,出现几百警告,几乎的所有的都是Offgridpin画的图在项目中去编译,的不能编译,如果文件不在项目中的话,就会出现你说的不在网络的提示。 你的元件没有在原理图上真正形成电气上的连接。 你的元件库没有被软件别。没有你建一个项目文件,把你的原理图放在里去做编译,这样就不会出错了。 是因为你原理图中的元件引脚尺寸和你设置的栅格尺寸不对应,导致系统无法识别而报错,引脚长度尺寸必需设置成栅格尺寸的整数倍!!!你把你做的原理图元件重新再画一遍,再编译,问题解决!!! 双面板应该都有哪些Layer? TopLayer顶层铜皮,双面板必须要BottomLayer底层铜皮,双面板必须要TopOverLayer顶层丝印,一般需要,也有节约成本不做的。

BottomOverLayer底层丝印,一般不需要,底层放原件的话,也可以加。 Top/BottomSoldermask顶层底层阻焊层,就是“绿油”,一般需要,也有节约成本不做的。 Mechinica机械层,板边以及板内开槽,1无金属化,4有金属化。 Keepout禁止布线区域,不自动布线的话可以不要。 然而中国的现实是用Keepout做板框成了行规,你要正规地给他们机械层往往还不会做了。 Top/BottomPastemask顶层底层钢板层,如果要批量焊接SMD器件的板子,需要定做钢板,这两层不在PCB上,是生产需要的工装.Multilayer多层,在所有层上都存在的东西,比如直插器件的焊盘,这层一般是必须的,不要试图关闭它。 在用Altiumdesign进行规则检测的时候出现Un-RoutedNetConstraint错误这是什么意思啊怎么解决Un-RoutedNetConstraint: 该规则用于检测网络布线的完成状态。网络布线的完成状态定义为(已经完成布线的连线)/(连线的总数)×100%。即检查没有布线的网络。 设计规则“Electrical”——电气规则类。 “Routing”——布线规则类。 “SMT”——SMT元件规则类。 “Mask”——阻焊膜规则类。 “Plane”——内部电源层规则类。 “Testpoint”——测试点规则类。 “Manufacturing”——制造规则类。 “HighSpeed”——高速电路规则类。“Placement”——布局规则类。

AltiumDesigner使用教程

A l t i u m D e s i g n e r使 用教程 -CAL-FENGHAI.-(YICAI)-Company One1

设计并生成PCB 根据WEBENCH生成的电源原理图,就可以在AltiumDesigner中画出设计电路的原理图和PCB图。 1.Ultra Librarian的安装和使用 1)在TI官网下载并安装Ultral Librarian并安装,下载地址:。 2)在TI官网找到要使用的芯片,在“符号和封装”项目下点击下载CAD文件(后缀 为.bxl),如下图所示: 3)打开Ultral Librarian软件,首先点击“Load Data”装载刚刚下载.bxl文件,在选择“Se lect Tools”中的“Altium Designer”,最后点击“Export to Selected Tools”。如下图所示:

4)随后会生成一个.txt文档,如下图所示。其中红色方框表示生成的PCB库和原理图所 在位置。 5)打开红色方框中的路径,里面有一个“”,用AltiumDesigner打开,如下图所示。

6)双击图中的1,在点击图中的2,会出现以下界面: 7)选择生成Ultral Librarian生成的文件夹中的“.txt”文件,然后点击“Start Import”那么就生 成了所需芯片的封装和原理图的库,只要在原件库中安装即可使用。如下图所示: 注意:这里生成的PCB库和原理图库首次打开可能会没有,解决的方法是先关闭然后再打开就可以了。

2.设计电路原理图 1)打开AD软件,依次选择:文件->新建(new)->工程(project)->PCB工程,在建立 工程之后一定要保存工程。如下图所示: 2)在新建的PCB项目下创建原理图项目(Schematic)。 3)在库中选择相应的原件,拖入原理图,如下图所示:

(完整)AltiumDesigner总结,推荐文档

Protel ----Altium Designer 经过对Protel的学习,让我了解到了protel在电子方面的诸多优点。使我认识到了学习这门课程给我们带来的各种好处。虽然在学习时遇到了不少的困难,但在老师和同学的帮助下,种种困难都迎刃而解,让我更加的体会到了学习的乐趣。Protel软件在电路板设计方面给用户带来了许多的方便之处,是一项精密的技术软件。他对设计者的知识要求也很高,是上层知识分子工作的得力助手。尤其是对设计者的英语水平要求较高,因为在操作环境中,它是全英的,若英语水平太低,则无法熟练地操作好它。也就是说要学好Protel,还需要较好的英语基础! 以下为Altium Designer系统的简介: ●多工程 控制模块包括3个要素:电路板和包含了组合逻辑电路、处理器以及面向处理器的嵌入式应用程序的FPGA设计。 在Altium Designer中,用户所创造的每一个设计都是一个工程。每一类工程将由它所执行的功能来决定。在创建过程中,用户可以把它们存储在同一个设计工作空间中,以便能同时看到是所有的设计文档以及同时对不同的工程进行操作。 工程设计的所有文档必须保存在版本控制系统中。Altium Designer使这个过程变得很容易。控制面板上不仅显示了各个文档名,还包括了这些文档的状态。同时,用户也可以使用物理差异检测工具来寻找不同版本的PCB设计差异。 ●绘制原理图 Altium Designer提供了方框图的绘制以及工程层次间的连接。顶层的原理图看起来就跟用户自己画的方框图一样,每个框图都用一个指向独立原理图或者一组原理图的“图表符”来表示。信号通过连接线或总线在图纸符号中传输,然后通过图表符间的连线传到其他子图纸的端口。画出顶层原理图后,用户可以为每个图表符设计完整的功能电路。同步功能使用户能够很容易地保持设计层次的完整性和准确性。 ●元件库 Altium的库研发中心提供了超过60 000种元器件,而且允许将集成元件库链接到外部元件控制系统中,使设计者能够准确、直接地监督元件库的更新

Altiumdesigner规则检查常出的问题汇总

A l t i u m d e s i g n e r规则 检查常出的问题汇总 SANY标准化小组 #QS8QHH-HHGX8Q8-GNHHJ8-HHMHGN#

Altium designer 规则检查常出的问题汇总 1.Rule Violations Count 违反数 2.Short-Circuit Constraint (Allowed=No) (All),(All) 短路约束=不允许)(全部),(全部) 3.Un-Routed Net Constraint ( (All) ) 26 Un-Routed净约束(所有)26岁 4.Clearance Constraint (Gap=9mil) (All),(All) 间隙约束(间隙= 9 mil)(全部),(全部) 5.Power Plane Connect Rule(Relief Connect )(Expansion=20mil) (Conductor Width=10mil) (Air Gap=10mil) (Entries=4) (All) 功率平面连接规则(救济连接)(扩展= 20 mil)(导体宽= 10 mil)(气隙= 10 mil)(条目= 4)(全部)0 6.Width Constraint (Min=8mil) (Max=20mil) (Preferred=15mil) (All) 宽度约束(Min = 8 mil)( Max= 20 mil)(优先15例mil)(全部) 问题应该出在你设置和实际的冲突,你的Protel所设置的最小线宽是25mil,最大线宽也是25mil,默认线宽还是25mil,这本没错,但可能是你的某根GND线不是25mil,或者你用了覆铜,而覆铜的线条(Track Width)也不是25mil,所以才出错!建议在Design 的Rule里设置一下Width Constraint的最大和最小线宽,调整到合适范围,就不会报错了。 7.Height Constraint (Min=0mil) (Max=1000mil) (Prefered=500mil) (All) 高度约束(Min = 0 mil)( Max = 1000 mil)(优先= 500 mil)(全部) 8.Hole Size Constraint (Min=1mil) (Max=150mil) (All) 孔尺寸约束(Min = 1 mil)( Max = 150 mil)(全部) 修改尺寸,设计孔大于你设置的规则的值 9.Hole To Hole Clearance (Gap=6mil) (All),(All) 洞孔间隙(间隙= 6 mil)(全部),(全部) 引脚安全间距问题,一般是封装的问题,如果确定封装没问题,这个错误基本你可以忽略。10.Minimum Solder Mask Sliver (Gap=1mil) (All),(All) 最低焊接面罩银(间隙= 1 mil)(全部),(全部) 你的某个元件的焊盘间距大于1mil,你可以选择该规则或者把封装中的焊盘间距改大一点。11.Silkscreen Over Component Pads (Clearance=1mil) (All),(All) 丝网印刷在组件垫(许可= 1 mil)(全部),(全部) 顶层丝印与元件焊盘距离近(小于1mil) 按D、R将规则中的Silkscreen Over Component Pads 改小一些就可以了 12.Silk to Silk (Clearance=1mil) (All),(All) 丝印丝印(间隙= 1 mil)(全部),(全部) 两个丝印之间的距离太近,这个错误可以忽略 13.Net Antennae (Tolerance=0mil) (All) 网络天线(耐受= 0 mil)(全部) 14.Clearance Constraint (Gap=6mil) (InComponent(U1)),(All) 间隙约束(间隙= 6 mil)(InComponent(U1)),(所有)

完整AltiumDesigner总结推荐文档

Protel -- Altium Designer 经过对Protel 的学习,让我了解到了protel 在电子方面的诸多优点。使我认识到了学习这门课程给我们带来的各种好处。虽然在学习时遇到了不少的困难,但在老师和同学的帮助下,种种困难都迎刃而解,让我更加的体会到了学习的乐趣。Protel 软件在电路板设计方面给用户带来了许多的方便之处,是一项精密的技术软件。他对设计者的知识要求也很高,是上层知识分子工作的得力助手。尤其是对设计者的英语水平要求较高,因为在操作环境中,它是全英的,若英语水平太低,则无法熟练地操作好它。也就是说要学好Protel ,还需要较好的英语基础! 以下为Altium Designer 系统的简介: 多工程 控制模块包括3 个要素:电路板和包含了组合逻辑电路、处理器以及面向处理器的嵌入式应用程序的FPGAS计。 在Altium Designer 中,用户所创造的每一个设计都是一个工程。每一类工程将由它所执行的功能来决定。在创建过程中,用户可以把它们存储在同一个设计工作空间中,以便能同时看到是所有的设计文档以及同时对不同的工程进行操作。 工程设计的所有文档必须保存在版本控制系统中。Altium Designer 使这个过程变得很容易。控制面板上不仅显示了各个文档名,还包括了这些文档的状态。同时,用户也可以使用物理差异检测工具来寻找不同版本的PCB设计差异。 绘制原理图 Altium Designer 提供了方框图的绘制以及工程层次间的连接。顶层的原理图看起来就跟用户自己画的方框图一样,每个框图都用一个指向独立原理图或者一组原理图的“图表符”来表示。信号通过连接线或总线在图纸符号中传输,然后通过图表符间的连线传到其他子图纸的端口。画出顶层原理图后,用户可以为每个图表符设计完整的功能电路。同步功能使用户能够很容易地保持设计层次的完整性和准确性。 元件库 Altium 的库研发中心提供了超过60 000种元器件,而且允许将集成元件库链接到外部元件控制系统中,使设计者能够准确、直接地监督元件库的更新 和设计文档的改变 网络连线 Altium Designer 提供了网络标识符,该功能使用户可以用简洁明了的方法来连接

AltiumDesigner使用教程

设计并生成PCB 根据WEBENCH生成的电源原理图,就可以在AltiumDesigner中画出设计电路的原理图和PCB图。 1.Ultra Librarian的安装和使用 1)在TI官网下载并安装Ultral Librarian 2)在TI官网找到要使用的芯片,在“符号和封装”项目下点击下载CAD文件(后缀为.bxl), 如下图所示: 3)打开Ultral Librarian软件,首先点击“Load Data”装载刚刚下载.bxl文件,在选择“Select Tools”中的“Altium Designer”,最后点击“Export to Selected Tools”。如下图所示: 4)随后会生成一个.txt文档,如下图所示。其中红色方框表示生成的PCB库和原理图所在 位置。 5)打开红色方框中的路径,里面有一个“UL_import.PrjSrc”,用AltiumDesigner打开,如 下图所示。 6)双击图中的1,在点击图中的2,会出现以下界面: 7)选择生成Ultral Librarian生成的文件夹中的“.txt”文件,然后点击“Start Import”那么就生 成了所需芯片的封装和原理图的库,只要在原件库中安装即可使用。如下图所示: 注意:这里生成的PCB库和原理图库首次打开可能会没有,解决的方法是先关闭然后再打开就可以了。 2.设计电路原理图 1)打开AD软件,依次选择:文件->新建(new)->工程(project)->PCB工程,在建立工 程之后一定要保存工程。如下图所示: 2)在新建的PCB项目下创建原理图项目(Schematic)。 3)在库中选择相应的原件,拖入原理图,如下图所示: 4)利用工具条中的放置线、电源、地等工具连接电路原件,完成的原理图如下图所示: 5)最后保存生成的原理图。 3.设计PCB图 1)为原理图中所有的原件选择封装。双击原件,在Footprint选项中就可以选择封装,并 保存,如下图所示: 2)对选择封装之后的电路图进行电气检查,图下图所示: 3)电气检查没有错误之后,为工程添加PCB项目并保存,如下图所示: 4)右键项目,点击“Compile PCB Project PCB PCB_Project1.prjPCB”,如下图所示: 5)打开之前建立的PCB项目,点击“设计”选项中的“Update Schematics in PCB_Project1.PrjPCB”。如下图所示:

AltiumDesignerRules规则详解

Altium Designer Rules规则详解 2011-09-18 08:10:58| 分类:我爱☆DIY|举报|字号订阅 对于PCB的设计, AD提供了详尽的10种不同的设计规则,这些设计规则则包括导线放置、导线布线方法、元件放置、布线规则、元件移动和信号完整性等规则。根据这些规则, Protel DXP进行自动布局和自动布线。很大程度上,布线是否成功和布线的质量的高低取决于设计规则的合理性,也依赖于用户的设计经验。 对于具体的电路可以采用不同的设计规则,如果是设计双面板,很多规则可以采用系统默认值,系统默认值就是对双面板进行布线的设置。 本章将对Protel DXP的布线规则进行讲解。 6.1 设计规则设置 进入设计规则设置对话框的方法是在PCB电路板编辑环境下,从Protel DXP 的主菜单中执行菜单命令Desin g/Rules ……,系统将弹出如图6-1所示的PCB Rules and Constraints Editor(PCB设计规则和约束 ) 对话框。 图6-1 PCB设计规则和约束对话框 该对话框左侧显示的是设计规则的类型,共分10类。左边列出的是Desing Rules( 设计规则 ) ,其中包括Electrical (电气类型)、 Routing (布线类型)、 SMT (表面粘着元件类型)规则等等,右边则显示对应设计规则的设置属性。

该对话框左下角有按钮Priorities ,单击该按钮,可以对同时存在的多个设计规则设置优先权的大小。 对这些设计规则的基本操作有:新建规则、删除规则、导出和导入规则等。可以在左边任一类规则上右击鼠标,将会弹出如6-2所示的菜单。 在该设计规则菜单中, New Rule是新建规则; Delete Rule是删除规则;Export Rules是将规则导出,将以 .rul为后缀名导出到文件中; Import Rules 是从文件中导入规则;Report ……选项,将当前规则以报告文件的方式给出。图6 — 2设计规则菜单 下面,将分别介绍各类设计规则的设置和使用方法。 6.2 电气设计规则 Electrical (电气设计)规则是设置电路板在布线时必须遵守,包括安全距离、短路允许等4个小方面设置。 1 . Clearance (安全距离)选项区域设置 安全距离设置的是PCB 电路板在布置铜膜导线时,元件焊盘和焊盘之间、焊盘和导线之间、导线和导线之间的最小的距离。 下面以新建一个安全规则为例,简单介绍安全距离的设置方法。 ( 1 )在Clearance上右击鼠标,从弹出的快捷菜单中选择New Rule ……选项,如图6-3所示。

关于AltiumDesigner使用的经验小总结

关于AltiumDesigner使用的经验小总结 1、原理图绘制完毕后,编译 2、编译无误后,导入pcb 3、PCB布局,布线,列些快捷方式 G+G 栅格设置的快捷方式,布局时可以设置适当大,视个人使用习惯 为方便放置器件,design-board options 菜单中,component grid可以适当设置大,视个人使用习惯

P+T,place track 画线 鼠标左边选中器件后,L ,layer更换 多层绘制,P+L,place line 放线,无电气属性,作为平面分割的边界 4、绘制完毕,调线 适当设置栅格点,按栅格的倍数作为间距调线。 5、绘制DDR等需要设置等长的电路板,分以下几种情况 a)FPGA+DDR*1 且无匹配电阻使用nets即可查看线的长度;使用T+R调单根信号线的长度,T+I调差分线的长度 b)FPGA+DDR*1+匹配电阻使用from to editor 选择需要设置的信号网标,点击某一此网标的焊盘,按住ctrl,选中另一焊盘,点击add from to,设置完成

特别说明:因为绘制电路图的时候,不管是T+R还是T+I可以看到的线长都是整体线长,所以绘制的时候还需列表计算。 c)FPGA+DDR*2(或者更多) 设置类似b)中所述,麻烦之处也类似,需要多备份文件,删除其中某些只留一个一一绘制。 6、绘制完毕后DRC检查。软件默认报数500

当报错数量>500,report是报不出来的,需要把不必要的检查项disable,并适当把数值加大,不然可能真的有致命的问题存在哦。

7、原理图、PCB绘制都要记住一个必要的检查项single net 至此,总结完毕。

AltiumDesigner知识学习记录材料(情况总结)

在PCB板界面(默认是二维画面)时使用【Shift+M】键可以快速打开滤镜(即放大镜),再次使用此组合键可以退出滤镜功能,该快捷组合键同样适用于三维PCB界面。 在PCB界面中,按数字键3,打开PCB板的三维界面;在三维界面时,按数字键2,则又切换到二维界面。 在PCB的三维界面时,按住Shift键不松开,同时按下鼠标右键,则可以旋转PCB板。 通常说的低速板一般是指最高频率小于40~50MHz的板子。 画PCB板时尽量用45度的折线代替90度的折线。 当新建了一个PCB项目并且又添加了两个原理图文件,在保存到指定文件夹时,默认是先保存原理图表单1、接着保存原理图表单2,最后保存的是PCB项目。即保存的顺序是由内向外的。在PCB项目被保存后,其实Design Workspace(工作区间)也被保存了。已打开的文件隐藏后,可以在Window下拉框里对应项中打开。打开原理图编辑器属性设置对话框(即文件选项)有四种方式,1、在Design->Document Options中打开; 2、按快捷键【D+O】; 3、在原理图界面边缘上或其外部双击同样能快速打开对话框; 4、在原理图编辑界面中点击鼠标右键,在弹出的对话框中选择Options->Document Options。 按住Ctrl键的同时按下鼠标右键,然后上下滑动鼠标也可以实现缩放功能。

按Shift+Space键可以切换4种连线模式。要注意输入法的选择,否则可能无法切换。 PCB Rule和Parameter Set的属性设置都是在 Place ->Directives里面打开(前者选择PCB Layout,后者选择Parameter Set),当选择Add as Rule时,添加的属性的Name 都是Rule,当选择添加时,属性的Name随设置的不同而异。 当点击Parameter Set后,再按F1键,则会快速打开Knowledge Center。 同Word的操作一样,按Ctrl+F组合键可以打开快速查找对话框,按Ctrl+H组合键可以快速打开查找和替换对话框。 整体修改一批相同元器件的方法是:首先选中它们,然后打开Find Similar Objects 面板,在最上方的Selected横排选择same,点击OK,最后在Inspector对话框中修改它们的属性,修改完毕按回车键即可。 当原理图界面内的元器件被蒙版蒙住之后,点击Select all后所有高亮显示的元器件(即未被蒙版蒙住的元器件)都会被选中。 在Find Similar Objects 面板内把左下角的Select Matching勾选上,查找相似元器件时也会把所有相似元器件都选上。 在原理图界面内,所有画红色波浪线的地方说明是有错的或是有不妥的地方,需要修改。当放置一个集成芯片时,往往会在各个引脚处标出红色波浪线,因为此时的引脚都未使用,而是悬空的。等到接上元器件或是接电源或接地后,红色波浪线便会消失。

altiumdesigner规则设置技巧

Altium Designer 布线规则设定 对于PCB 的设计,Altium Designer 6.0提供了详尽的10 种不同的设计规则,这些设计规则则包括导线放置、导线布线方法、元件放置、布线规则、元件移动和信号完整性等规则。根据这些规则,Protel DXP 进行自动布局和自动布线。很大程度上,布线是否成功和布线的质量的高低取决于设计规则的合理性,也依赖于用户的设计经验。 对于具体的电路可以采用不同的设计规则,如果是设计双面板,很多规则可以采用系统默认值,系统默认值就是对双面板进行布线的设置。 本章将对Altium Designer 6.0的布线规则进行讲解。 6.1 设计规则设置 进入设计规则设置对话框的方法是在PCB 电路板编辑环境下,从Protel DXP 的主菜单中执行菜单命令Desing/R ules ……,系统将弹出如图 6 — 1 所示的PCB Rules and Constraints Editor(PCB 设计规则和约束) 对话框。 该对话框左侧显示的是设计规则的类型,共分10 类。左边列出的是Desing Rules( 设计规则) ,其中包括Electrical (电气类型)、Routing (布线类型)、SMT (表面粘着元件类型)规则等等,右边则显示对应设计规则的设置属性。 该对话框左下角有按钮Priorities ,单击该按钮,可以对同时存在的多个设计规则设置优先权的大小。 对这些设计规则的基本操作有:新建规则、删除规则、导出和导入规则等。可以在左边任一类规则上右击鼠标,将会弹出如图 6 — 2 所示的菜单。 在该设计规则菜单中,New Rule 是新建规则;Delete Rule 是删除规则;Export Rules 是将规则导出,将以.rul 为后缀名导出到文件中;Import Rules 是从文件中导入规则;Report ……选项,将当前规则以报告文件的方式给出。图6 — 2 设计规则菜单 下面,将分别介绍各类设计规则的设置和使用方法。 6.2 电气设计规则 Electrical (电气设计)规则是设置电路板在布线时必须遵守,包括安全距离、短路允许等4

实验4使用AltiumDesigner绘制电路原理图(上机)(精)

实验4 使用Altium Designer绘制电路原理图 1 一、实验目的 1、熟悉Altium Designer的软件使用界面 2、掌握Altium Designer的原理图绘制流程及方法二、实验原理 机器狗控制板的前端电路是主要由多个三极管构成的触发脉冲产生电路,如图4-1所示。咪头S1采集声音信号,经电容C1耦合送入由三极管Q1与电阻R1、 R2、R5组成的单管共射放大电路,声音信号经放大电路放大后再经电容C2耦合作为三极管Q2的基极控制电压。如果控制电压足够大,则Q2管发射结导通,Q2管处于饱和状态,集电极电压为低电平,经接头P2的1脚送出去触发后端的单稳态触发器;如果控制电压不够大,Q2管发射结不导通,Q2管处于截止状态,集电极电压为高电平,将无法触发单稳态触发器。

图4-1 机器狗控制板前端电路原理图 接头P2的2脚接单稳态触发器的输出端。当单稳态触发器被触发了,则该端接高电平,经二极管D2给电容C3充电,当C3两端电压足够高了,这三极管Q3导通,将Q2的基极电位强制拉回到低电平,Q2截止,为下一次触发做准备。但Q3导通后,电容C3放电,C3两端电压下降到一定值后,Q3截止。通过D2、C3和Q3组成的反馈控制,使得单稳态触发器可以被多次重复触发。三、实验条件及设备 1、计算机 2、EDA 设计软件Altium Designer 13 四、实验内容与操作步骤 绘制电路原理图步骤见图4-2。 2 步骤1. 创建PCB 设计项目(*.PrjPCB)

启动Altium Designer, 创建PCB 设计项目:Cat.PrjPCB 。 3 步骤2. 创建原理图文件 在AD 初步.PrjPCB 项目下,执行选单命令【File

AltiumDesigner设计报错问题总结

AltiumDesig ner设计报错问题总结 在编译原理图时,引脚和连线旁边出现很多红线,提示error: sig nalwith no driver。 原理图没有加入到Project里。 第一次导入没问题,但是改了个元件的封装,在更新一下(Design-UpdateSCH,点击导入时出现UnkownPin。。。 解决方案一: 把第一张PCB删掉,新建一个PCB再倒入。 解决方案二: 把改过的元件在PCBxx删除,再倒入。 以上问题本应该是没问题的,但是可能是我们使用的盗版软件的原因。 用altiumdesigner画完图编译后,出现几百警告,几乎的所有的都是Offgridpi n 画的图在项目中去编译,的不能编译,如果文件不在项目中的话,就会出现你说的不在网络的提示。 你的元件没有在原理图上真正形成电气上的连接。 你的元件库没有被软件别。没有你建一个项目文件,把你的原理图放在里去做编译,这样就不会出错了。 是因为你原理图中的元件引脚尺寸和你设置的栅格尺寸不对应,导致系统无法识别而报错,引脚长度尺寸必需设置成栅格尺寸的整数倍!!!你把你做的原理图元件重新再画一遍,再编译,问题解决!!! 双面板应该都有哪些Layer? TopLayer顶层铜皮,双面板必须要BottomLayer底层铜皮,双面板必须要TopOverLayer顶层丝印,一般需要,也有节约成本不做的。

BottomOverLayer底层丝印,一般不需要,底层放原件的话,也可以加 Top/BottomSoldermask顶层底层阻焊层,就是绿油” 一般需要,也有节约成本不做的。 Mechinica机械层,板边以及板内开槽,1无金属化,4有金属化。 Keepout禁止布线区域,不自动布线的话可以不要。 然而中国的现实是用Keepout做板框成了行规,你要正规地给他们机械层往往还不会做了。 Top/BottomPastemask顶层底层钢板层,如果要批量焊接SMD器件的板 子,需要定做钢板,这两层不在PCB上,是生产需要的工装.Multilayer多层,在所有层上都存在的东西,比如直插器件的焊盘,这层一般是必须的,不要试图关闭它。 在用Altiumdesign进行规则检测的时候出现Un-RoutedNetConstraint错误这是什么意思啊怎么解决Un-RoutedNetCo nstrai nt: 该规则用于检测网络布线的完成状态。网络布线的完成状态定义为(已经完成布线的连线)/ (连线的总数)x 100%即检查没有布线的网络。 设计规则“ Electrical ”电气规则类。 “ Routing ”布线规则类。 “SMT -SMIT元件规则类。 “ Mask”——旱膜规则类。 “Plane ”—部电源层规则类。 “ Testpoi nt ”测试点规则类。 “ Manu facturi ng ”制造规则类。 “ HighSpeed ”高速电路规则类。“Placement ”布局规则类。

AltiumDesigner操作大全

第一天 Altium Designer概述 a. (1)电子开发辅助软件的发展; (2)软件安装及破解; (3)软件开发环境; (4)软件功能; (5)preference setting(优先项) b. (1)help文档knowledge center和shortcut keys; (2)基本的窗口操作(移动、合并、split vertical垂直分割、open in new window);(3)reference designs and exampals; (4)home page;

第二天 电子设计基础知识 a. (1)PCB(Printed Circuit Board)印制电路板设计流程:双面覆铜板下料叠板 数控钻导通孔 检验、去毛刺涮洗 化学镀(导通孔金属化,全板电镀覆铜) 检验涮洗 网印负性电路图形、固化(干膜或湿膜曝光,显影)检验、修版 线路图形电镀 电镀锡(抗腐蚀镍/金) 去印料(感光膜) 刻蚀铜 (退锡) 清洁刷洗 网印阻焊图形(常用热固化绿油) 清洁、干燥 网印标记字符图形、固化 (喷锡) 外形加工 清洗、干燥 电气通断检测 检验包装 成品出厂; (2)EDA设计基本流程: 原理图设计 网络报表的生成 印制板的设计; (3)印制板总体设计的基本流程: 原理图设计 原理图仿真 网络报表的生成 印制板的设计 信完整性分析 文件储存及打印; (4)原理图的一般设计流程: 启动原理图编辑器 设置原理图图纸 设置工作环境

装载元件库 放置元件并布局 原理图布线 原理图的电气检查 网络报表及其他报表的生成 文件储存及打印; (5)PCB设计的一般流程: 启动印制板编辑器 设置工作环境 添加网络报表 设置PCB设计规则 放置原件并布局 印制电路板布线 设计规则检查 各种报表的生成 文件储存及打印; (6)基本概念: 层(Layer):印制电路板的各铜箔层; 过孔(Via):为连通各层之间的线路的公共孔; 埋孔(Buriedvias):中间一层到表面,不穿透整个板子; 盲孔(Blindvias):只连接中间几层的PCB,在表面无法识别其位置; 丝印层(Overlay):标志图案代号和文字; 网格填充区(External Plane):网状铜箔; 填充区(Fill Plane):完整保留铜箔; SMD封装:表面焊装器件; 焊盘(Pad); 膜(Mask):元件面助焊膜,元件面阻焊膜; (7)印制板的基本设计准则 抗干扰设计原则 热设计原则 抗振设计原则 可测试型设计原则 b. (1)抗干扰设计原则 1.电源线的设计:(1)选择合适的电源;(2)尽量加宽电源线;(3)保证电源线、底线走线与数据传输方向一致;(4)使用抗干扰元器件(磁珠、磁环、屏蔽罩、电源滤波器);(5)电源入口添加去耦电容 2.地线的设计:(1)模拟地与数字地分开;(2)尽量采用单点接地;(3)尽量加宽地线;(4)将敏感电路连接到稳定的接地参考源;(5)对PCB板进行分区设计,把高宽带的噪声电路与低频电路分开;(6)尽量减少接地环路的面积 3.元器件的配置:(1)不要有过长的平行信号线;(2)保证PCB的时钟发生器、晶振和CPU的时钟输入端尽量靠近,同时远离其他低频器件;(3)元器件应围绕核心器件进行配置,尽量减少引线长度;(4)对PCB板按频率和开关特性进行分区布局,保证噪声元器件和非噪声元器件的距离;(5)考虑PCB板在机箱中位置和方向(放出热量高的

AltiumDesigner手动添加的测试点覆盖率查算-查检及添加

Altium Designer中手动添加的测试点覆盖率查算/查检/添加 主要内容: 1、手动添加测试点 1.1、新板设计直接添加; 1.2、通过【PCB】面板逐个网络添加。 2、查算测试点的覆盖率 2.1、通过【PCB】+【PCB Filter】->【PCB List】面 板查算覆盖率。 3、三步查漏补缺测试点 3.1、通过【PCB Filter】->【PCB List】->【PCB Filter】 三步查检补添测试点。 1、手动添加测试点 1.1、新板设计直接添加——在Bottomlayer中直接添加附带如图示【Testpoint Setting】:Fbrication?/Assenbly?属性的测试点,比较简捷。 注:单面板测试点加在底层可选择Bottomlayer或Multilayer(便于查看,双面板一般只加在底层),但在属性设置中应保留(默认值4mil)开窗,不能勾选“Force tenting”盖油处理: 2.2、通过【PCB】面板逐个网络添加——打开【PCB】面板,筛选“Nets”类型左击在面板下拉表框中会出现当前项目PCB 所有网络列表/数量及当前选定网络的节点列表,新版设计是通过PCB面板网络列表逐个添加测试点速度慢但比较可靠,可以清楚无法添加测试点的网络:

2、测试点的覆盖率查算 ① 先在【PCB】面板中筛选“Nets”查看当前PCB文件所有网络: ② 在【PCB Filter】面板中选出测试 点: ③ 通过【PCB List】面板下的说明即可算 出测试点的覆盖率为96%。

AltiumDesigner中电路仿真

Altium Designer中的电路仿真 今天看了下Altium Designer的电路仿真功能,发现它还是蛮强大的,按着help里面的文档《TU0106 Defining & running Circuit Simulation analyses.PDF》跑了一下,觉得还行,所以就把这个文档翻译下。。。。。 其中包含了仿真功能的介绍,元件仿真模型的添加与修改,仿真环境的设置,等等。本人对SPICE仿真了解的不多,里面涉及到SPICE的文件如果有什么错误,欢迎提出! 一、电路仿真功能介绍 Altium Designer的混合电路信号仿真工具,在电路原理图设计阶段实现对数模混合信号电路的功能设计仿真,配合简单易用的参数配置窗口,完成基于时序、离散度、信噪比等多种数据的分析。Altium Designer 可以在原理图中提供完善的混合信号电路仿真功能 ,除了对XSPICE 标准的支持之外,还支持对Pspice模型和电路的仿真。 Altium Designer中的电路仿真是真正的混合模式仿真器,可以用于对模拟和数字器件的电路分析。仿真器采用由乔治亚技术研究所(GTRI)开发的增强版事件驱动型XSPICE仿真模型,该模型是基于伯克里SPICE3代码,并于且SPICE3f5完全兼容。 SPICE3f5模拟器件模型:包括电阻、电容、电感、电压/电流源、传输线和开关。五类主要的通用半导体器件模型,如diodes、BJTs、JFETs、MESFETs和MOSFETs。 XSPICE模拟器件模型是针对一些可能会影响到仿真效率的冗长的无需开发局部电路,而设计的复杂的、非线性器件特性模型代码。包括特殊功能函数,诸如增益、磁滞效应、限电压及限电流、s域传输函数精确度等。局部电路模型是指更复杂的器件,如用局部电路语法描述的操作运放、时钟、晶体等。每个局部电路都下在*.ckt文件中,并在模型名称的前面加上大写的X。 数字器件模型是用数字SimCode语言编写的,这是一种由事件驱动型XSPICE模型扩展而来专门用于仿真数字器件的特殊的描述语言,是一种类C语言,实现对数字器件的行为及特征的描述,参数可以包括传输时延、负载特征等信息;行为可以通过真值表、数学函数和条件控制参数等。它来源于标准的XSPICE代码模型。在SimCode中,仿真文件采

实验使用AltiumDesigner绘制电路原理图资料

1 实验 2 使用Altium Designer绘制电路原理图 一、实验目的 1、熟悉Altium Designer的软件使用界面 2、掌握Altium Designer的原理图绘制流程及方法 二、实验原理 机器狗控制板的前端电路是由多个三极管构成的触发脉冲产生电路,如图 4-1所示。咪头S1采集声音信号,经电容C1耦合送入由三极管Q1与电阻R1、 R2、R5组成的单管共射放大电路,声音信号经放大电路放大后再经电容C2耦合 作为三极管Q2的基极控制电压。如果控制电压足够大,则Q2管发射结导通, Q2管处于饱和状态,集电极电压为低电平,经接头P2的1脚送出去触发后端的 单稳态触发器;如果控制电压不够大,Q2管发射结不导通,Q2管处于截止状态, 集电极电压为高电平,将无法触发单稳态触发器。 图4-1 机器狗控制板前端电路原理图 接头P2的2脚接单稳态触发器的输出端。当单稳态触发器被触发了,则该 端接高电平,经二极管D2给电容C3充电,当C3两端电压足够高了,这三极管 Q3导通,将Q2的基极电位强制拉回到低电平,Q2截止,为下一次触发做准备。 但Q3导通后,电容C3放电,C3两端电压下降到一定值后,Q3截止。通过D2、 C3和Q3组成的反馈控制,使得单稳态触发器可以被多次重复触发。 三、实验条件及设备 1、计算机 2、EDA设计软件Altium Designer 13 四、实验内容与操作步骤 绘制电路原理图步骤见图4-2。

2 步骤1.创建PCB 设计项目(*.PrjPCB ) 启动Altium Designer,创建PCB 设计项目:Cat.PrjPCB 。 步骤2.创建原理图文件 在AD 初步.PrjPCB 项目下,执行选单命令【 File 】/【New 】/【Schematic 】,创建原理图文件,并另存为“AD 初步.SchDoc ”。这里应注意的是做项目的思想,尽量把一个工程的文件另存为到同一文件夹下,方便以后的管理。 进入原理图编辑器后,设计者可以通过浏览的方式熟悉环境、各菜单命令。这里对一些常用菜单做简单说明。 如图4-4,【File 】是对项目创建管理的窗口,【Edit 】是对画原理图时对其一些功能的编辑,【View 】具有查看、放大、缩小的功能,【Project 】可以对原理图进行编译,检查错误,【Place 】中有一些常用器件,可直接放置,【Design 】可以进行一些高级设计,【Tools 】平时用得比较多点,可以对元器件进行自动排序,

相关主题
相关文档
最新文档