用EDA技术实现4-2线优先编码器
实验一:用EDA技术实现编码器(4学时)
课程内容:①HDL举例—译码器设计、仿真、下载
②QuartusII(ISE)软件使用与DE0实验板介绍
P1:基本实验:用FPGA实现4-2线优先编码器p238
一、设计要求:
1、设计一个4线2线优先编码器,其功能如P285表9.43所示。
2、用实验板上的发光二极管或译码显示电路显示结果。
二、设计分析:
1、优先编码器:允许同时输入两个以上的有效编码信号。当同时输入几个有效
编码信号时,优先编码器能按预先设定的优先级别,只对其中优先权最高的一个
进行编码。
2, 4线-2线优先编码器的功能表如下:
、
3.逻辑关系
Y1 = X0 + X1
Y2 = X0 + X1’X2
仿真波形:
相关主题