第八章 集成触发器

计算机电路基础第八章集成触发器

上海第二工业大学冯涛编写

上海第二工业大学冯涛编写

上海第二工业大学冯涛编写

第八章集成触发器

8.1 概述

8.2 基本RS触发器

8.3 同步触发器:同步RS触发器,同步JK触发器,同步D触发器8.4 主从触发器:主从RS触发器,主从JK触发器,T触发器

8.5 触发器的功能分类及相互转换

8.6 触发器的主要参数

上海第二工业大学冯涛编写

8.1 概述

数字电路中传输和处理的是数字信号,而存储这种信号的基本单元是触发器。工程上把具有存储和记忆二进制信号功能的基本逻辑器件称为触发器。触发器是构成时序逻辑电路的基本逻辑部件。作为记忆元件,触发器必须具备以下功能:

具有两个稳定的状态——0状态和1状态;

在输入信号的作用下,能够接收信号,改变状态;

当输入信号撤销以后,能够保持状态并实现输出。

上海第二工业大学冯涛编写

8.1 概述

基本触发器:输入信号是直接加到输入端的。是触发器的基本电路结构形式,是构成其它类型触发器的基础。

同步触发器:输入信号是经过控制门输入的,而管理控制门的则是叫做时钟脉冲的CP信号。

主从触发器:为了克服同步触发器存在的缺点,把输入信号接进主触发器,再传送给从触发器并输出。

边沿触发器:只有在时钟脉冲的上升沿或下降沿时刻,输入信号才被接收,靠边沿控制。

触发器分类

按触发方式分:电位触发方式、主从触发方式及边沿触发方式。

按逻辑功能分:RS触发器、D触发器、JK触发器和T触发器。

上海第二工业大学冯涛编写

8.2 基本RS触发器

正常情况下,两输出端的状态保持相反。通常以Q端的逻辑电平表示触发器的状态,即Q=1,Q=0时,称为“1”态;反之为“0”态。

信号输入端,低电平有效。

上海第二工业大学冯涛编写

上海第二工业大学冯涛编写

8.2 基本RS 触发器

电路及工作原理

(a) 电路

(b) 逻辑符号

&&

Q

S

R

Q Q

S

R

Q

门1门2

(1)1,0==R S

当置位端S 有效,复位端R 无效,即1,0==R S 时,门1有一个输入端为0,故门1输出端1=Q ,输出Q 反馈至门2输入端,与R 共同作用,使门2输入全为1,故门2输出端0=Q ,由于0,1==Q Q ,触发器被置位成1状态。即使此时将S 信号撤消,即S 由0变成1,由于0=Q ,仍然能够使1=Q ,触发器维持1状态,实现记忆功能。

1

10

上海第二工业大学冯涛编写

8.2 基本RS 触发器

电路及工作原理

(a) 电路

(b) 逻辑符号

&&

Q

S

R

Q Q

S

R

Q

门1门2

1

01

(2)0,1==R S

当置位端S 无效,复位端R 有效,即0,1==R S 时,门2有一个输入端为0,故门2输出端1=Q ,输出Q 反馈至门1输入端,与S 共同作用,使门1输入全为1,故门1输出端0=Q ,由于1,0==Q Q ,触发器被复位成0状态。即使此时将R 信号撤消,即R 由0变成1,由于0=Q ,仍然能够使1=Q ,触发器维持0状态。

上海第二工业大学冯涛编写

8.2 基本RS 触发器

电路及工作原理

(a) 电路

(b) 逻辑符号

&&

Q

S

R

Q Q

S

R

Q

门1门2

11

10(3)1,1==R S

当置位端S 无效,复位端R 无效,即1,1==R S 时,从前面两种情况已知,输入信号在被撤消的情况下,触发器维持自己原来的状态。

01

上海第二工业大学冯涛编写

8.2 基本RS 触发器

电路及工作原理

(a) 电路

(b) 逻辑符号

&&

Q

S

R

Q Q

S

R

Q

门1门2

11

(4)0,0==R S

当置位端S 和复位端R 同时有效,即1,1==R S 时,门1、门2都有一个输入端为0,故其输出端Q 和Q 全为1,即1,1==Q Q ,违背了Q 和Q 互补输出的条件,这种状态既不是0状态,也不是1状态,是一种非0非1状态,是一种正常工作时不允许出现的状态。并且当两个输入信号同时撤消时,触发器的状态将无法确定,处于不定状态。

同时变为“0”时,由于与非门的翻转时间不可能完全相同,触发器状态可能是“1”态,也可能是“0”态,不能根据输入信号确定。看上升沿,那个先翻转。

上海第二工业大学冯涛编写

R S n

Q

1

+n Q

功能 0 0 0 0 0 1 不用 不用 不允许

0 1 0 0 1 1 0 0 01

=+n Q 清0

1 0 0 1 0 1 1 1 11

=+n Q 置1

1 1 0 1 1 1

0 1

n

n Q Q

=+1

保持

特性表(真值表)

现态:触发器接收输入信号之前的状

态,也就是触发器原来的稳定状态。次态:触发器接收输入信号之后所处

的新的稳定状态。

上海第二工业大学冯涛编写

Q n

00 01 11 10 0 × 0 0 1 1

×

1

1

R S 8.2 基本RS 触发器

基本RS 触发器状态表

S

R Q n Q n +1

0 1 0 00 1 1 01 0 0 11 0 1 11 1 0 01 1 1 1

0 0 0 ×次态Q n+1的卡诺图

=++=+=+约束条件

11S R Q R S Q R S Q n

n n 特性方程

0 0 1 ×

上海第二工业大学冯涛编写

8.2 基本RS 触发器

触发器的特性方程就是触发器次态Q n+1与输入及现态Q n 之间的逻辑关系式。

=++=+=+约束条件

11S R Q R S Q R S Q n

n n 波形图

已知:初态Q =0

S D

R D Q

上海第二工业大学冯涛编写

R S Q Q 置1

置0

置1

置1

置1

保持不允许

反映触发器输入信号取值和状态之间对应关系的图形称为波形图。

上海第二工业大学冯涛编写

状态图

描述触发器的状态转换关系及转换条件的图形称为状态图

1

×1/

1×/

10/

01/

①当触发器处在0状态,即Q n =0时,若输入信号=01或11,触发器仍为0状态;

RS ②当触发器处在1状态,即Q n =1时,若输入信号=10或11,触发器仍为1状态;

RS RS 若=10,触发器就会翻转成为1状态。

RS 若=01,触发器就会翻转成为0状态。

8.2 基本RS触发器

基本RS触发器的特点

(1)触发器的次态不仅与输入信号状态有关,而且与触发器的现态有关。

(2)电路具有两个稳定状态,在无外来触发信号作用时,电路将保持原状态不变。

(3)在外加触发信号有效时,电路可以触发翻转,实现置0或置1。

(4)在稳定状态下两个输出端的状态和必须是互补关系,即有约束条件。

在数字电路中,凡根据输入信号R、S情况的不同,具有置0、置1和保持功能的电路,都称为RS触发器。

上海第二工业大学冯涛编写

上海第二工业大学冯涛编写

集成基本RS触发器

(a) 74LS279的引脚图

16 15 14 13 12 11 10 9

74LS279

1 2 3 4 5 6 7 8

V CC 4S 4R 4Q 3S A 3S B 3R 3Q 1R 1S A 1S B 1Q 2R 2S 2Q GND

(b) CC4044的引脚图

16 15 14 13 12 11 10 9

CC4044

1 2 3 4 5 6 7 8

V DD 4S 4R 1Q 2R 2S 3Q 2Q 4Q NC 1S 1R EN 1R 1S V SS

EN =1时工作EN =0时禁止1S

2S

上海第二工业大学冯涛编写

注意:C 、R 、S 都是高电平有效!

8.3 同步触发器

同步RS 触发器

S’:1

R’:0

01基本R-S 为0有效

1

1

CP

上海第二工业大学冯涛编写

1

CP

上海第二工业大学冯涛编写

1

CP

上海第二工业大学冯涛编写

第五章:集成触发器

第五章:集成触发器 一、单选题 1:存在一次变化问题的触发器是( )。 A RS 触发器 B D 触发器 C 主从JK 触发器 D 边沿JK 触发器 2:已知R 、S 是2 个与非门构成的基本RS 触发器的输入端,则约束条件为( )。 A 1=+D D S R B 0=+D D S R C 1= D D S R D 0=D D S R 3:已知R 、S 是或非门构成的基本RS 触发器的输入端,则约束条件为( )。 A RS=0 B R+S=1 C RS=l D R+S=0 4:T 触发器特性方程( )。 A n n n TQ TQ Q +=+1 B n n Q T Q =+1 C n n n Q T Q T Q +=+1 D n n Q Q =+1 5:存在约束条件的触发器是( )。 A RS 触发器 B D 触发器 C JK 触发器 D T 触发器 6:用5级触发器可以记忆( )种不同的状态。 A 8 B16 C 32 D 64 7:若JK 触发器的现态为0,欲使CP 作用后仍保持为0状态,则JK 的值应是( )。 AJ = l , K = 1 BJ = 0,K = 0 C n Q J =,K = 1 DJ = 1,K = Q n 8:维持一阻塞D 触发器是( )。 A 下降沿触发 B 上升沿触发 C 高电平触发 D 低电平触发 9:当维持阻塞型D 触发器的异步置1端S d = 0时,则触发器的次态( )。 A 与CP 和D 有关 B 与CP 和D 无关 C 只与CP 有关 D 只与D 有关 10:主从JK 型触发器是( )。 A 在CP 上升沿触发 B 在CP 下降沿触发 C 在CP=1的稳态下触发 D 与CP 无关的 11.用555定时器构成的施密特触发器,若电源电压为6V ,控制端不外接固定电压,则其 上限阈值电压、下限阈值电压和回差电压分别为 ( ) A 2V ,4V , 2V B 4V , 2V , 2V C 4V ,2V , 4V D 6V , 4V , 2V 12:一个用555定时器构成的单稳态触发器输出的脉冲宽度为( )。 A 0.7RC B 1.4RC C 1.1RC D 1.0RC

第五章触发器习题解答

第五章触发器 5-1 Q端波形: 5-2 这是一个门控RS触发器,CP=1期间R、S控制触发器的状态;CP=0期间,触发器的状态保持不变 门控RS

5-3 (a) RS触发器的输入S=AQ',R=BQ,代入RS触发器的特性方程Q*=S+R'Q 中,得:Q*=S+R'Q=AQ'+(BQ) 'Q=AQ'+(B'+Q')Q=AQ'+B'Q (b) RS触发器的输入S=CQ',R=DQ',代入RS触发器的特性方程Q*=S+R'Q 中,得:Q*=S+R'Q=CQ'+(DQ') 'Q=CQ'+(B'+Q)Q=CQ'+Q=C+Q 5-4 与非门构成的基本

5-5 根据主从结构同步RS触发器的特性表,可画出波形如下(设正脉冲有效) 5-6 将S=A,R=A'代入RS触发器的特性方程Q*=S+R'Q中,得: Q*=A+AQ=A——该电路实现的是D触发器 5-7 RS触发器的输入S=(AQ')'=A'+Q,R=(BQ)',代入RS触发器的特性方程Q*=S+R'Q中,得:Q*=S+R'Q=(A'+Q)+((BQ) ')'Q=A'+Q+BQ=A'+Q 5-8 由图中可知,当R D'=0时,Q1*=Q2*=0;当R D'=1时,在时钟脉冲的下降沿,Q1*=D,Q2*=JQ2'+K'Q2= Q1Q2',画出波形图:

5-9 主从结构和边沿触发的触发器都是无空翻现象的触发器,这里选用边沿触发的RS触发器。 T触发器的特性方程为Q*= TQ'+ T'Q,与RS触发器的特性方程Q*=S+R'Q,并考虑RS触发器的约束条件RS=0,将T触发器的特性方程化为:Q*= TQ'+ (T'+Q)'Q,故S= TQ',R=(T'+Q)'=TQ,逻辑电路图如下: 触发器上升沿触发,特性方程:

第5章 触发器自测练习与习题

第5章 触发器 5.1 RS触发 自测练习 1.或非门构成的基本RS触发器的输入S=1、R=0,当输入S变为0时,触发器的输出将会()。 (a)置位(b)复位(c)不变 2.与非门构成的基本RS触发器的输入S=1,R=1,当输入S变为0时,触发器输出将会()。 (a)保持(b)复位(c)置位 3.或非门构成的基本RS触发器的输入S=1,R=1时,其输出状态为()。 (a)Q=0,Q=1 (b)Q=1,Q=0 (c)Q=1,Q=1 (d)Q=0,Q=0 (e)状态不确定 4.与非门构成的基本RS触发器的输入S=0,R=0时,其输出状态为()。 (a)Q=0,Q=1 (b)Q=1,Q=0 (c)Q=1,Q=1 (d)Q=0,Q=0 (e)状态不确定 5.基本RS触发器74LS279的输入信号是()有效。 (a)低电平(b)高电平 6.触发器引入时钟脉冲的目的是()。 (a)改变输出状态 (b)改变输出状态的时刻受时钟脉冲的控制。 7.与非门构成的基本RS触发器的约束条件是()。 (a)S+R=0 (b)S+R=1 (c)SR=0 (d)SR=1 8.钟控RS触发器的约束条件是()。 (a)S+R=0 (b)S+R=1 (c)SR=0 (d)SR=1 9.RS触发器74LS279中有两个触发器具有两个S输入端,它们的逻辑关系是()。 (a)或(b)与(c)与非(d)异或 10.触发器的输出状态是指()。 (a)Q (b)Q

答案:1.c 2.c 3.e 4.e 5.A 6.b 7.b 8.c 9.b 10.a 5.2 D 触发器 自测练习 1.要使电平触发D 触发器置1,必须使D=( )、CP=( )。 2.要使边沿触发D 触发器直接置1,只要使S D =( )、R D =( )即可。 3.对于电平触发的D 触发器或D 锁存器,( )情况下Q 输出总是等于D 输入。 4.对于边沿触发的D 触发器,下面( )是正确的。 (a )输出状态的改变发生在时钟脉冲的边沿 (b )要进入的状态取决于D 输入 (c )输出跟随每一个时钟脉冲的输入 (d )(a )(b )和(c ) 5.“空翻”是指( )。 (a )在脉冲信号CP=1时,输出的状态随输入信号的多次翻转 (b )输出的状态取决于输入信号 (c )输出的状态取决于时钟和控制输入信号 (d )总是使输出改变状态 6.对于74LS74,D 输入端的数据在时钟脉冲的( )(上升,下降 )边沿被传输到( )(, Q Q )。 7.要用边沿触发的D 触发器构成一个二分频电路,将频率为100Hz 的脉冲信号转换为50Hz 的脉冲信号,其电路连接形式为( )。 答案:1.1,1 2.0,1 3.CP=1 4.a 5.a 6.上升,Q 7. 5.3 JK 触发器 自测练习 1.主从JK 触发器是在( )采样,在( )输出。 2.JK 触发器在( )时可以直接置1,在( ) 时可以直接清0。 3.JK 触发器处于翻转时输入信号的条件是( ) (a ) J=0,K=0 (b )J=0,K=1 (c ) J=1,K=0 (d )J=1,K=1 1D C1

第5章-触发器自测练习与习题

第5章 触发器5.1 RS触发器 自测练习 1.或非门构成的基本RS触发器的输入S=1、R=0,当输入S变为0时,触发器的输出将会()。 (a)置位(b)复位(c)不变 2.与非门构成的基本RS触发器的输入S=1,R=1,当输入S变为0时,触发器输出将会()。 (a)保持(b)复位(c)置位 3.或非门构成的基本RS触发器的输入S=1,R=1时,其输出状态为()。 (a)Q=0,Q=1 (b)Q=1,Q=0 (c)Q=1,Q=1 (d)Q=0,Q=0 (e)状态不确定 4.与非门构成的基本RS触发器的输入S=0,R=0时,其输出状态为()。 (a)Q=0,Q=1 (b)Q=1,Q=0 (c)Q=1,Q=1 (d)Q=0,Q=0 (e)状态不确定 5.基本RS触发器74LS279的输入信号是()有效。 (a)低电平(b)高电平 6.触发器引入时钟脉冲的目的是()。 (a)改变输出状态 (b)改变输出状态的时刻受时钟脉冲的控制。 7.与非门构成的基本RS触发器的约束条件是()。 (a)S+R=0 (b)S+R=1 (c)SR=0 (d)SR=1 8.钟控RS触发器的约束条件是()。 (a)S+R=0 (b)S+R=1 (c)SR=0 (d)SR=1

9.RS触发器74LS279中有两个触发器具有两个S输入端,它们的逻辑关系是()。 (a)或(b)与(c)与非(d)异或 10.触发器的输出状态是指()。 (a) Q (b)Q 答案:1.c 2.c 3.e 4.e 5.A 6.b 7.b 8.c 9.b 10.a 5.2 D触发器 自测练习 1.要使电平触发D触发器置1,必须使D=()、CP=()。 2.要使边沿触发D触发器直接置1,只要使S D=()、R D=()即可。 3.对于电平触发的D触发器或D锁存器,()情况下Q输出总是等于D输入。 4.对于边沿触发的D触发器,下面()是正确的。 (a)输出状态的改变发生在时钟脉冲的边沿 (b)要进入的状态取决于D输入 (c)输出跟随每一个时钟脉冲的输入 (d)(a)(b)和(c) 5.“空翻”是指()。 (a)在脉冲信号CP=1时,输出的状态随输入信号的多次翻转 (b)输出的状态取决于输入信号 (c)输出的状态取决于时钟和控制输入信号 (d)总是使输出改变状态 6.对于74LS74,D输入端的数据在时钟脉冲的()(上升,下降)边沿被传输到()(, Q Q)。 7.要用边沿触发的D触发器构成一个二分频电路,将频率为100Hz的脉冲信号转换为50Hz 的脉冲信号,其电路连接形式为()。 答案:1.1,1 2.0,1 3.CP=1 4. .a 6.上升,Q 7. 5.3 JK触发器 自测练习

第五章 集成触发器(习题)

第五章集成触发器 5.1 画出由两个或非门构成的基本RS触发器的电路图,并写出状态转换表。已知RS的输入波形如图题5-28所示,试画出输出Q和的波形。设初始状态为Q=0。 图题5-28 解:用或非门构成RS触发器 值得说明的是,利用或非门构成基本触发器时,其置位、复位被定义为S、R!! 图中,灰色为约束条件区域,此时基本触发器的输出为红色线条,即Q和Q均为“1”, 是触发器不允许的状态;蓝色区域为不定状态,它是在R、S由“1”同时变为“0”而出现的状态,由于实现无法判断触发器将会是什么状态,故称之为不定状态。

5.2 已知同步D 触发器的波形如图题5-29所示,试画出输出Q 的波形。设触发器的初始状 态为Q =0。 CP D CP D (a)(b) 图题5-29 解:同步D 触发器存在空翻转问题,在发生CP 高电平期间,当Q 为0时,如果出现D 由0变为1,对触发器的Q 就会变成1;在发生CP 高电平期间,当Q 为1时,如果出现D 由1变为0,对触发器的Q 就会变成0。换句话说就是,在CP 高电平期间,D 的变换会引起D 触发器的状态变化。 5.3 主从JK 触发器的输入CP 、J 、K 的波形如图5-30所示,试画出输出Q 的波形。设触发 器的初始状态为Q =0。 CP CP (a)(b) J K J K 图题5-30 解:JK 触发器是在CP 的下降沿,依据JK 的输入而使得状态发生变化的。 5.4 已知,图5-31中各触发器的初始状态Q =0,试画出在CP 脉冲作用下各触发器Q 端的 电压波形。

1FF 1 1FF 2 FF 3 FF 4 1FF 5 1 6 FF 7 8 CP 图题5-30 解:根据各个触发器的连接关系,并注意到各自的有效沿,可以画出如下波形。 5.5 维持-阻塞D 触发器74LS 74的电路输入波形如图题5-32所示,画出输出Q 端的波形。 CP CP (a) (b) D D 图题5.-32 解:维持-阻塞D 触发器74LS 74是CP 上升沿触发。

第5章触发器自测练习与习题

第5章 触发器 RS触发器 自测练习 1.或非门构成的基本RS触发器的输入S=1、R=0,当输入S变为0时,触发器的输出将会()。 (a)置位(b)复位(c)不变 2.与非门构成的基本RS触发器的输入S=1,R=1,当输入S变为0时,触发器输出将会()。 (a)保持(b)复位(c)置位 3.或非门构成的基本RS触发器的输入S=1,R=1时,其输出状态为()。 (a)Q=0,Q=1 (b)Q=1,Q=0 (c)Q=1,Q=1 (d)Q=0,Q=0 (e)状态不确定 4.与非门构成的基本RS触发器的输入S=0,R=0时,其输出状态为()。 (a)Q=0,Q=1 (b)Q=1,Q=0 (c)Q=1,Q=1 (d)Q=0,Q=0 (e)状态不确定 5.基本RS触发器74LS279的输入信号是()有效。 (a)低电平(b)高电平 6.触发器引入时钟脉冲的目的是()。 (a)改变输出状态 (b)改变输出状态的时刻受时钟脉冲的控制。

7.与非门构成的基本RS触发器的约束条件是()。 (a)S+R=0 (b)S+R=1 (c)SR=0 (d)SR=1 8.钟控RS触发器的约束条件是()。 (a)S+R=0 (b)S+R=1 (c)SR=0 (d)SR=1 9.RS触发器74LS279中有两个触发器具有两个S输入端,它们的逻辑关系是()。 (a)或(b)与(c)与非(d)异或 10.触发器的输出状态是指()。 (a) Q (b)Q 答案:1.c 2.c 3.e 4.e 5.A 6.b 7.b 8.c 9.b 10.a D触发器 自测练习 1.要使电平触发D触发器置1,必须使D=()、CP=()。 2.要使边沿触发D触发器直接置1,只要使S D=()、R D=()即可。 3.对于电平触发的D触发器或D锁存器,()情况下Q输出总是等于D输入。 4.对于边沿触发的D触发器,下面()是正确的。 (a)输出状态的改变发生在时钟脉冲的边沿 (b)要进入的状态取决于D输入 (c)输出跟随每一个时钟脉冲的输入 (d)(a)(b)和(c) 5.“空翻”是指()。

第5章 触发器自测练习与习题

第5章 触发器 RS触发 自测练习 1.或非门构成的基本RS触发器的输入S=1、R=0,当输入S变为0时,触发器的输出将会()。 (a)置位(b)复位(c)不变 2.与非门构成的基本RS触发器的输入S=1,R=1,当输入S变为0时,触发器输出将会()。 (a)保持(b)复位(c)置位 3.或非门构成的基本RS触发器的输入S=1,R=1时,其输出状态为()。 (a)Q=0,Q=1 (b)Q=1,Q=0 (c)Q=1,Q=1 (d)Q=0,Q=0 (e)状态不确定 4.与非门构成的基本RS触发器的输入S=0,R=0时,其输出状态为()。 | (a)Q=0,Q=1 (b)Q=1,Q=0 (c)Q=1,Q=1 (d)Q=0,Q=0 (e)状态不确定 5.基本RS触发器74LS279的输入信号是()有效。 (a)低电平(b)高电平 6.触发器引入时钟脉冲的目的是()。 (a)改变输出状态 (b)改变输出状态的时刻受时钟脉冲的控制。 7.与非门构成的基本RS触发器的约束条件是()。 (a)S+R=0 (b)S+R=1 (c)SR=0 (d)SR=1 \ 8.钟控RS触发器的约束条件是()。 (a)S+R=0 (b)S+R=1 (c)SR=0 (d)SR=1 9.RS触发器74LS279中有两个触发器具有两个S输入端,它们的逻辑关系是()。 (a)或(b)与(c)与非(d)异或 10.触发器的输出状态是指()。 (a)Q (b)Q

答案:1.c 2.c 3.e 4.e 5.A 6.b — 7.b 8.c 9.b 10.a D触发器 自测练习 1.要使电平触发D触发器置1,必须使D=()、CP=()。 2.要使边沿触发D触发器直接置1,只要使S D=()、R D=()即可。 3.对于电平触发的D触发器或D锁存器,()情况下Q输出总是等于D输入。 4.对于边沿触发的D触发器,下面()是正确的。 (a)输出状态的改变发生在时钟脉冲的边沿 (b)要进入的状态取决于D输入 。 (c)输出跟随每一个时钟脉冲的输入 (d)(a)(b)和(c) 5.“空翻”是指()。 (a)在脉冲信号CP=1时,输出的状态随输入信号的多次翻转 (b)输出的状态取决于输入信号 (c)输出的状态取决于时钟和控制输入信号 (d)总是使输出改变状态 6.对于74LS74,D输入端的数据在时钟脉冲的()(上升,下降)边沿被传输到()(, Q Q)。 7.要用边沿触发的D触发器构成一个二分频电路,将频率为100Hz的脉冲信号转换为50Hz 的脉冲信号,其电路连接形式为()。 ] 答案:1.1,1 2.0,1 3.CP=1 4.a 5.a 6.上升,Q 7. JK触发器 自测练习~

相关文档
最新文档