[全]数字电路--D触发器

[全]数字电路--D触发器
[全]数字电路--D触发器

数字电路--D触发器

2.维持阻塞D触发器

工作原理:

1)CP = 0时,G3、G4被封锁,触发器维持原态不变。

2)CP的上升沿到来时:

①D = 0,则Q5 = 1,Q6= 0,Q3 = 0,Q4 = 1,触发器置“0”,Q = 0,

Q 非= 1;G3输出端到G5输入端的连线叫做“置0维持线”。

②D =1,则Q5 = 0,Q3 = 1,Q6= 1,Q4= 0,触发器置“1”,Q = 1,Q 非= 0;G4输出端到G6输入端的连线叫做“置1维持线”。

维持阻塞触发器不会有空翻现象

维持阻塞D触发器就是D触发器。由于是上升沿触发,又称为边沿D触发器。

五、T触发器(受控翻转型触发器)

4.测试电路

(1)对照测试线路图和装配图进行检查,仔细检查电路中各电路是否安装正确,导线、焊点是否符合要求,检查有极性器件是否安装并连接正确。

(2)用万用表R×1挡测电源与地之间的电阻。发现短路,应先检查,排除短路点。

(3)检查无误后,按集成电路标记口的方向插上集成电路,方可通电测试。

《数字电子技术》康华光 习题&解答 第五章 触发器

第五章触发器习题 1、RS触发器当R=S=0时,Q n+1= 。 A.0 B.1 C.Q n D. Q 2、逻辑电路如图所示,分析R D ,S D 的波形,当初始状态为“0”时,t1瞬间输出Q 为 ( )。 (a) “0”(b) “1”(c) 不定 R D S D ""1 t 1 3、逻辑电路如图所示,当R = “0”,S=“1”时,可控RS 触发器()。 (a) 置“0”(b) 置“1”(c) 保持原状态 C 4、逻辑电路如图所示,A=“0”时,C脉冲来到后D 触发器()。 (a) 具有计数器功能(b) 置“0”(c) 置“1” A 5、当K=S D =R D=“1”J=“0”时,C脉冲来到后JK 触发器的新状态为()。 (a) “0”态(b) “1”态(c)不定 二综合题

1、基 本RS 触 发 器 Q 的 初 始 状 态 为“0”, 根 据 给 出 的R D 和S D 的 波 形, 试 画 出 Q 的 波形, 并 列 出 状 态 表。 S D D 2、逻 辑 电 路 图 及A ,B ,C 的 波 形 如 图 所 示 , 试 画 出Q 的 波 形 (设 Q 的 初 始 状 态 为“0”)。 A B C Q B A 3、已 知 逻 辑 电 路 畋 及A ,B ,D 和C 脉 冲 的 波 形 如 图 所 示 , 试 写 出 J ,K 的 逻 辑 式 , 并 列 出Q 的 状 态 表。 D C B A 4、逻 辑 电 路 如 图 所 示, 写 出D 的 逻 辑 式, 列 出Q 随 输 入 A 变 化 的 状 态 表, 说 明 该 图 相 当 于 何 种 触 发 器。

数电实验触发器及其应用

数电实验触发器及其应用 数字电子技术实验报告 实验三: 触发器及其应用 一、实验目的: 1、熟悉基本RS触发器,D触发器的功能测试。 2、了解触发器的两种触发方式(脉冲电平触发和脉冲边沿触发)及触发特点 3、熟悉触发器的实际应用。 二、实验设备: 1 、数字电路实验箱; 2、数字双综示波器; 3、指示灯; 4、74LS00、74LS74。 三、实验原理: 1、触发器是一个具有记忆功能的二进制信息存储器件,是构成多种时序 电路的最基本逻辑单元,也是数字逻辑电路中一种重要的单元电路。在数字系统和计算机中有着广泛的应用。触发器具有两个稳定状态,即“0”和“ 1 ”,在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态。触发器有集成触发器和门电路(主要是“与非门” )组成的触发器。 按其功能可分为有RS触发器、JK触发器、D触发器、T功能等触发器。触发方式有电平触发和边沿触发两种。 2、基本RS触发器是最基本的触发器,可由两个与非门交叉耦合构成。 基本RS触发器具有置“ 0”、置“ 1”和“保持”三种功能。基本RS触发器

也可以用二个“或非门”组成,此时为高电平触发有效。 3、D触发器在CP的前沿发生翻转,触发器的次态取决于CP脉冲上升沿n+1来到之前D端的状态,即Q = D。因此,它具有置“ 0”和“T两种功能。由于在CP=1期间电路具有阻塞作用,在CP=1期间,D端数据结构变RS化,不会影响触发器的输出状态。和分别是置“ 0”端和置“ 1” DD 端,不需要强迫置“ 0”和置“ 1”时,都应是高电平。74LS74(CC4013, 74LS74(CC4042均为上升沿触发器。以下为74LS74的引脚图和逻辑图。 馬LD 1CP 1云IQ LQ GM) 四、实验原理图和实验结果: 设计实验: 1、一个水塔液位显示控制示意图,虚线表示水位。传感器A、B被水浸沿时

第五章同步时序逻辑电路的习题数字逻辑知识讲解

第五章同步时序逻辑电路的习题 一、基本知识点 1时序逻辑电路的一般结构 特点:a 、有存储电路(记忆元件);有组合电路(特殊时可没有) b 、 包含反馈电路,电路功能与“时序”相关 c 、 输出不仅与输入(X )有关,而且与存储状态(Y )有关 分类:(1) Mealy 型 Z = F ( X , Q ) 输出是电路的输入和现态的函数 (注意输出与输入有直接关系) 过去输入 --------- ?现态 1 -- ?- 输出 现在输入 (2) Moore 型 Z = F ( Q ) 输出仅仅是电路现态的函数 (注意输出与输入 没有直接关系) 同步时序逻辑电路:各触发器共用同一时钟信号,即电路中各触发器状态的转换时刻在 统一时钟信号控制下同步发生。 异步时序逻辑电路:电路没有统一的时钟信号对状态变化进行同步控制, 输入信号的变 化将直接引起电路状态的变化。 〃本课程将较少讨论异步时序逻辑电路 2、同步时序逻辑电路的描述 注意:任一个同步时序逻辑电路的结构和功能可用 3组函数表达式完整地描述。 (1) 激励函数表达式: 存储电路输入 Y 与电路输入X 和现态Q 之间的关系 Y = F (X , Q ) //现态Q 就是上图存储电路原始的输出 y k (2) 次态函数表达式: 电路的次态Q n+1与激励函数Y 和现态Q 之间关系 Q n+1 = F (Y , Q ) //次态Q n+1就是上图存储电路再次触发后的输出 y k n+1 (3) 输出函数表达式: 电路的输出Z 和输入X 和当前现态Q 的关系 输 入 信 号 X 2 X 1 y s X n 输 出 信 号 所有输入 *现态 ---------- ? 输出

第五章 同步时序逻辑电路的习题 数字逻辑资料

第五章 同步时序逻辑电路的习题 一、基本知识点 1、时序逻辑电路的一般结构 特点:a 、有存储电路(记忆元件);有组合电路(特殊时可没有) b 、包含反馈电路,电路功能与“时序”相关 c 、输出不仅与输入(X )有关,而且与存储状态(Y )有关 分类:(1)Mealy 型 Z =F (X ,Q ) 输出是电路的输入和现态的函数(注意输出与输入有直接关系) (2)Moore 型 Z =F (Q ) 输出仅仅是电路现态的函数(注意输出与输入没有直接关系) 同步时序逻辑电路:各触发器共用同一时钟信号,即电路中各触发器状态的转换时刻在统一时钟信号控制下同步发生。 异步时序逻辑电路:电路没有统一的时钟信号对状态变化进行同步控制,输入信号的变化将直接引起电路状态的变化。 //本课程将较少讨论异步时序逻辑电路 2、同步时序逻辑电路的描述 注意:任一个同步时序逻辑电路的结构和功能可用3组函数表达式完整地描述。 (1)激励函数表达式:存储电路输入Y 与电路输入X 和现态Q 之间的关系 Y =F (X ,Q ) //现态Q 就是上图存储电路原始的输出y k (2)次态函数表达式:电路的次态Q n+1与激励函数Y 和现态Q 之间关系 Q n+1=F (Y ,Q ) //次态Q n+1就是上图存储电路再次触发后的输出y k n+1 (3)输出函数表达式:电路的输出Z 和输入X 和当前现态Q 的关系 Mealy 型 Z =F (X ,Q ) Moore 型 Z =F (Q ) 输入信号 输出信号 X 1 X 2 X n Z 1 Z 2 Z m y s 过去输入 现态 现在输入 } 输出 输出 所有输入 现态

相关文档
最新文档