4、《数字电子技术》黄瑞祥第四章习题答案.doc

合集下载

数字电子技术基础教材第四章答案

数字电子技术基础教材第四章答案

习题44- 1分析图P4- 1所示的各组合电路,写出输出函数表达式,列出真值表,说明电路的逻 辑功能。

图(b ): F 1 AB AB; F 2 AB 真值表如下表所示: ABF 1F 20 00 0真值表如卜表所示: AB F 1F 2F 30 \0 0 1 0 0 1 \ 0 0 1 10 1 0 0 110、1其功能为一位比较器。

A>B 时,R , 1 ; A=B 时,功能:一位半加器,1为本位和,F2为进位。

图(c):F i M (0,3,5,6) m(1,2,4,7)F2M(0,1,2,4) m(3,5,6,7)功能:一位全加器,F1为本位和,F2为本位向高位的进位。

图(d):F1AB;F2 A0B ;F3AB功能:为一位比较器,A<B时,F1= 1 ; A=B时,F2= 1; A>B时,F3= 14-2分析图P4- 2所示的组合电路,写出输出函数表达式,列出真值表,指出该电路完成的逻辑功能。

昇0解:该电路的输出逻辑函数表达式为:F A A J X。

AA)X i AA g X? A1A0X3因此该电路是一个四选一数据选择器,其真值表如下表所示:A、A o F0\ 0X001\X110\ X211X3 \4-3图P4- 3是一个受M控制的代码转换电路,当M = 1时,完成4为二进制码至格雷码的转换;当M = 0时,完成4为格雷码至二进制的转换。

试分别写出Y0,Y ,Y2,Y3的逻辑函数的表达式,并列出真值表,说明该电路的工作原理。

X3X2X1X0Y3Y2丫1丫0M=100000000000100010010001100110010 01000110 / 0 \10101110110010 /10110011/0M=010 \00111110\o11110101 \0/1100101\ 1 /110111001000Y J X 3Y 由此可得:当M 1时,2X 3 X2 / Y X 2 X /丫°X 1 X完成二进制至格雷码的转换。

数字电子技术基础(第四版)课后习题答案-第四章

数字电子技术基础(第四版)课后习题答案-第四章

第4章触发器[题4.1]画出图P4.1所示由与非门组成的基本RS触发器输出端Q、Q的电压波形,输入端S、R的电压波形如图中所示。

图P4.1[解]见图A4.1图A4.1[题4.2]画出图P4.2由或非门组成的基本R-S触发器输出端Q、Q的电压波形,输出入端S D,R D的电压波形如图中所示。

图P4.2[解]见图A4.2[题4.3]试分析图P4.3所示电路的逻辑功能,列出真值表写出逻辑函数式。

图P4.3 [解]:图P4.3所示电路的真值表S R Q n Q n+1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 0* 1 110*由真值表得逻辑函数式 01=+=+SR Q R S Q nn[题4.4] 图P4.4所示为一个防抖动输出的开关电路。

当拨动开关S 时,由于开关触点接触瞬间发生振颤,D S 和D R 的电压波形如图中所示,试画出Q 、Q 端对应的电压波形。

图P4.4[解] 见图A4.4图A4.4[题4.5] 在图P4.5电路中,若CP 、S 、R 的电压波形如图中所示,试画出Q 和Q 端与之对应的电压波形。

假定触发器的初始状态为Q =0。

图P4.5[解]见图A4.5图A4.5[题4.6]若将同步RS触发器的Q与R、Q与S相连如图P4.6所示,试画出在CP信号作用下Q和Q端的电压波形。

己知CP信号的宽度tw= 4 t Pd 。

t Pd为门电路的平均传输延迟时间,假定t Pd≈t PHL≈t PLH,设触发器的初始状态为Q=0。

图P4.6图A4.6[解]见图A4.6[题4.7]若主从结构RS触发器各输入端的电压波形如图P4.7中所给出,试画Q、Q端对应的电压波形。

设触发器的初始状态为Q=0。

图P4.7[解] 见图A4.7图A4.7R各输入端的电压波形如图P4.8所示,[题4.8]若主从结构RS触发器的CP、S、R、D1S。

试画出Q、Q端对应的电压波形。

数字电子技术课后习题答案

数字电子技术课后习题答案

1.12 写出下图所示各逻辑图的输出函数表达式,列 出它们的真值表。
F1 F4
F2
F3
解: F1 AB F2 A B F3 BC
F 4 F1 F 2 F3
Z CF 4 C AB A B BC
C AB A B BC
C AB AB BC C AB AB B ABC
电路的驱动方程、状态方程和输出方程,画出电路
的状态表、状态图和时序图,说明电路能否自启动。
设各触发器的初始状态为0。
❖ 解:
驱动方程为: ❖
D1 Q1n ; D2 X Q1n Q2n
输出方程为: ❖
Y XQ1nQ2n XQ1nQ2n XQ1nQ2n XQ1nQ2n
❖ 状态方程为:Q1n1 D1 Q1n
输入 SD、RD 的波形图如下,试画出输出Q,
Q 对应的波形图。设触发器的初始状态为 Q=0, Q. 1
❖ 解:波形图如下图
不定
❖ 4.6主从JK触发器,已知CP、J、K的波形如下 所示,试画出Q对应的波形图。触发器的初始 状态为Q=0。
❖ 解:
CP为1时 输入端2 次变化,
❖ 4.7维持—阻塞边沿D触发器中,已知 CP, RD , SD , D
/0
/0
000
001
010
/1
/0
100
011
/0
❖ 2.卡诺图为
Q1nQ0n
Q2n
00 01
0 001/0 010/0
1 000/1 xxx/x
11
100/0 xxx/x
10
011/0 xxx/x
❖ 由卡诺图得电路的状态方程与输出方程为

Qn1 0
Q2n Q0n

数字电子技术基础教材第四章答案

数字电子技术基础教材第四章答案

习题44-1 分析图P4-1所示得各组合电路,写出输出函数表达式,列出真值表,说明电路得逻辑功能。

解:图(a):;;真值表如下表所示:A B0 0 0 1 00 1 0 0 11 0 1 0 01 1 0 1 0其功能为一位比较器。

A>B时,;A=B时,;A<B时,图(b):真值表如下表所示:A B0 0 0 00 1 1 0功能:一位半加器,为本位与,为进位。

图(c):真值表如下表所示:功能:一位全加器,为本位与,为本位向高位得进位。

图(d):;;功能:为一位比较器,A<B时,=1;A=B时,=1;A>B时,=14-2 分析图P4-2所示得组合电路,写出输出函数表达式,列出真值表,指出该电路完成得逻辑功能。

解:该电路得输出逻辑函数表达式为:因此该电路就是一个四选一数据选择器,其真值表如下表所示:0 00 11 01 14-3 图P4-3就是一个受M控制得代码转换电路,当M=1时,完成4为二进制码至格雷码得转换;当M=0时,完成4为格雷码至二进制得转换。

试分别写出,,,得逻辑函数得表达式,并列出真值表,说明该电路得工作原理。

解:该电路得输入为,输出为。

真值表如下:M=1 0 0 0 0 0 0 0 00 0 0 1 0 0 0 10 0 1 0 0 0 1 10 0 1 1 0 0 1 00 1 0 0 0 1 1 00 1 0 1 0 1 1 10 1 1 0 0 1 0 10 1 1 0 0 1 0 0 M=0 1 0 0 0 1 1 1 11 0 0 1 1 1 1 01 0 1 0 1 1 0 01 0 1 1 1 1 0 11 1 0 0 1 0 0 01 1 0 1 1 0 0 11 1 1 0 1 0 1 11 1 1 1 1 0 1 0由此可得:完成二进制至格雷码得转换。

完成格雷码至二进制得转换。

4-4 图P4-4就是一个多功能逻辑运算电路,图中,,,为控制输入端。

数字电路与数字电子技术课后答案第四章(供参考)

数字电路与数字电子技术课后答案第四章(供参考)
+BC + AC
(4) F=ΠM(5,7,13,15)
= BD
F= +
(5) F=ΠM(1,3,9,10,11,14,15)
= AC+ D
F = ( + )(B+ )
(6) F=∑m (0,2,4,9,11,14,15, 16,17,19,23,25,29,31)
F= + + BCD+ B E+AB E+ACDE+A +A E
= A⊙B⊙C
(6) = ⊙ ⊙
证:
左=
= [(A⊕B)+ ] (A⊙B)+C]
= (A⊙B) +[(A⊕B)C]
= +AB + BC+A C
右= ( ⊙ )⊙
= [( ⊙ ) + ]
= [( +AB) + ]
= +AB +
= +AB +(A⊕B)C
= +AB + BC+A C
9.证明
(1)如果a + b = c,则a + c = b,反之亦成立
(2)F在输入组合为1,3,5,7时使F=1
15.变化如下函数成另一种标准形式
(1) F=∑m (1,3,7)
(2) F=∑m (0,2,6,11,13,14)
(3) F=ΠM(0,3,6,7)
(4) F=ΠM(0,1,2,3,4,6,12)
解:
(1)F=ΠM(0,2,4,5,6)
(2)F=ΠM(1,3,4,5,7,8,9,10,12,15)
(3)F=∑m (1,2,4,5)

数字电子技术基础第四章习题及参考答案

数字电子技术基础第四章习题及参考答案

数字电子技术基础第四章习题及参考答案第四章习题1.分析图4-1中所示的同步时序逻辑电路,要求:(1)写出驱动方程、输出方程、状态方程;(2)画出状态转换图,并说出电路功能。

CPY图4-12.由D触发器组成的时序逻辑电路如图4-2所示,在图中所示的CP脉冲及D作用下,画出Q0、Q1的波形。

设触发器的初始状态为Q0=0,Q1=0。

D图4-23.试分析图4-3所示同步时序逻辑电路,要求:写出驱动方程、状态方程,列出状态真值表,画出状态图。

CP图4-34.一同步时序逻辑电路如图4-4所示,设各触发器的起始状态均为0态。

(1)作出电路的状态转换表;(2)画出电路的状态图;(3)画出CP作用下Q0、Q1、Q2的波形图;(4)说明电路的逻辑功能。

图4-45.试画出如图4-5所示电路在CP波形作用下的输出波形Q1及Q0,并说明它的功能(假设初态Q0Q1=00)。

CPQ1Q0CP图4-56.分析如图4-6所示同步时序逻辑电路的功能,写出分析过程。

Y图4-67.分析图4-7所示电路的逻辑功能。

(1)写出驱动方程、状态方程;(2)作出状态转移表、状态转移图;(3)指出电路的逻辑功能,并说明能否自启动;(4)画出在时钟作用下的各触发器输出波形。

CP图4-78.时序逻辑电路分析。

电路如图4-8所示:(1)列出方程式、状态表;(2)画出状态图、时序图。

并说明电路的功能。

1C图4-89.试分析图4-9下面时序逻辑电路:(1)写出该电路的驱动方程,状态方程和输出方程;(2)画出Q1Q0的状态转换图;(3)根据状态图分析其功能;1B图4-910.分析如图4-10所示同步时序逻辑电路,具体要求:写出它的激励方程组、状态方程组和输出方程,画出状态图并描述功能。

1Z图4-1011.已知某同步时序逻辑电路如图4-11所示,试:(1)分析电路的状态转移图,并要求给出详细分析过程。

(2)电路逻辑功能是什么,能否自启动?(3)若计数脉冲f CP频率等于700Hz,从Q2端输出时的脉冲频率是多少?CP图4-1112.分析图4-12所示同步时序逻辑电路,写出它的激励方程组、状态方程组,并画出状态转换图。

《数字电子技术》部分(1~5章)习题解答

《数字电子技术》部分(1~5章)习题解答

《数字电子技术》部分习题解答第1 章数字逻辑基础1.3 将下列十进制数转换成等值的二进制数、八进制数、十六进制数。

要求二进制数保留小数点后4位有效数字。

(1)(19)D ;(2)(37.656)D ;(3)(0.3569)D解:(19)D=(10011)B=(23)O=(13)H(37.656)D=(100101.1010)B=(45.5176)O=(25.A7E)H(0.3569)D=(0.01011)B=(0.266)O=(0.5B)H1.4 将下列八进制数转换成等值的二进制数。

(1)(137)O ;(2)(36.452)O ;(3)(0.1436)O解:(137)O=(1 011 111)B(36.452)O=(11110. 10010101)B(0.1436)O=(0.001 100 011 11)B1.5 将下列十六进制数转换成等值的二进制数。

(1)(1E7.2C)H ;(2)(36A.45D)H ;(3)(0.B4F6)H解:(1E7.2C)H=(1 1110 0111.0010 11)B(36A.45D)H=(11 0110 1010. 0100 0101 1101)B(0.B4F6)H=(0.1011 0100 1111 011)B1.6 求下列BCD码代表的十进制数。

(1)(1000011000110101.10010111)8421BCD ;(2)(1011011011000101.10010111)余3 BCD ;(3)(1110110101000011.11011011)2421BCD;(4)(1010101110001011.10010011)5421BCD ;解:(1000 0110 0011 0101.1001 0111)8421BCD=(8635.97)D(1011 0110 1100 0101.1001 0111)余3 BCD =(839.24)D(1110 1101 0100 0011.1101 1011)2421BCD=(8743.75)D(1010 1011 1000 1011.1001 0011)5421BCD=(7858.63)D1.7 试完成下列代码转换。

《数电》教材习题答案第4章习题答案.docx

《数电》教材习题答案第4章习题答案.docx

思考题与习题4-1 触发器的主要性能是什么?它有哪几种结构形式?其触发方式有什么不同?触发器是一种存储电路,具有记忆功能。

在数字电路系统中起着重要作用。

依据不同的标准,触发器可以划分为多种不同类型。

从结构上来分,触发器分为基本触发器,时钟触发器,主从触发器以及边沿触发器。

基本触发器为异步(或直接)触发,时钟触发器为 CP电平触发,主从和边沿触发器为边沿触发。

4-2 试分别写出 RS触发器、 JK 触发器、 D触发器、 T 触发器和 T′触发器的状态转换表和特性方程。

(略)4-3 已知同步 RS触发器的 R、S、CP端的电压波形如图T4-3 所示。

试画出 Q、Q端的电压波形。

假定触发器的初始状态为 0。

图 T4-34-4 设边沿 JK 触发器的初始状态为0,CP、J 、K 信号如图 T4-4 所示,试画出触发器输出端 Q、Q的波形。

图 T4-414-5 电路如图 T4-5(a) 所示,输入波形如图 T4-5(b) 所示,试画出该电路输出端G 的波形,设触发器的初始状态为0。

图 T5-24-6 试画出图 T4-6 所示波形加在以下两种触发器上时,触发器输出Q的波形:(1)下降沿触发的触发器(2)上升沿触发的触发器图 T4-64-7 已知 A、B 为输入信号,试写出图T4-7 所示各触发器的次态逻辑表达式。

2图 T4-7Q n 1D A B( a )n 1Q( b )J Q n KQ nAQ n BQ n Q nAQ n BQ n Q nB Q n B Q n4-8 设图 T4-8 所示中各 TTL 触发器的初始状态皆为0,试画出在 CP信号作用下各触发的输出端 Q1- Q6的波形。

图 T4-84-9 试对应画出图T4-9 所示电路中 Q1、 Q2波形。

(初始状态均为0)3图 T4-94-10一逻辑电路如图T4-10 所示,试画出在CP作用下 Y0、Y1、Y 2、Y 3的波形。

(CT74LS139为 2 线— 4 线译码器。

数字电路与数字电子技术 课后答案第四章

数字电路与数字电子技术 课后答案第四章

第四章逻辑函数及其符号简化1.列出下述问题的真值表,并写出逻辑表达式:(1)有A、B、C三个输入信号,如果三个输入信号中出现奇数个1时,输出信号F=1,其余情况下,输出F= 0.(2)有A、B、C三个输入信号,当三个输入信号不一致时,输出信号F=1,其余情况下,输出为0.(3)列出输入三变量表决器的真值表.解: ( 1 )F=A B C+A B C+A B C+ABC( 2 )F= (A+B+C) ( A+B+C)( 3 )F=A BC+A B C+AB C+ABC2. 对下列函数指出变量取哪些组值时,F的值为“1”:(1) F= AB+A B (2) F= AB+A C(3) F= (A+B+C) (A+B+C ) (A+B +C) (A+B +C ) 解:(1) AB = 00或AB=11时F=1(2) ABC110或111,或001,或011时F=1 (3) ABC = 100或101或110或111时F=13. 用真值表证明下列等式. (1) A+BC = (A+B) (A+C)(2) A BC+A B C+AB C = BC ABC +AC ABC +AB ABC (3) C A +C B +B A =ABC+A B C (4) AB+BC+AC=(A+B)(B+C)(A+C) (5) ABC+A +B +C =1 证: ( 1 ) ( 2 )( 3 )( 4 ) ( 5 )4. 直接写出下列函数的对偶式F ′及反演式F 的函数表达式. (1) F= [A B (C+D)][B C D +B (C +D)] (2) F= A BC + (A +B C ) (A+C) (3) F= AB+CD +E +D +E C +D +BC (4) F=D +B A •B A +C 解:(1) F`= [A +B+CD]+[(B+C +D )(•B+C D]]F = [A+B +C D ]+[(B +C+D)(•B +C D ]](2) F`= (A+C +B )]AC )C +B (•A [•F = (A +C +B )]C A +)C +B (•A [•(3) F`=)B +A (•C +D •)B +A (F =)B +A (•C +D •)B +A (5. 若已知x+y = x+z ,问y = z 吗?为什么? 解:y 不一定等于z,因为若x=1时,若y=0,z=1,或y=1,z=0,则x+y = x+z = 1,逻辑或的特点,有一个为1则为1。

数字电子技术习题答案

数字电子技术习题答案

习题答案第一章数制和码制1.数字信号和模拟信号各有什么特点?答:模拟信号——量值的大小随时间变化是连续的。

数字信号——量值的大小随时间变化是离散的、突变的(存在一个最小数量单位△)。

2.在数字系统中为什么要采用二进制?它有何优点?答:简单、状态数少,可以用二极管、三极管的开关状态来对应二进制的两个数。

3.二进制:0、1;四进制:0、1、2、3;八进制:0、1、2、3、4、5、6、7;十六进制:0、1、2、3、4、5、6、7、8、9、A、B、C、D、E、F。

4.(30.25)10=( 11110.01)2=( 1E.4)16。

(3AB6)16=( 0011101010110110)2=(35266)8。

(136.27)10=( 10001000.0100)2=( 88.4)16。

5. B E6.ABCD7.(432.B7)16=( 010*********. 10110111)2=(2062. 556)8。

8.二进制数的1和0代表一个事物的两种不同逻辑状态。

9.在二进制数的前面增加一位符号位。

符号位为0表示正数;符号位为1表示负数。

这种表示法称为原码。

10.正数的反码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。

11.正数的补码与原码相同,负数的补码即为它的反码在最低位加1形成。

12.在二进制数的前面增加一位符号位。

符号位为0表示正数;符号位为1表示负数。

正数的反码、补码与原码相同,负数的反码即为它的正数原码连同符号位按位取反。

负数的补码即为它的反码在最低位加1形成。

补码再补是原码。

13.A:(+1011)2的反码、补码与原码均相同:01011;B: (-1101)2的原码为11101,反码为10010,补码为10011.14.A: (111011)2 的符号位为1,该数为负数,反码为100100,补码为100101. B: (001010)2的符号位为0,该数为正,故反码、补码与原码均相同:001010.15.两个用补码表示的二进制数相加时,和的符号位是将两个加数的符号位和来自最高有效数字位的进位相加,舍弃产生的进位得到的结果就是和的符号。

数字电子技术基本(第四版)课后知识题目解析第四章

数字电子技术基本(第四版)课后知识题目解析第四章

第4章触发器[题4.1]画出图P4.1所示由与非门组成的基本RS触发器输出端Q、Q的电压波形,输入端S、R的电压波形如图中所示。

图P4.1[解]见图A4.1图A4.1[题4.2]画出图P4.2由或非门组成的基本R-S触发器输出端Q、Q的电压波形,输出入端S D,R D的电压波形如图中所示。

图P4.2[解]见图A4.2[题4.3] 试分析图P4.3所示电路的逻辑功能,列出真值表写出逻辑函数式。

图P4.3[解]S R Q n Q n+1 0 0 0 0 0 0 1 1 0 1 0 0 0 1 1 0 1 0 0 1 1 0 1 1 1 1 0 0* 1 110*由真值表得逻辑函数式 01=+=+SR Q R S Q nn[题4.4] 图P4.4所示为一个防抖动输出的开关电路。

当拨动开关S 时,由于开关触点接触瞬间发生振颤,D S 和D R 的电压波形如图中所示,试画出Q 、Q 端对应的电压波形。

图P4.4[解]见图A4.4图A4.4[题4.5]在图P4.5电路中,若CP、S、R的电压波形如图中所示,试画出Q和Q端与之对应的电压波形。

假定触发器的初始状态为Q=0。

图P4.5[解]见图A4.5图A4.5[题4.6]若将同步RS触发器的Q与R、Q与S相连如图P4.6所示,试画出在CP 信号作用下Q和Q端的电压波形。

己知CP信号的宽度t w = 4 t Pd 。

t Pd为门电路的平均传输延迟时间,假定t Pd≈t PHL≈t PLH,设触发器的初始状态为Q=0。

图P4.6图A4.6[解]见图A4.6[题4.7]若主从结构RS触发器各输入端的电压波形如图P4.7中所给出,试画Q、Q 端对应的电压波形。

设触发器的初始状态为Q=0。

图P4.7[解] 见图A4.7图A4.7[题4.8]若主从结构RS触发器的CP、S、R、D R各输入端的电压波形如图P4.8所S。

试画出Q、Q端对应的电压波形。

示,1D图P4.8[解] 见图A4.8图A4.8[题4.9]已知主从结构JK触发器输入端J、K和CP的电压波形如图P4.9所示,试画出Q、Q端对应的电压波形。

数字电子技术应用答案4、5、6

数字电子技术应用答案4、5、6
=0.7*8.2*0.1=57.4ms
6-8答:
T=0.7(R1+2R2)C
=0.7×(15+2×22)×0.1
=4.13 s
6-9答:
图A4.9
4-8答:
4-9答:
见图A4.11
图A4.11
4-10答:
[解]见图A4.12
图A4.12
4-11答:
[解]见图A4.13
图A4.13
4-12答:
[解]
电路驱动方程为:
, ;
, ; ;
代入特性方程,得状态方程:
根据状态方程画波形,见图A4.14。
图A4.14
4-13答:
[解]见图A4.15
[解]
,代入到特性方程 ,得: ;
,代入到特性方程 ,得: ;
由状态方程可得其状态转换表,如表5.4所示,状态转换图如图A5.4所示。
表5.4
000
001
010
011
100
111
110
101
011
100
110
000
110
101
010
000
其功能为:当A=0时,电路作2位二进制加计数;当A=1时,电路作2位二进制减计数。
2.VT-= = =4(V)
T=VT+--VT-=4(V)
3.VT+= =6(V)
VT-= = =3(V)
T=VT+--VT-=3(V)
6-5答:
1.波形如下图所示
2.Tw=1.1RC=4.29ms
6-6答:
VT+= = =3.34(V)
VT-= = =1.67(V)
6-7答:

数字电子技术第四章习题答案

数字电子技术第四章习题答案
《数字电子技术基础》第五版 数字电子技术基础》
第四章习题答案
4.1 Y=A’B’C’+A’BC+AB’C+ABC’
A 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 C 0 1 0 1 0 1 0 1 Y 1 0 0 1 0 1 1 0
三变量奇偶检测电 路,当输入便两种 有偶数个1 有偶数个1时,输出 否则为0 为1,否则为0。
《数字电子技术基础》第五版 数字电子技术基础》
4.12 用3线-8线译码器实现多输出逻辑函数。 线译码器实现多输出逻辑函数。 线 线译码器实现多输出逻辑函数
' ' Y1 = AC = AB ' C + ABC = m5 + m7 = ( m5 m7 )' = (Y5'Y7' )' ' ' ' ' Y2 = A ' B ' C + AB ' C '+ BC = ( m1m3 m4 m7 )' = (Y1'Y3'Y4'Y7' )' ' ' ' Y3 = B ' C '+ ABC ' = ( m0 m4 m6 )' = (Y0'Y4'Y6' )'
Y’2(2) 1 1 0 1 1
Y’2(1) 1 1 1 0 1
D2 1 1 1 1 0
设片1优先级别 设片 优先级别 最低, 优先 最低,片4优先 级别最高。 级别最高。 输出5位数为原 输出 位数为原 码D4D3D2D1D0
《数字电子技术基础》第五版 数字电子技术基础》

数字电子技术第4章习题解答

数字电子技术第4章习题解答

第4章习题解答4-1 写出图T4-1电路的输出函数式,证明a 、b 有相同的逻辑功能。

B(a)A(b)BA 图T4-1 习题4-1的图解4-1 Y 1= A B ' +A ' B ' ; Y 2=( A+B)(A ' +B ' )= AB ' +A ' B ' =Y 14-2 试写出图T4-2所示逻辑电路的输出函数式并化简,指出电路的逻辑功能。

A BMBA图T4-2习题4-2的图图T4-3习题4-3的图解4-2 由图T4-2写电路的输出函数式并化简得AB B A B A AB Y +''='''''=))()(( (JT4-2)由JT4-2式可知,电路实现的是二变量同或功能。

4-3 图T4-3是一个选通电路。

M 为控制信号,通过M 电平的高低来选择让A 还是让B 从输出端送出。

试写逻辑电路的输出函数式并化简,分析电路能否实现上述要求。

解4-3 由图T4-3写电路的输出函数式并化简得M B AM M B M A Y '+='''=)((( (JT4-3)由JT4-3式可知,电路能够实现选通要求,当M=1时,Y=A ;当M=0时,Y=B 。

4-4.用与非门设计一个四人表决逻辑电路,结果按“少数服从多数”的原则决定。

解4-4(1)列真值表设四个人的意见为变量A 、B 、C 、D ,表决结果为函数Y 。

按正逻辑给变量赋值:同意为“1”,不同意为“0”;提案通过为“1”,没通过为“0”,所列真值表如表JT4-4所示。

表JT4-4输 入输 出A B C D 0 0 0 0 0 00 0 0 1 0 1 0 1 0 10 0 0 1 1 0 1 1 0 0 0 1 1 01 1 Y000000001 0 1 0 1 0 1 01 1 1 1 1 11 1 0 0 0 1 1 0 1 1 0 00 1 1 0 1 100000000输 入输 出A B C D Y(2)写输出逻辑函数式由表JT4-4可写输出逻辑函数式ABCD D ABC D C AB CD B A BCD A Y +'+'+'+'= (JT4-4a)(3)化简填卡诺图,如图JT 4-4(a)所示合并最小项,得最简与—或式BCD ACD ABD ABC Y +++= (JT4-4b)(4)画逻辑电路图将式JT4-4(b)转换成与非—与非式)()()()(('''''=D BC ACD ABD ABC Y (JT4-4c)按式JT4-4(c)用与非门画逻辑电路图,如图JT4-4(b)所示。

  1. 1、下载文档前请自行甄别文档内容的完整性,平台不提供额外的编辑、内容补充、找答案等附加服务。
  2. 2、"仅部分预览"的文档,不可在线预览部分如存在完整性等问题,可反馈申请退款(可完整预览的文档不适用该条件!)。
  3. 3、如文档侵犯您的权益,请联系客服反馈,我们会尽快为您处理(人工客服工作时间:9:00-18:30)。
2)CP及A、B的波形见图P4.11(b),试对应画出各电路 端的波形图。设各触发器初始态均为0。
图P4.11
解答:1)对于FF1,由图可知, ,因此该触发器的次态输出函数表达式为: (CP上升沿时有效)
对于FF2,由图可知, ,因此该触发器的次态输出函数表达式为: (CP下降沿时有效)
2)根据所给的CP及A、B波形图,可以画出各电路 端的波形图如图A4.11所示。
2)时钟RS触发器转换成T触发器:已知T触发器的特征方程为 ,变换该表达式,使之与时钟RS触发器的特征方程式相同,即 。把 、 视为变量,余下部分视为系数,根据变量相同、系数相等,则方程一定相等的原则,得到: ,画电路图如图A4.10(b)所示。
3)时钟RS触发器转换成 触发器:已知 触发器的特征方程为 ,变换该表达式,使之与时钟RS触发器的特征方程式相同,即 。把 、 视为变量,余下部分视为系数,根据变量相同、系数相等,则方程一定相等的原则,得到: ,画电路图如图A4.10(c)所示。
图P4.4
解答:见图A4.4
图A4.4
4.5如图P4.5示是主从JK触发器CP和J、K的电压彼形,试画出主触发器 端和从触发器 端的工作波形。设 初始态为0。
图P4.5
解答:见图A4.5
图A4.5
4.6如图P4.6示电路,设该TTL触发器的初态为0,试画出在CP作用下的 端波形图。
图P4.6
解答:根据图示可知该触发器的 , 。由时钟下降沿触发。
4、《数字电子技术》黄瑞祥 第四章习题答案.doc
习题四答案
4.1画出图P4.1由或非门组成的基本RS触发器输出端 、 的电压波形,输入端S、R的电压波形如图中所示。
图P4.1
解答:已知或非门构成的RS触发器的特征方程如下:
根据输入端S、R的波形图,得出输出端 、 的电压波形见图A4.1。
4.2 在图P4.2电路中,若CP、S、R电压波形如图中所示,试画出 、 端与之对应的电压波形。假定触发器的初始状态为 。
图 P4.2
解答: 见图A4.2
图A4.2
4.3一种特殊的RS触发器如图P4.3所示。
1) 试列出状态转换真值表;
2) 写出次态方程;
3)R与S是否需要约束条件?
图P4.3
解答:1)
①CP=0时,SS=1,RR=1,期间 ,状态保持。
2CP=1时,
即在CP=1的情况下:若R=0,S=0。则RR=1,SS=1,有 ,状态保持。
4)时钟RS触发器转换成JK触发器:已知JK触发器的特征方程为 ,把 、 视为变量,余下部分视为系数,根据变量相同、系数相等,则方程一定相等的原则,得到: ,画电路图如图A4.10(d)所示。
4.11图P4.11(a)所示各电路中,FF1~FF2均为边沿触发器:
1)写出各个触发器次态输出的函数表达式;
图P4.9
解答:见图A器转换成D、T、 及JK触发器的逻辑电路图。
解答:已知时钟RS触发器的特征方程为:
1)时钟RS触发器转换成D触发器:已知D触发器的特征方程为 ,变换该表达式,使之与时钟RS触发器的特征方程式相同,即 。把 、 视为变量,余下部分视为系数,根据变量相同、系数相等,则方程一定相等的原则,得到: ,画电路图如图A4.10(a)所示。
(b)为时钟上升沿触发的D触发器,
(c)为时钟下降沿触发的D触发器,
(d)为时钟上升沿触发的JK触发器,
(e)为时钟上升沿触发的JK触发器,
(f)为时钟下降沿触发的JK触发器,
各TTL触发器 端的输出波形图如图A4.8所示。
图A4.8
4.9试画出图P4.9电路输出端Y、Z的电压波形。输入信号A和CP的电压波形如图中所示。设触发器的初始状态均为 。
上变化的现象。
引起空翻的原因是在时钟脉冲作用期间,输入信号依然直接控制着触发器状
态的变化。具体的说,就是当时钟CP为1时,如果输入信号R、S发生变化,则触发器状态
会跟着变化,从而使得一个时钟脉冲作用期间引起多次翻转。
4.15什么是主从JK触发器的“一次变化”问题?造成“一次变化”的原因是什么?如何避
若R=0,S=1。则RR=1,SS=0,有 。
若R=1,S=0。则RR=0,SS=1,有 。
若R=1,S=1。则RR=0,SS=1,有 。
电路的状态转换真值表如下表所示:
2)求次态方程:由上述状态转换真值表,不难得出次态方程:
3)R与S无需约束条件。
4.4已知主从结构JK触发器J、K和CP的电压波形如图P4.4所示,试画出Q、 端对应的电压波形。设触发器的初始状态为 。
图A4.11
4.12时钟下降沿触发的T触发器中,CP和T的信号波形如图P4.12所示,试画出 端的输出波形(初态为0)。
图P4.12
解答:T触发器的特征方程为: (CP下降沿有效)
端的输出波形如图A4.12所示。
图A4.12
4.13双相时钟电路如图P4.13(a)所示,在D触发器的时钟输入端加上CP信号时,在两个与门的输出端A、B有相位错开的时钟信号。已知CP信号如图(b)所示,试画出A、B端的输出波形。(设触发器初态为0)
图P4.13
解答:根据电路图可知 ,而该电路中的触发器是CP上升沿触发的D触发器,其新态方程为: 。据已知的CP信号波形,可以画出A、B端的输出波形如图A4.13所示。
图A4.13
4.14什么是触发器的空翻现象造成空翻的原因是什么
解答:所谓触发器的“空翻”是指在同一个时钟脉冲作用期间触发器状态发生两次或两次以
, 为异步复位、置位端,不受CP的限制。当 =0时, ; =0时, 。
根据所给的CP、J、K和 , 的波形,所画 端波形如图A4.7所示。
图A4.7
4.8根据图P4.8所示电路,试画出在连续4个时钟脉冲CP的作用下,各TTL触发器 端的输出波形图。设各触发器初始态均为0。
图P4.8
解答:(a)为时钟下降沿触发的D触发器,
因此
在CP作用下的 端波形图如图A4.6所示:
图A4.6
4.7已知主从JK触发器CP、J、K和 , 的波形如图P4.7所示,画出输出端 的波形,设触发器初始状态为1。
图P4.7
解答:该触发器在CP下降沿处触发,因而状态的改变都对应着CP下降沿处。另外,如果CP=1期间J、K有变化,应注意一次变化问题。
相关文档
最新文档