数字电路参考答案及评分标准(4A)

数字电路参考答案及评分标准(4A)
数字电路参考答案及评分标准(4A)

江苏技术师范学院2006—2007学年第一学期

《数字电路》试卷(4A )

注意事项:

1.本试卷适用于东方学院05级学生使用。

2.本试卷共5页,满分100分,答题时间120分钟。

一、填空题(每格1分,共20分)

1. ()D =( )H =( )BCD 。

2. RAM 的中文含义是 随机存取存储器,EPROM 的中文含义是 可擦除可编程只读存储器 。

3. 触发器按触发方式有:钟控触发器、 主从触发器 、 边沿触发

器 。

4. 函

∑=)

7,5,2,0(),,(m C B A F 的反函数为

__________________________, 对

偶式为_______________________

最简与或式是

_____________________。

5. 施密特触发器的特点是 回差特性 。

6. 正逻辑的与运算对应于负逻辑的 或 运算。

7. 将256?1位的RAM 扩展成1024?8位的RAM ,共需 32 片256

?1

位RAM 。

8. 已知某TTL 电路的参数是V OH =, V OL =, V IH (min)=, V IL (max)=,V OH (min)=,V OL (max)=,

则该电路的V ON =_ ,V OFF = ,

V NH = ,V NL = 。

∑=)6,4,3,1(),,(m C B A F )7,5,2,0(),,(M C B A F ∏=AC

C A C B A F += ),,(

9.为实现下图逻辑表达式的功能,请将多余输入端C接相应得逻辑电

平,Y

1、Y

2

为TTL 门电路输出,Y

3

、Y

4

为CMOS门电路输出。

Y

1的C端应低电平,Y

2

的C端应高电平

Y

3的C端应低电平,Y

4

的C端应低电平。

得分评卷人二、选择题(每题2分,共10分)

1、某电路的输入波形为A、B,输出波形为C如下图所示,该电路实现的逻辑运算是( B )

A.异或逻辑

B.同或逻辑

C.与非逻辑

D.或非逻辑

2、能实现线与功能的电路是( C )

A、CMOS传输门(TG)

B、肖特基TTL门(STTL)

C、集电极开路门(OC)

D、都不能

3、下列触发器中抗干扰能力最强的是( C )

A、主从JK触发器

B、同步RS触发器

C、由JK边沿触发器构成的T触发器

D、基本RS触发器

4、8线—3线优先编码器74LS148(输入与输出皆为低电平有效)在正常工作时的输入信号从高位到低位分别为:,请问它的输出信号从高位到低位分别为( C )

A、 010

B、110

C、 001

D、 101

5、在接通电源后能自动产生矩形脉冲波形信号的是:

( D )

A 、施密特触发器

B 、单稳态触发器

C 、T 触发器

D 、多谐振荡器 得分 评卷人 三、分析题(每题12分,共24分)

1、 由555构成的多谐振荡器如图所示, 要求:画出输出波形 (4分)

求振荡频率 (4分) 求占空比 。 (4分)

s

C R R t 105.010510307.0)(7.06

3

211=????=+=-

s

C

R t 07.010

510207.07.06

3

22=????==- (2分)

V

0.105s 0.07s

(4分)

Hz t t f 7.51

2

1=+=

(2分) %60175.0105.02111==

+==t t t T t q (4分) 2、 电路如图所示

1)分别画出A=0和A=1时的状态转移图 (10分) 2)说明电路实现的功能。 (2分)

Q 3Q 2Q 1Q 0

当A=0时,

0100

0101

0110

0111

1000

1001M=6 (4分)

当A=1时,

0010

0011

01000101

0110

011110001001M=8 (4分)

A=0时,M=6计数,当A=1时,M=8计数。 (2分) 得分 评卷人 四、设计题(第1题16分,其余各题每题10分,共46分)

1、试用ROM 阵列和选择器实现函数y=x 2,其中x 的取值范围为0-3的整数。(16分)

(6分)

33m Y = 22m Y = 01=Y 310m m Y += (4分)

X 1 X 0 Y 3 Y 2 Y 1 Y 0 0 0 0 1 1 0 1 1

0 0 0 0 0 0 0 1 0 1 0 0 1 0 0 1

11

X 1X 0

m 0m 1m 2m 3

Y 3Y 1Y 0

Y 2 (6分)

2、试用JK 触发器设计和必要的门电路实现同步3进制减计数器。 (1)状态转移图 (2)状态转移表

Q 1Q 0

1001

00/Z

/0/1

/0

(2分)

(3)状态转移方程、输出方程

n

n Q Q 21

1

=+ n n n Q Q Q 2112 =+ n n Q Q Z 21 = (2分)

(4)激励方程

n

Q J 21= n Q K 21= n Q J 12= 12=K (2分)

(5)电路图

注:答案不唯一。

3、试用集成电路和必要的门电路设计模为8的扭环形计数器。

注:方法不限,答案不唯一。

n Q 2 n

Q 1

1

2

+n Q 11+n Q Z

0 0 0 1 1 0

1 0 1 0 0 0 0 1 0 (2分)

Q 1

1J 1K

C1Q 2

1J 1K

C1&

CP

1

Z

(2分)

4、设计一序列信号发生器,要求产生序列信号1110101,1110101,……。

由题意知:序列长度M=7,可采用计数型序列信号发生器。

(4分)

采用74161和74138设计,将74161计数输出端Q 2 Q 1 Q 0接到74138译码输入端A 2 A 1 A 0,利用译码器实现序列输出函数F

(3分) (3分)

注:方法不限,答案不

唯一。

Q 3 Q 2 Q 1 Q 0 F 最小项m i 0 0 0 0 1 m 0

0 0 0 1 1 m 1

0 0 1 0 1 m 2

0 0 1 1 0 m 3

0 1 0 0 1 m 4

0 1 0 1 0 m 5

0 1 1 0 1 m 6

数字电子技术基础试题及答案(一)

数字电子技术基础期末考试试卷 1.时序逻辑电路一般由和两分组成。 2.十进制数(56)10转换为二进制数为和十六进制数为。 3.串行进位加法器的缺点是,想速度高时应采用加法器。 4.多谐振荡器是一种波形电路,它没有稳态,只有两个。 5.用6个D 触发器设计一个计数器,则该计数器的最大模值M=。 123(1(24.T ,图1 5 时,6.D 触发器 的Q 和Q1的表达式,并画出其波形。 图 D=Q n+1=Q 1= 7.已知电路如图4所示,试写出: ①驱动方程; ②状态方程; ③输出方程; ④状态表;

⑤电路功能。图4 1.设计一个三变量偶检验逻辑电路。当三变量A 、B 、C 输入组合中的“1”的个数为偶数时F=1,否则F=0。选用8选1数选器或门电路实现该逻辑电路。 要求: (1)列出该电路F(A,B,C)的真值表和表达式; (2ABCF 2求: (1(21.3.4.产生5.32 10分,共 70分) 1.解: 2.证明:左边 3.解: (1)化简该 函数为最简与或式: 解: F 3()43A B C D E A B C D E AB AC A D E =++++--------------=?+++--------------=++-------------分 分 分 ()()33()(1)22BC D B C AD B BC D BAD CAD BC BC BC D BA CA =++++--------------=++++--------------=++++-----------------------分 分分分

填对卡诺图圈对卡诺图-----------2分 由卡诺图可得: F A B A C D A C D B C B D =++++------------------------------2分 (2)画出用两级与非门实现的最简与或式电路图: 则可得电路图如下:------------------------------------------------2分 4.T 1=0.7T=0.7f= T 1=q= 1T T 5.6. 方程: n n n Q Q K Q 0 0000=+ 1111110(n n n n Q J Q K Q Q X +=+=⊕(2分) ③输出方程:n n Q Q Y 01=-----------------------------------------(1分) ④状态表:--------------------------------------------------------------------(3分) ⑤从状态表可得:为受X 控制的可逆4进制值计数器。-----------------------------(2分) 1.解:(1)依题意得真值表如下:--------------------------3分 0102J J Q ⊕(分)

数字电路经典笔试题目汇总

数字电路笔试汇总 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 電路設計可分類為同步電路和非同步電路設計。同步電路利用時鐘脈衝使其子系統同步運作,而非同 步電路不使用時鐘脈衝做同步,其子系統是使用特殊的“開始”和“完成”信號使之同步。由於非同步電 路具有下列優點--無時鐘歪斜問題、低電源消耗、平均效能而非最差效能、模組性、可組合和可複用性-- 因此近年來對非同步電路研究增加快速,論文發表數以倍增,而Intel Pentium 4處理器設計,也開始採用 非同步電路設計。 异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,其逻 辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电路(寄存 器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路 共享同一个时钟CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。 3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试) 线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现(漏极或者集电极开路),由于不用oc门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线或则是下拉电阻) 4、什么是Setup 和Holdup时间?(汉王笔试) 解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA 2003.11.06 上海笔试试题) Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信 号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下 一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不 变的时间。如果hold time不够,数据同样不能被打入触发器。 建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不 变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

数字电路与系统设计:第9章习题答案

习题目录 9.1 (2) 9.2 (2) 9.3 (2) 9.4 (3) 9.5 (4) 9.6 (6) 9.7 (6) 9.8 (6) 9.9 (6) 9.10 (7) 9.11 (7)

9.1在ROM中,什么是“字数”,什么是“位数”?如何标注存储器的容量? 解:地址译码器的输出线称作字线,字数表示字线的个数;存储矩阵的输出线称作位线(数据线)。位数表示位线的个数。字线和位线的每个交叉占处有—个存储单元。因此存储容量用“字数×位数”表示。 9.2固定ROM、PROM、EPROM、E2PROM之间有何异同? 解:固定ROM、PROM、EPROM、E2PROM都是只读存储器,它们的工作原理和结构相同,都是由地址译码器、存储矩阵和输出电路构成,当地址译码器选中某一个字后,该字的若干位同时由输出电路输出,存储矩阵由M个字、每个字N位的存储单元构成。 它们的不同之处在于存储单元的写入和擦除方式不同。固定ROM出厂时结构数据已经固定,用户不能更改,适于存储大批量生产的程序和数据,常被集成到微控制器中作为程序存储器;PROM可由用户写入数据,但只能一次性写入,之后不能更改。适于存储中、小批量生产的程序和数据;EPROM数据可通过紫外线擦除,重新写入。可擦除数百次,写入一个字节需50ms。适用于开发研制阶段存储数据和程序,并可经常修改;E2PROM数据可通过电擦除,因此在工作时间可随时擦写。可擦除数10~1000万次,写入一个字节需20ms。适合于信息量不大,经常要改写,掉电后仍保存的场合。 9.3 试用ROM阵列图实现下列一组多输出逻辑函数 F1(A,B,C)=?AB+A?B+BC F2(A,B,C)=∑m(3,4,5,7) F3(A,B,C)=?A?B?C+?A?BC+?ABC+AB?C+ABC 解:将F1 ,F2 ,F3都用最小项表达式表示: F1(A,B,C)=?AB+A?B+BC=∑m(2,3,4,5,7) F2(A,B,C)=∑m(3,4,5,7) F3(A,B,C)=?A?B?C+?A?BC+?ABC+AB?C+ABC=∑m(0,1,3,6,7) ROM的阵列图如下图:

数字电子技术考试题及答案

太原科技大学 数字电子技术 课程试卷 B 卷 一、单选题(20分,每小题1分)请将本题答案全部写在下表中 1、8421BCD 码10000001转化为十六进制数是( )。 A 、15 B 、51 C 、81 D 、18 2、n 位二进制数的反码或其原码,表示的十进制数是( )。 A 、21n - B 、2n C 、1 2n - D 、2n 3、TTL 与非门多余输入端的处理是( )。 A 、接低电平 B 、任意 C 、 通过 100W 电阻接地 D 、通过 100k W 电阻接地 4、OD 非门在输入为低电平(输出端悬空)情况下,输出为( )状态。 A 、高电平 B 、低电平 C 、开路 D 、不确定 5、与()Y A B A =e e 相等的逻辑函数为( )。 A 、Y B = B 、Y A = C 、Y A B =? D 、Y A B =e 6、下列(,,)F A B C 函数的真值表中1Y =最少的为( )。 A 、Y C = B 、Y AB C = C 、Y AB C =+ D 、Y BC C =+ 7、( )是组合逻辑电路的特点。 A 、输出仅取决于该时刻的输入 B 、后级门的输出连接前级门的输入 C 、具有存储功能 D 、由触发器构成 8、半加器的两个加数为A 和B ,( )是进位输出的表达式。 A 、AB B 、A B + C 、AB D 、AB 9、欲使JK 触发器1 n Q Q +=,J 和K 取值正确的是( )。 A 、,J Q K Q == B 、J K Q == C 、0J K == D 、,1J Q K == 10、字数为128的ROM 存储器存储容量为1204位,字长为( )位,地址线为( )根。 A 、8,8 B 、8,7 C 、4,7 D 、4,8 11、一个四位二进制减法计数器初始状态为0110,经过101个脉冲有效沿触发后,它的输出是 ( )。 A 、0000 B 、0001 C 、0011 D 、0010 12、要用1K×8的RAM 扩展成8K×16的RAM ,需选用( )译码器。 A 、 3线-8线 B 、2线-4线 C 、1线-2线 D 、4线-16线

数字电路与系统第一章

1.4 (1, 2, 3) 1.5 (1, 3) 1.6 1.10 (1, 3, 5) 1.12 (2, 4)1.14 1.16 1.17 (1,3) 1.19 (1, 3, 5) Homeworks (第三版): 1

Chapter 1. Number systems and codes 第一章. 数制与编码 2

Content 本章内容: 1. Number systems and their conversions 数制及其相互转换 2. BCD and Grey codes BCD和格雷码 3. Signed binaries 带符号的二进制数 Extended learning Information theory and coding 信息论与编码

Content 本章内容: 1. Number systems and their conversions 数制及其相互转换 2. BCD and Grey codes BCD 和格雷码 3. Signed binaries 带符号的二进制数 Extended learning Information theory and coding 信息论与编码 Therefore, in a general sense, information is Knowledge communicated or received concerning a particular fact or circumstance or rather, information is an answer to a question. Information cannot be predicted and resolves uncertainty.

数字电路试题及答案

数字电子技术基础试题(一) 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = (11110.01 ) 2 = (1E.4 ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为: 高电平 、 低电平 和 高阻态 。 4 . 主从型JK 触发器的特性方程 = 。 5 . 用4个触发器可以存储 4 位二进制数。 6 . 存储容量为4K×8位的RAM 存储器,其地址线为 条、数据线为 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( C )图。 2.下列几种TTL 电路中,输出端可实现线与功能的电路是(B )。 A 、或非门 B 、与非门 C 、异或门 D 、OC 门 3.对CMOS 与非门电路,其多余输入端正确的处理方法是(D )。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C)。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为(C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C)。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为(D )。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有(C )个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式

数字电路复习题及答案

数字电路复习题及答案

数字电路复习题 (注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。)1、逻辑电路可以分为组合逻辑电路电路和时序逻辑电路电路。 2、数字电路的基本单元电路是门电路和触发器。 3、数字电路的分析工具是逻辑代数(布尔代数)。 4、(50.375)10 = (110010.011)2 = (32.6)16 5、3F4H = (0001000000010010 )8421BCD 6、数字电路中的最基本的逻辑运算有与、或、非。 7、逻辑真值表是表示数字电路输入和输出之间逻辑关系的表格。 8、正逻辑的与门等效于负逻辑的或门。 9、表示逻辑函数的4种方法是真值表、表达式、卡诺图、逻辑电路图。 其中形式惟一的是真值表。 10、对于变量的一组取值,全体最小项之和为

1。 11、对于任意一个最小项,只有一组变量的取值 使其值为1,而在变量取其他各组值时 这个最小项的取值都是0。 12、对于变量的任一组取值,任意两个最小项之 积为0。 13、与最小项ABC相邻的最小项有C A。 AB、C B A、BC 14、组合逻辑电路的特点是输出端的状态只由同一时刻输入端的状态所决定,而与先前的状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件)。 15、按电路的功能分,触发器可以分为RS、JK、 D、T、 T’。 16、时序电路可分为同步时序逻辑电路和异步时序逻辑电路两种工作方式。 17、描述时序电路逻辑功能的方法有逻辑方程组(含驱动方程、输出方程、 状态方程)、状态图、状态表、时序图。 18、(251)10 =(11111011)2 =(FB)16 19、全体最小项之和为 1 。 20、按照使用功能来分,半导体存储器可分为

数字电路与系统设计课后习题答案

. 1.1将下列各式写成按权展开式: (352.6)10=3×102+5×101+2×100+6×10-1 (101.101)2=1×22+1×20+1×2-1+1×2-3 (54.6)8=5×81+54×80+6×8-1 (13A.4F)16=1×162+3×161+10×160+4×16-1+15×16-2 1.2按十进制0~17的次序,列表填写出相应的二进制、八进制、十六进制数。 解:略 1.3二进制数00000000~11111111和0000000000~1111111111分别可以代表多少个数?解:分别代表28=256和210=1024个数。 1.4将下列个数分别转换成十进制数:(1111101000)2,(1750)8,(3E8)16 解:(1111101000)2=(1000)10 (1750)8=(1000)10 (3E8)16=(1000)10 1.5将下列各数分别转换为二进制数:(210)8,(136)10,(88)16 解:结果都为:(10001000)2 1.6将下列个数分别转换成八进制数:(111111)2,(63)10,(3F)16 解:结果都为(77)8 1.7将下列个数分别转换成十六进制数:(11111111)2,(377)8,(255)10 解:结果都为(FF)16 1.8转换下列各数,要求转换后保持原精度: 解:(1.125)10=(1.0010000000)10——小数点后至少取10位 (0010 1011 0010)2421BCD=(11111100)2 (0110.1010)余3循环BCD码=(1.1110)2 1.9用下列代码表示(123)10,(1011.01)2: 解:(1)8421BCD码: (123)10=(0001 0010 0011)8421BCD (1011.01)2=(11.25)10=(0001 0001.0010 0101)8421BCD

数字电路试题及答案

数字电路试题 一、单项选择题 1、以下代码中为无权码的为 ( ) A . 8421BCD 码 B . 5421BCD 码 C . 余三码 D .2421BCD 码 2、图示逻辑电路的逻辑式为 ( ) A .F=C B A ++ B .F= C B A ++ C .F=C B A D .F=ABC 3、下列关于异或运算的式子中,不正确的是 ( ) A .0A A =⊕ B . 1A A =⊕ C .A 0A =⊕ D .A 1A =⊕ 4、一个n 变量的逻辑函数应该有 个最小项 ( ) A .n B .n 2 C .n 2 D .2 n 5、若编码器中有50个编码对象,则要求输出二进制代码位数为 位。 ( ) A.5 B.6 C.10 D.50 6、在下列逻辑电路中,不是组合逻辑电路的是 。 ( ) A.译码器 B.编码器 C.全加器 D.寄存器 7、欲使JK 触发器按01 =+n Q 工作,可使JK 触发器的输入端 。 ( ) A.1==K J B.Q J =,Q K = C.Q J =,Q K = D.0=J ,1=K 8、同步时序电路和异步时序电路比较,其差异在于两者 。 ( ) A.没有触发器 B.是否有统一的时钟脉冲控制 C.没有稳定状态 D.输出只与内部状态有关 9、8位移位寄存器,串行输入时经 个脉冲后,8位数码全部移入寄存器中。 ( ) A.1 B.2 C.4 D.8 10、555定时器D R 端不用时,应当 。 ( ) A.接高电平 B.接低电平 C.通过F μ01.0的电容接地 D.通过小于Ω500的电阻接地 二、填空题 1、当传送十进制数5时,在8421奇校验码的校验位上值应为 。 2、(35.625)10=( )2=( )8=( )16 3、用反演律求函数D A D C ABC F ++=的反函数(不用化简)=F 。 4、消除竟争冒险的方法有 、 、 等。 5、触发器有 个稳态,存储8位二进制信息要 个触发器。 1 & A B C F 11

数字电子技术基础试题及答案

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.?有一数码10010011,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ??+??? ??++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为(3.6)V ,输出低电平为(0.35)V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. =(AB )。 12. 13 二、分) 1.?函数 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( C )个。 A .16 B.2 C.4 D.8

数字电子技术-复习选择填空题汇总(精简)

一、 选择题: 1、在下列逻辑电路中,不是组合逻辑电路的是( D ) A 、译码器 B 、编码器 C 、全加器 D 、寄存器 2、下列触发器中没有约束条件的是( D ) A 、基本RS 触发器 B 、主从RS 触发器 C 、同步RS 触发器 D 、边沿D 触发器 3、555定时器不可以组成 D 。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.J K 触发器 4、编码器(A )优先编码功能,因而( C )多个输入端同时为1。 A 、有 B 、无 C 、允许 D 、不允许 5、( D )触发器可以构成移位寄存器。 A 、基本RS 触发器 B 、主从RS 触发器 C 、同步RS 触发器 D 、边沿D 触发器 6、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K 触发器 B. R-S 触发器 C. D 触发器 D. T 触发器 7、十进制数6在8421BCD 码中表示为-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000 8、在图所示电路中,使__ A Y 的电路是---------------------------------------------( A ) A. ○1 B. ○2 C. ○3 D. ○4 9、接通电源电压就能输出矩形脉冲的电路是------------------------------------------( D ) A. 单稳态触发器 B. 施密特触发器 C. D 触发器 D. 多谐振荡器 10、多谐振荡器有-------------------------------------------------------------------------------( C ) A. 两个稳态 B. 一个稳态 C. 没有稳态 D. 不能确定 11、已知输入A 、B 和输出Y 的波形如下图所示,则对应的逻辑门电路是-------( D ) A. 与门 B. 与非门 C. 或非门 D. 异或门 12、下列电路中属于时序逻辑电路的是------------------------------------------------------( B ) A. 编码器 B. 计数器 C. 译码器 D. 数据选择器 13、在某些情况下,使组合逻辑电路产生了竞争与冒险,这是由于信号的---------( A ) A. 延迟 B. 超前 C. 突变 D. 放大

数字电路试题及答案后面附带1doc

数字电路模拟题(答案附后) 注:此为上次考试模拟卷和答案,与本次模拟卷题目相同,但顺序不同,以此卷做参考。 一、 1、数制转换(其中B表示二进制,D表示十进制,H表示十六进制) (1)(10110)B=( )D (2)(0.1011)B=( )D (3)(3B)H=( )D (4) (0.35) H=()D (5) (0.34)D=()H=( )B (6) (1011.101) B=( )D (7) (3F) H =( )D (8) (0.8125) D=( )B (9) (173) D=( )H (10) (0101.0110)B=( )D (11) (8FA.C6)=( )B (12) (0.35 )H = ( )D (13) (73)D =( )H 2、利用逻辑代数的基本公式和常用公式化减下列各式 3、指出下列存储系统各具有多少个存储单元,至少需要几根地址线和数据线? 4、设存储器的起始地址为全0,试指出下列存储系统的最高地址为多少? 二、如图所示为由NMOS管构成的逻辑电路。试写出其逻辑表达式并说明它是什么逻辑电路? 三、双互补对与反相器引出端如图所示,试连接成3输入端或非门。

四、试分析如图所示逻辑电路的功能,写出逻辑表达式和真值表。 1、 2、 3、 五、1、试用三个3输入端与门,一个或门和非门实现语句“A>B”,A和B均为两位二进制数。 2、试用三个3输入端与门,一个或门和数个非门实现语句“A>B”,A和B均为两位二进制数。 3、分别写出同步RS、T触发器的特性表和特性方程。 4、用2输入与非门和反相器设计一个三位的奇偶校验器,即当3位数中有奇数个1时输出为1,否则输出为0。 六、电路如图所示,写出驱动方程、状态方程、列出状态表、画出状态图,并确定逻辑功能。 1、

数字电路试卷及答案

一.选择题 1十进制数3.625的二进制数和8421BCD 码分别为(D ) A 、11.11和11.001 B 、11.101和11.101 C 、11.01和11.011000100101 D 、11.101和0011.011000100101 2、逻辑函数F1、F2、F3的卡诺图如图所示,他们之间的逻辑关系是(B ) A 、F3=F 1·F2 B 、F3=F1+F2 C 、F2=F1·F3 D 、F2=F1+F3 00 01 11 10 0 1 1 1 1 1 F1 F2 F3 3 、和TTL 电路相比,CMOS 电路最突出的有点在于(C ) A 、可靠性高 B 、抗干扰能力强 C 、功耗低 D 、速度快 4、用1K ×4的DRAM 设计4K ×8位的存储器的系统需要的芯片数和地址线的根数是(C ) A 、16片 10根 B 、8片 10根 C 、8片 12根 D 、16片 12根 5、在图2中用555定时器组成的施密特触发电路中,它的回差电压等于(A ) A 、2V B 、3V C 、 4V D 、5V 图2 图3 6、为将D 触发器转换为T 触发器,图3所示电路的虚线框内应是(D ) A 、或非门 B 、与非门 C 、异或门 D 、同或门 7、在下列逻辑部件中,不属于组合逻辑部件的是(A ) A .寄存器 B 、编码器 C 、全加器 D 、译码器 8、某10位D/A 转换器,当输入为D=010*******B 时,输出电压为1.6V 。当输入D=1000010000B 时,输出电压为(B ) A 、3.15V B 、3.30V C 、3.60V D 、都不是 二.填空题 1、逻辑函数F=A ·(B+C )·1的反函数F =_____0+?+C B A ___________ 2、四选一数据选择器,AB 为地址信号,D 0=D 3=1,D 1=C ,D 2=c ,当AB=10时,输出F=__C__ 3、将模拟信号转化为数字信号,需要采用A/D 转换器。实现A/D 转换一般要经过采样、保持、量化和编码等4个过程。 00 01 11 10 0 1 1 1 1 00 01 11 10 0 1 1 1 1 1 1

数字电路试题汇总

逻辑门电路(158) 一、填空题3.1 4.3.1. 1.与门是反向逻辑门。 (× ) 2.或非门是反向逻辑门。 ( √ ) 3.当一个逻辑门被禁止时,它被激活,允许将一个信号传到输出端。(× ) 4.当一个二输入与门被一个输入端的逻辑0信号禁止时,它的另一个输入端将成为无关输入。( √ ) 5.逻辑门对与门而言是一个 禁止信号 6.逻辑门对与门而言是一个 使能信号 7.对于一个二输入或非门而言,如果A =0,B =1,则输出电平应该是输入 逻辑0 8.数字电路中的三极管在( )区只是一种过渡状态。 放大区 9.影响二极管开关速度的主要因素是由于( )时间的存在。 P N 结内部结电容 10.正逻辑或门可以是负逻辑( )门电路。 与 11.在数字电路中,晶体三极管工作在( )状态。 开关 12.正逻辑的约定是高电平为0,低电平为1 。 (× ) 13.用双极性三极管组成开关电路其饱和工作状态的条件是( A )。 A.β/I I CS B > B.V V BE 6.0= C.I I C B < D. I I B ceo ≤ 14.在数字电路中,高电平代表逻辑“1”状态,低电平代表逻辑“0”状态。 (×) 15.与条件语句中至少需要( )个条件。2

16.或条件语句中至少需要()个条件。2 17.4输入与门有()种可能的输入状态组合。16 18.对于5输入与门,其真值表有()行。32 19.与门使用矩形符号表示时,其标志符是()。& 20.对于4输入或门而言,有()种可能的输入状态组合。16 21.5输入或门的真值表有()列。5 22.或门使用矩形符号表示时,其标志符是()。≥1 23.非门有()个输入。1 24.非门使用矩形符号表示时,其标志符是()。1 25.与逻辑门相关的两种错误是()。开路或短路 26.I C中常见的内部错误是()。开路 27.如果向与非门输入数字波形,则什么情况下输出为低电平? 答案:当所有输入都是高电平时,与非门输出为低电平。 28.对于5输入的与非门,有()种可能的输入状态组合。32 29.对于4输入与非门,其真值表有()列。5 30.对于8输入与非门,所有可能的输入状态组合有()组输入状态能够输 出低电平。一组 31.什么情况下或非门的输出为逻辑低电平? 答案:只要有一个或多个输入为高电平,则或非门输出为低电平 32 .对于4输入的或非门,有()种可能的输入状态组合。16 33.对于5输入与或非门,其真值表有()行。32 34.如果向或非门输入数字波形,则什么情况下输出为低电平? 答案:任有一个输入波形为高电平时,或非门输出为低电平。 35.或门和非门应该如何连接才能搭建出或非门? 答案:把或非门的输出端接到非门的输入端 36.如何正确连接未使用的与非门输入? 答案:通过上拉电阻将未使用的与非门输入接到V C C. 37.如何正确连接未使用的或非门输入? 答案:将未使用的或非门输入接到地。 38.什么是“上拉”电阻? 答案:上拉电阻是将某点与V C C连接起来的电阻,它使得该点为高电平。 39.I C门中较常见的是()。开路

数字电路试卷及答案

数字电路试卷及答案(一) 一、填空题(每空1分,共5分) 1、CMOS与非门的未用输入端应连接到逻辑( 1 )电平或者输入信号连接端上。 2、DAC的功能就是将( 数字)输入成正比地转换成模拟输出。 4 EPROM可存储一个( 9 )输入4输出的真值表。?3、512 4、74X163的RCO输出有效条件就是:仅当使能信号( ENT )有效,并且计数器的状态就是15。 5、已知二进制原码为( 001101) 2 , 问对应的8-bit的补码为( 00001101 )2、 二、单项选择题:从以下题目中选择唯一正确的答案。(每题2分,共10分) 1、八路数据分配器的地址输入端有( B )个。 A、 2 B、3 C、 4 D、 5 2、以下描述一个逻辑函数的方法中( C )只能唯一表示。 A、表达式 B、逻辑图 C、真值表 D、波形图 3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。 A、状态数目更多 B、状态数目更少 C、触发器更多 D、触发器更少 4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为( D )。 A、 2 B、3 C、 4 D、5 5、下列各逻辑函数式相等,其中无静态冒险现象的就是( D )。 A、F=B’C’+AC+A’B B、F=A’C’+BC+AB’ C、F=A’C’+BC+AB’+A’B D、F=B’C’+AC+A’B+BC+AB’+A’C’ 三、组合电路分析: (共10分) B=BC 最简与之积表达式。(4分) 解:F+A'BC'+AB=1、求逻辑函数F (2)、已知逻辑函数F=W+XZ+XY, 请写出与该函数对应的最小项列表表达式: F=ΣWXYZ( ) (3分) F=ΣWXYZ( 5,6,7,8,9,10,11,12,13,14,15 ) 数字电路试卷及答案(二) 一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项就是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )。 [A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X

数字电路与系统设计:第2章习题答案

习题目录 2.1 (2) 2.2 (2) 2.3 (2) 2.4 (3) 2.5 (3) 2.6 (4) 2.7 (4) 2.8 (4) 2.9 (4) 2.10 (4) 2.11 (5) 2.12 (5) 2.13 (7) 2.14 (8)

2.1 有A 、B 、C 三个输入信号,试列出下列问题的真值表,并写出最小项表达式∑m ( )。 (1)如果A 、B 、C 均为0或其中一个信号为1时。输出F=1,其余情况下F=0。 (2)若A 、B 、C 出现奇数个0时输出为1,其余情况输出为0。 (3)若A 、B 、C 有两个或两个以上为1时,输出为1,其余情况下,输出为0。 F 1m 4)F 2m )3m 7) 2.2 试用真值表证明下列等式: (1)A ?B+B ?C+A ?C=ABC+?A ?B ?C (2)?A ?B+?B ?C+?A ?C=AB BC AC 证明:(1) 真值表相同,所以等式成立。 ( 真值表相同,所以等式成立。 2.3 对下列函数,说明对输入变量的哪些取值组合其输出为1? (1)F (A,B,C )=AB+BC+AC (2)F (A,B,C )=(A+B+C)(?A+?B+?C) (3)F (A,B,C )=(?AB+?BC+A ?C)AC 解:本题可用真值表、化成最小项表达式、卡诺图等多种方法求解。 (1)F 输出1的取值组合为:011、101、110、111。 (2)F 输出1的取值组合为:001、010、011、100、101、110。

(3)F输出1的取值组合为:101。 2.4试直接写出下列各式的反演式和对偶式。 (1)F(A,B,C,D,E)=[(A?B+C)·D+E]·B (2) F(A,B,C,D,E)=AB+?C?D+BC+?D+?CE+B+E (3) F(A,B,C)=?A?B+C ?AB C 解:(1) ?F=[(?A+B)·?C+?D]·?E+?B F'=[(A+?B)·C+D]·E+B (2) ?F=(?A+?B)(C+D)·(?B+?C)·D·(C+?E)·?B·?E F'=(A+B)(?C+?D)·(B+C)·?D·(?C+E)·B·E (3)?F=(A+B)·?C+ A+?B+C F'=(?A+?B)·C+?A+B+?C 2.5用公式证明下列等式: (1)?A?C+?A?B+BC+?A?C?D=?A+BC (2)AB+?AC+(?B+?C) D=AB+?AC+D (3)?BC?D+B?CD+ACD+?AB?C?D+?A?BCD+B?C?D+BCD=?BC+B?C+BD (4)A?B?C+BC+BC?D+A?BD=?A + B +?C+?D 证明: (1) ?A?C+?A?B+BC+?A?C?D ——?A?C?D被?A?C削去 =?A(?B+?C)+BC =?A BC+BC ——削去互补因子 =?A+BC (2) AB+?AC+(?B+?C) D =AB+?AC+BC D+BC ——增加冗余因子BC,为了削去BCD中的BC =AB+?AC+D (3)?BC?D+B?CD+ACD+?AB?C?D+?A?BCD+B?C?D+BCD =?BC?D+BD+ACD+?AB?C?D+?BCD+B?C?D ——B?CD与BCD合并成BD =?BC?D+BD+ACD+?AB?C?D+?BCD+B?C ——BD与B?C?D削去互补因子 =?BC?D+BD+ACD+?BCD+B?C ——?AB?C?D被B?C削去 =?BC+BD+ACD+B?C ——?BC?D与?BCD合并 =?BC+BD+CD+ACD+B?C ——增加CD,可削去ACD =?BC+B?C+BD (4)A?B?C+BC+BC?D+A?BD =A?B?C (BC+BC?D)+?A+B+?D ——BC+BC?D削去互补因子 =A?B?C (?B+?C+?D)+?A+B+?D =A?B?C +A?B?C?D+?A+B+?D

数字电子技术试卷试题答案汇总(完整版)

数字电子技术试卷试题答案汇总(完整版)

数字电子技术基础试卷试题答案汇总 一、 填空题(每空1分,共20分) 1、逻辑代数中3种基本运算是 , , 。 2、逻辑代数中三个基本运算规 则 , , 。 3、逻辑函数的化简有 , 两种方法。 4、A+B+C= 。 5、TTL 与非门的u I ≤U OFF 时,与非门 ,输出 ,u I ≥U ON 时,与 非门 ,输出 。 6、组合逻辑电路没有 功能。 7、竞争冒险的判断方法 , 。 8、触发器它有 稳态。主从RS 触发器的特性方 程 , 主从JK 触发器的特性方程 ,D 触发器的特性方 程 。 二、 选择题(每题1分,共10分) 1、相同为“0”不同为“1”它的逻辑关系是 ( ) A 、或逻辑 B 、与逻辑 C 、异或逻辑 2、Y (A ,B ,C ,)=∑m (0,1,2,3)逻辑函数的化简式 ( ) A 、Y=AB+BC+ABC B 、Y=A+B C 、Y=A 3、 A 、Y=A B B 、Y 处于悬浮状态 C 、Y=B A + 4、下列图中的逻辑关系正确的是 ( ) A.Y=B A + B.Y=B A + C.Y=AB 5、下列说法正确的是 ( ) A 、主从JK 触发器没有空翻现象 B 、JK 之间有约束 C 、主从JK 触发器的特性方程是CP 上升沿有效。 6、下列说法正确的是 ( ) A 、同步触发器没有空翻现象 B 、同步触发器能用于组成计数器、移位寄存器。 C 、同步触发器不能用于组成计数器、移位寄存器。 7、下列说法是正确的是 ( ) A 、异步计数器的计数脉冲只加到部分触发器上 B 、异步计数器的计数脉冲 同时加到所有触发器上 C 、异步计数器不需要计数脉冲的控制 8、下列说法是正确的是 ( )

相关文档
最新文档