CD4017资料

CD4017资料
CD4017资料

CD4017引脚图,电路图,原理图资料

十进制计数/分频器CD4017,其内部由计数器及译码器两部分组成,由译码输出实现对脉冲信号的分配,整个输出时序就是O0、O1、O2、…、O9依次出现与时钟同步的高电平,宽度等于时钟周期。

CD4017有10个输出端(O0~O9)和1个进位输出端~O5-9。每输入10个计数脉冲,~O5-9就可得到1个进位正脉冲,该进位输出信号可作为下一级的时钟信号。

CD4017有3个输入(MR、CP0和~CP1),MR为清零端,当在MR端上加高电平或正脉冲时其输出O0为高电平,其余输出端(O1~O9)均为低电平。CP0和~CPl是2个时钟输入端,若要用上升沿来计数,则信号由C P0端输入;若要用下降沿来计数,则信号由~CPl端输入。设置2个时钟输入端,级联时比较方便,可驱动更多二极管发光。

由此可见,当CD4017有连续脉冲输入时,其对应的输出端依次变为高电平状态,故可直接用作顺序脉冲发生器。

CD4017引脚图

一、用一个CD4017制成的彩灯电路

1.用一个CD4017制作的彩灯电路如图1 所示。

.电路工作原理

CD4017输出高电平的顺序分别是③、②、④、⑦、⑩、①、⑤、⑥、⑨脚,故③、②、④、⑦、⑩、①脚的高电平使6串彩灯向右顺序发光,⑤、⑥、③脚的高电平使6串彩灯由中心向两边散开发光。各种发光方式可按自己的需要进行具体的组合,若要改变彩灯的闪光速度,可改变电容C1的大小。

二、用三个CD4O17彩灯电路图

CD40

17的级连,如图2所示。

2.CD4017级连后可以顺序输出24个高电平,同上理可组合出各种不同的发光方式,见图3,可使6串彩灯向右流水发光,再向左流水发光,中心向

两边散开后再向中心靠拢发光,1、3、5、2、4、6串间隔发光等等

CD4017功能简述:

CD4017是5位Johnson计算器,具有10个译码输出端,CP,CR,INH输入端。时钟输入端的斯密特触发器具有脉冲整形功能,对输入时钟脉冲上升和下降时间无限制。INH为低电平时,计算器在时钟上升沿计数;反之,计数功能无效。CR为高电平时,计数器清零。Johnson计数器,提供了快速操作,2输入译码选通和无毛刺译码输出。防锁选通,保证了正确的计数顺序。译码输出一般为低电平,只有在对应时钟周期内保持高电平。在每10个时钟输入周期CO信号完成一次进位,并用作多级计数链的下级脉动时钟。

CD4017逻辑结构图:

CD4017 Logic Diagram 逻辑图

cd4017引脚功能:芯片有10个译码输出Q0~Q9;MR为清零端,CP0和~CPl是2个时钟输入端,三个输出端的控制. 0Y1Y2Y。每个译码输出一般处于低电平,且在时钟脉冲由低到高的上升沿输出高电平;每个高电平输出维持1个时钟周期;每输入10个时钟脉冲,输出一个进位脉冲,因而进位输出信号可作为下一级计数器的时钟信号.在清零输入端(R)加高电平或正脉冲时,只有输出端Q0为高电平,其余各输出端都为低电平"0".

CD4017引脚功能:

CD4017内部是除10的计数器及二进制对10进制译码电路。

CD4017有16支脚,除电源脚VDD及VSS为电源接脚,输入电压范围为3–15V之外,其余接脚为:

A、频率输入脚:CLOCK(Pin14),为频率信号的输入脚。

B、数据输出脚:

a、Q1-Q9(Pin3,2,4,7,10,1,5,6,9,11),为解码后的时进制输出接脚,被计数到的值,其输出为Hi,其余为Lo 电位。

b、CARRY OUT(Pin12),进位脚,当4017计数10个脉冲之后,

C、OUT将输出一个脉波,代表产生进位,共串级计数器使用。

D、控制脚:

a、CLEAR(Pin15):清除脚或称复位(Reset)脚,当此脚为Hi时,会使CD4017的Q0为”1”,其余Q1-Q9为”0”。

b、CLOCK ENABLE(Pin13),时序允许脚,当此脚为低电位,CLOCK 输入脉波在正缘时,会使CD4017计数,并改变Q1-Q9的输出状态。

端功能符号

CO:进位脉冲输渊CP:时钟输入端CR:清除端

INH:禁止端Q0-Q9 计数脉冲输出端

CD4017组成的防抖动触摸开关电路

这是一个实用点触发电路,可以方便的与各种电路组合使用温度控制,光控,声控,射频遥控。只需把这些信号加到4017的CP端。

本电路使用一片十进制计数器CD4017,输出Y2和复位端RST 相接,14脚每次到两个记数脉冲既复位。其工作原理是220伏交流电经变压器降压、D1-D4整流、C1滤波后获得+9V直流电压。C3、R2构成上电复位电路,CD4017复位后Y0输出高电平,Y1和Y2输出低电平,三极管V导通。继电器吸合,其常开触点接通用电器。

K被按下后,C2迅速放电,14脚获得脉冲上升沿,触发CD4017记数,使Y0输出低电平,Y2仍保持低电平。此时三极管V截止,

继电器释放,用电器断电。

再次按下K时,C2再次放电,14脚又获得一个记数脉冲,CD4017的Y0和Y1输出低电平,Y2输出高电平,通过二极管D5将CD4017复位,Y0 输出高电平,Y1和Y2输出低电平,三极管V再次导通,继电器吸合。因此,每按一次K,Y0的输出电平就翻转一次,用电器被开、关一次。每当K按下时,C2将放电,与此同时,CD4017得到一个记数脉冲,K松开之后,须经过一段对C2的充电时间后,

才使CD4017的14脚为低电平,在此期间内K 键上的任何抖动不会产生第二个记数脉冲。

D1-D6为IN4007,T为9013,继电器为JZC-21F,K为轻触开关,IC为CD4017。其它参照图

NE555+CD4017流水灯

课程设计报告书 所属课程名称电子元器件与电子制作题目流水灯的设计与制作 分院电信分院 专业班级 学号 学生姓名 指导教师 2013 年06 月

目录 第一章前言 (3) 第二章实验原理 (4) 第三章流水灯的设计方案 (5) 3.1 设计要点 (5) 3.2 方案总体电路图及其工作 (5) 3.3 元件清单 (6) 第四章PC板图及其实物图 (6) 第五章电路板的调试与可能问题的预处理 (8) 5.1 电路板的调试 (8) 5.2 可能问题的预处理 (8) 第六章心得体会 (10)

一前言 当今的社会是一个新技术层出不穷的时代,科技迅速发展,在电子领域的发展更是迅速,同时也在影响着我们的生活。随着人民生活水平的提高,流水灯在现实生活中所起的作用越来越重要。例如:在人流拥挤繁忙的交通路段,闪烁着的流水交通灯,提醒着我们要遵纪交通规则,在霓虹闪烁的繁华大街上,闪烁的流水灯无不吸引过路人的眼球,甚至在一些大型商场大厦的自动门上都装有自动流水灯,告诉人们的时间和日期。通常的流水灯是应用单片机设计的,而单片机的设计成本较高,对编程的要求也比较高,由于我们学习了数字电路,所以采用了小型集成电路设计流水灯。 摘要:流水灯的设计要求在预定的时间到来时,会产生一个控制信号控制LED灯的流向、间歇等,LED灯流向可以随着电路的改变而改变,并具有自控、手控、流向控制功能等。主要参考数字电路中计数器的原理。NE555振荡器的作用等相关知识在设计的过程中需要了解相关芯片(CD4017、NE555)的具体功能。认真连接设计电路,由于最后流水灯的流向十分的清晰和稳定,所以所得的结果测试十分简洁并且很成功。 经过资料的查阅,小组的讨论,以及几种方案的比较,选定方案参考如下:整个流水灯的电路由振荡电路、译码电路和光源电路组成,电路的组成包括2个电容、3个电阻器和1个CD4017计时器及1个NE555定时器等元器件构成。

电脑的组成原理与基本结构

第1章电脑的组成原理与基本结构 学习目标 在组装电脑之前,应首先了解组装一台电脑至少需要哪些基本部件,以及各部件的大致功能等基本常识。本章将对电脑的基本组成和结构进行讲解,剖析电脑的基本结构,让读者对电脑有一个初步的认识,了解一些关于电脑的基础知识,迈出组装电脑的第一步。 本章要点 ?电脑的诞生 ?电脑的发展 ?电脑的软件系统 ?电脑的硬件系统 ?电脑的基本结构 1.1 电脑的发展史 电脑是20世纪最伟大的发明之一,可以说电脑是当代社会、科学和经济发展的奠基石。电脑的发明带动了20世纪下半叶的信息技术革命,和以往的工业革命不同的是,电脑将人类从繁杂的脑力和体力劳动中解放了出来,这使得人类社会近50年来的发展速度比此前任何一个时期都快,生产总值比此前几千年来的总和还要多。 电脑为什么会有如此神奇的力量呢?它究竟是什么样子呢?它又是如何被发明的?下面就来了解一下电脑的历史。 1.1.1 电脑的诞生 电脑是人们对电子计算机的俗称,第一台电脑是1946年2月15日由美国宾夕法尼亚大学研制的,名为ENIAC。后来,由天才数学大师、美籍匈牙利数学家冯·诺依曼对其进行了改进,并命名为“冯·诺依曼”体系电脑,现在的电脑都是由“冯·诺依曼”体系电脑发展而来的,因此冯·诺依曼被西方科学家尊称为“电子计算机之父”。 在电子计算机之前,还有具有历史意义的一台计算器,那就是由法国数学家帕斯卡于1642年发明的。在帕斯卡小时候,其父亲在税务局上班,为了减轻父亲计算税务的麻烦,他发明了一种可以计算的小机器。这个计算器是一个不大的黄铜盒子,盒子里面并排装着一些齿轮,这些齿轮上标有0~9共10个数字,每个齿轮代表一位数,当低位齿轮转动10圈时,高位齿轮转动1圈,这样就实现了自动进位,这和机械钟表极其相似。 后来,德国数学家莱布尼兹在帕斯卡计算器的基础上,于1694年发明了世界上第一台

CD4017流水灯电路设计

CD4017流水灯电路设计 摘要:随着LED技术的不断发展以及LED在低功耗、长寿命、环保等方面的优势,LED应用领域逐渐增多。同时,许多国家在看到LED巨大的市场潜力后,纷纷出台各项鼓励措施大力推动LED在各领域中的应用。目前,LED的应用已经从最初的指示灯应用转向更具发展潜力的显示屏,景观照明、背光源、汽车车灯、交通灯、照明等领域,LED应用正呈现出多样化发展趋势。 本次毕业设计就是用小功率LED作为发光体替代实验室中价格昂贵的钠光灯或白炽灯。并利用555定时器、可变电阻普通电阻、电解电容以及普通电容构成可调驱动电路,驱动CD4017计数器构成的译码电路,使LED依次循环发光,从而组成循环流水灯。 关键词: CD4017 555定时器 LED

目录 设计任务和要求 (3) 1.引言 (4) 2.总体设计方案选择与说明 (5) 2.1 方案选择 (5) 2.2 电路工作原理: (5) 3.单元硬件设计说明 (5) 3.1 555定时器 (6) 3.2 自激多谐振荡器 (10) 3.3 十进制计数/分频器CD4017 (11) 3.3.1 CD4017内容说明: (11) 3.3.2 CD4017十进制计数器内部电路图: (12) 3.3.3 CD4017时序波形图: (13) 3.3.4 CD4017引脚图如下: (14) 3.3.5 CD4017引脚功能: (14) 3.4 发光二极管(LED) (15) 3.4.1 LED 特点 (13) 3.4.2 LED光源的特点 (16) 3.5 元件明细表 (17) 4.软件说明 (18) 4.1 Protel99简介 (18) 4.2 Proteus简介 (19) 5.安装调试方法 (19) 5.1 安装方法 (19) 5.2 调试方法 (20) 6.总结 (20) 7.致谢 (21) 8.参考文献 (22) 附录一 (22) 附录二 (24) 附录三 (25) 附录四 (26)

CD4017流水灯

数字电路课程设计题目:CD4017流水灯 学院:测试与光电工程学院 专业名称:测控技术与仪器 班级学号:10081413 学生姓名:李陈伟 指导教师:金信鸿 二O一三年 6 月

测试与光电工程学院 课程设计任务书 测控技术与仪器系 100814班李陈伟学生: 课题名称: CD4017流水灯 课题要求: 1.要独立完成设计任务,通过课程设计,锻炼自己综合运用所学知识的能力,并初步掌握电子技术设计的方法和步骤。 2.熟悉电子线路Protel 99 软件及电子线路仿真Proteus软件的使用方法。 3.学会查阅资料和手册,学会选用各种电子元器件。 4.掌握常用的电子仪器仪表使用,如直流稳压电源、直流电压、电流表、信号源、示波器等。 5.学会掌握安装电子线路的基本技能和调试方法,善于在调试中发现问题和解决问题。 6.能够写出完整的课程设计总结报告。 主要参考资料: [1] 阎石主编数字电子技术基础第5版高等教育出版社 [2] 电子技术课程设计指导湖南大学彭介华主编高等教育出版社 [3] 数字电路实验与课程设计●修订版吕思忠施齐云编著哈尔滨工程 大学出版社 [4] Proteus教程——电子线路设计、制版与仿真朱清惠张凤蕊王志奎编 清华大学出版社 指导教师:金信鸿 时间: 2013年 5 月 29 日

CD4017流水灯 学生姓名:李陈伟班级:100814 指导老师:金信鸿 摘要: 随着电子技术的快速发展尤其是数字技术的突飞猛进,多功能流水灯凭着简易,高效,稳定等特点得到普遍的应用。在各种娱乐场所、店铺门面装饰、家居装潢、城市墙壁更是随处可见,与此同时,还有一些城市采用不同的流水灯打造属于自己的城市文明,塑造自己的城市魅力。目前,多功能流水灯的种类已有数十种,如家居装饰灯、店铺招牌灯等等。所以,多功能流水灯的设计具有相当的代表性,;利用单片机也可实现流水灯功能,但电路较复杂,费用较高,综合考虑,利用CD4017设计流水灯具有其优势。 多功能流水灯,就是要具有一定的变化各种图案的功能,主要涉及了数字电路中一些编码译码、计数器原理,555定时器构成时基电路,给其他的电路提供时序脉冲,设计过程中了解相关芯片(NE555、CD4017)的具体功能,引脚图,真值表。 本文用NE555定时器,CD4017十进制计数器,外加辅助电阻电容实现流水灯功能,利用protues仿真,焊接电路板,在制作的过程中,用到了万用表,本文着重分析NE555定时器发出方波脉冲的原理与CD4017计数器工作原理,同时也介绍制作中会遇到的问题以及解决方案,改变部分电阻,电容值探究电路运行的可靠性与实用性。 关键词:NE555,CD4017,Proteus仿真,原理 指导老师签字:

常用电子元器件封装图集

TQFP hin Quad Flat Packs PPGA Plastic Pin Grid Arrays Mini-BGA Mini Ball Grid Array BGA Ball Grid Array CerDIP Ceramic Dual-In-Line Packages CQFP Ceramic Flatpacks CerSOJ Ceramic Small Outline J-Bend CPGA Ceramic Pin Grid Arrays WLCC Ceramic Windowed J-Leaded Chip Carriers PLCC Plastic Leaded Chip Carriers CerPACK Cerpacks LCC Ceramic Leadless Chip Carriers PQFP Plastic Quad Flatpacks SSOP Shrunk Small Outline Packages PDIP Plastic Dual-In-Line Packages QSOP Quarter Size Outline Packages W-LCC Ceramic Windowed Leadless Chip Carriers WPGA Ceramic Windowed Pin Grid Arrays SOIC Plastic Small Outline ICs W-CerPACK Windowed Cerpacks CQFP Ceramic Quad Flatpacks SOJ Plastic Small Outline J-Bend W-CerDIP Ceramic Windowed Dual-In-Line Packages CLCC Ceramic J-Leaded Chip Carriers TSOP Thin Small Outline Packages STSOP Small Thin Small Outline Packages RTSOP Reverse Thin Small Outline Packages TSOP II Thin Small Outline Packages, Type I 芯片的封装 芯片包装指包裹于硅晶外层的物质。目前最常见的包装称为 TSOP(Thin Small Outline Packaging) ,早期的芯片设计以 DIP(Dual In-line Package) 以及 SOJ(Small Outline J-lead) 的方式包装。较新的芯片,例如RDRAM 使用 CSP(Chip Scale Package) 包装。以下对不同封装方式的介绍能够帮助了解它们的不同点。 DIP (Dual In-Line Package 双列直插式封装、双入线封装)

计算机组成原理与体系结构

计算机组成原理与 体系结构 1 2020年4月19日

计算机组成原理与体系结构(专业基础课) Computer Organization and Architecture 【课程编号】BJ26157 【课程类别】专业基础课 【学分数】3.5 【编写日期】 .3.30 【学时数】70 = 63(理论)+ 7(研究)【先修课程】离散数学、数字电路 【适用专业】网络通信工程 一、教学目的、任务 《计算机组成原理与体系结构》是计算机专业本科生核心硬件课程。学习本课程应已具备数字 逻辑的基本知识,并掌握数字系统的一般设计方法。经过学习本课程,能了解计算机一般组成原理 与内部运行机制,为学习本专业后继课程和进行与硬件有关的技术工作打好基础。 二、课程教学的基本要求 本课程主要讲述计算机硬件系统的基本组成原理与运行机制。课程从组成硬件系统的五大部件出发,讲解了各组成部分的工作原理、设计方法以及构成整机系统的基本原理。主要内容有:计算机系统概论;运算方法和运算器;存储系统;指令系统;中央处理器;系统总线和输入输出系统。经过对计算机各部件工作原理、信息加工处理及控制过程的分析,使学生掌握基本的分析方法、设计方法和互连成整机的技术。具备维护、使用计算机的基本技能,并为具备硬件系统的开发应用能 力打下一定的基础。 三、教学内容和学时分配(3 + 7 + 12 + 10 + 8 + 12 + 10 + 8 = 70) 第一章计算机系统概论 3 学时(课堂讲授学时) 主要内容: 1.1 计算机发展简史 1.2 计算机硬件组成 1.3 计算机技术指标 1.4 软件概述 1.5 计算机系统层次结构 教学要求: 总体介绍计算机发展的历史,以及计算机的硬件和软件组成。另外,介绍计算机在硬件层次上的结构组成。 其它教学环节(如实验、习题课、讨论课、其它实践活动):无(实验课独立开设)。

cd4017计数器的工作原理

cd4017工作原理及应用电路图 CD4017功能简述: CD4017是5位Johnson计算器,具有10个译码输出端,CP,CR,INH输入端。时钟输入端的斯密特触发器具有脉冲整形功能,对输入时钟脉冲上升和下降时间无限制。INH为低电平时,计算器在时钟上升沿计数;反之,计数功能无效。CR为高电平时,计数器清零。Johnson计数器,提供了快速操作,2输入译码选通和无毛刺译码输出。防锁选通,保证了正确的计数顺序。译码输出一般为低电平,只有在对应时钟周期内保持高电平。在每10个时钟输入周期CO信号完成一次进位,并用作多级计数链的下级脉动时钟。 CD4017逻辑结构图: CD4017 Logic Diagram 逻辑图

CD4017的引脚图 CD4017引脚功能: C D4017内部是除10的计数器及二进制对10进制译码电路。CD4017有16支脚,除电源脚VDD及VSS为电源接脚,输入电压范围为3–15V之外,其余接脚为: A、频率输入脚:CLOCK(Pin14),为频率信号的输入脚。 B、数据输出脚: a、Q1-Q9(Pin3,2,4,7,10,1,5,6,9,11),为解码后的时进制输出接脚,被计数到的值,其输出为Hi,其余为Lo 电位。 b、CARRY OUT(Pin12),进位脚,当4017计数10个脉冲之后,CARRY OUT 将输出一个脉波,代表产生进位,共串级计数器使用。 D、控制脚: a、CLEAR(Pin15):清除脚或称复位(Reset)脚,当此脚为Hi时,会使CD4017的Q0为”1”,其余Q1-Q9为”0”。 b、CLOCK ENABLE(Pin13),时序允许脚,当此脚为低电位,CLOCK输入脉波在正缘时,会使CD4017计数,并改变Q1-Q9的输出状态。

计算机组成原理和系统结构课后答案

1.1 概述数字计算机的发展经过了哪几个代?各代的基本特征是什么? 略。 1.2 你学习计算机知识后,准备做哪方面的应用? 略。 1.3 试举一个你所熟悉的计算机应用例子。 略。 1.4 计算机通常有哪些分类方法?你比较了解的有哪些类型的计算机? 略。 1.5 计算机硬件系统的主要指标有哪些? 答:机器字长、存储容量、运算速度、可配置外设等。 答:计算机硬件系统的主要指标有:机器字长、存储容量、运算速度等。 1.6 什么是机器字长?它对计算机性能有哪些影响? 答:指CPU一次能处理的数据位数。它影响着计算机的运算速度,硬件成本、指令系统功能,数据处理精度等。 1.7 什么是存储容量?什么是主存?什么是辅存? 答:存储容量指的是存储器可以存放数据的数量(如字节数)。它包括主存容量和辅存容量。 主存指的是CPU能够通过地址线直接访问的存储器。如内存等。 辅存指的是CPU不能直接访问,必须通过I/O接口和地址变换等方法才能访问的存储器,如硬盘,u盘等。 1.8 根据下列题目的描述,找出最匹配的词或短语,每个词或短语只能使用一次。(1)为个人使用而设计的计算机,通常有图形显示器、键盘和鼠标。 (2)计算机中的核心部件,它执行程序中的指令。它具有加法、测试和控制其他部件的功能。 (3)计算机的一个组成部分,运行态的程序和相关数据置于其中。 (4)处理器中根据程序的指令指示运算器、存储器和I/O设备做什么的部件。 (5)嵌入在其他设备中的计算机,运行设计好的应用程序实现相应功能。 (6)在一个芯片中集成几十万到上百万个晶体管的工艺。 (7)管理计算机中的资源以便程序在其中运行的程序。 (8)将高级语言翻译成机器语言的程序。 (9)将指令从助记符号的形式翻译成二进制码的程序。 (10)计算机硬件与其底层软件的特定连接纽带。 供选择的词或短语: 1、汇编器 2、嵌入式系统 3、中央处理器(CPU) 4、编译器 5、操作系统 6、控制器 7、机器指令 8、台式机或个人计算机 9、主存储器10、VLSI 答:(1)8,(2)3,(3)9,(4)6,(5)2, (6)10,(7)5,(8)4,(9)1,(10)7

组成原理__试题及答案

内部资料,转载请注明出处,谢谢合作。 1. 用ASCII码(七位)表示字符5和7是(1) ;按对应的ASCII码值来比较(2) ;二进制的十进制编码是(3) 。 (1) A. 1100101和1100111 B. 10100011和01110111 C. 1000101和1100011 D. 0110101和0110111 (2) A.“a”比“b”大 B.“f”比“Q”大 C. 空格比逗号大 D.“H”比“R”大 (3) A. BCD码 B. ASCII码 C. 机内码 D. 二进制编码 2. 运算器由许多部件组成,但核心部件应该是________。 A. 数据总线 B. 数据选择器 C. 算术逻辑运算单元 D 累加寄存器。 3. 对用户来说,CPU 内部有3个最重要的寄存器,它们是。 A. IR,A,B B. IP,A,F C. IR,IP,B D. IP,ALU,BUS 4. 存储器是计算机系统中的记忆设备,它主要用来。 A. 存放程序 B. 存放数据 C. 存放微程序 D. 存放程序和数据 5. 完整的计算机系统由组成。 A. 主机和外部设备 B. 运算器、存储器和控制器 C. 硬件系统和软件系统 D. 系统程序和应用程序 6.计算机操作系统是一种(1) ,用于(2) ,是(3) 的接口。 (1) A. 系统程序 B. 应用程序 C. 用户程序 D. 中间程序 (2) A.编码转换 B. 操作计算机 C. 控制和管理计算机系统的资源 D. 把高级语言程序翻译成机器语言程序 (3) A. 软件和硬件 B. 主机和外设 C. 用户和计算机 D. 高级语言和机器语言机 7.磁盘上的磁道是 (1) ,在磁盘存储器中查找时间是 (2) ,活动头磁盘存储器的平均存取时间是指 (3) ,磁道长短不同,其所存储的数据量 (4) 。 (1) A. 记录密度不同的同心圆 B. 记录密度相同的同心圆 C. 阿基米德螺线 D. 随机同心圆 (2) A. 磁头移动到要找的磁道时间 B. 在磁道上找到扇区的时间 C. 在扇区中找到数据块的时间 D. 以上都不对 (3) A. 平均找道时间 B. 平均找道时间+平均等待时间 C. 平均等待时间 D. 以上都不对 (4) A. 相同 B.长的容量大 C. 短的容量大 D.计算机随机决定

常用元器件封装

常用元器件封装— 电阻:RES1,RES2,RES3,RES4;封装属性为axial系列无极性电容:cap;封装属性为RAD-0.1到rad-0.4 电解电容:electroi;封装属性为rb.2/.4到rb.5/1.0 电位器:pot1,pot2;封装属性为vr-1到vr-5 二极管:封装属性为diode-0.4(小功率)diode-0.7(大功率) 三极管:常见的封装属性为to-18(普通三极管)to-22(大功率三极管)to-3(大功率达林顿管) 电源稳压块有78和79系列;78系列如7805,7812,7820等 79系列有7905,7912,7920等 常见的封装属性有to126h和to126v 整流桥:BRIDGE1,BRIDGE2: 封装属性为D系列(D-44,D-37,D-46) 电阻:AXIAL0.3-AXIAL0.7其中0.4-0.7指电阻的长度,一般用AXIAL0.4 瓷片电容:RAD0.1-RAD0.3。其中0.1-0.3指电容大小,一般用RAD0.1 电解电容:RB.1/.2-RB.4/.8 其中.1/.2-.4/.8指电容大小。一般<100uF用 RB.1/.2,100uF-470uF用RB.2/.4,>470uF用RB.3/.6 二极管:DIODE0.4-DIODE0.7 其中0.4-0.7指二极管长短,一般用DIODE0.4 发光二极管:RB.1/.2 集成块:DIP8-DIP40, 其中8-40指有多少脚,8脚的就是DIP8 贴片电阻0603表示的是封装尺寸与具体阻值没有关系,但封装尺寸与功率有关通常来说如下: 0201 1/20W 0402 1/16W 0603 1/10W 0805 1/8W 1206 1/4W 电容电阻外形尺寸与封装的对应关系是: 0402=1.0mmx0.5mm 0603=1.6mmx0.8mm 0805=2.0mmx1.2mm 1206=3.2mmx1.6mm 1210=3.2mmx2.5mm 1812=4.5mmx3.2mm 2225=5.6mmx6.5mm 零件封装是指实际零件焊接到电路板时所指示的外观和焊点的位置。是纯粹的文章概念因此不同的元件可共用同一零件封装,同种元件也可有不同的零件封装。像电阻,有传统的针插式,这种元件体积较大,电路板必须钻孔才能安置元件,完成钻孔后,插入元件,再过锡炉或喷锡(也可手焊),成本较高,较新的设计都是采用体积小的表面贴片式元件(SMD)这种元件不必钻孔,用钢膜将半熔状锡膏倒入电路板,再

数字电路CD4017的原理及应用电路

数字电路CD4017的原理及应用电路 数字电路CD4017是十进制计数/分频器,它的部由计数器及译码器两部分组 成,由译码输出实现对脉冲信号的分配,整个输出时序就是Q0、Q1、Q2、…、Q9 依次出现与时钟同步的高电平,宽度等于时钟周期。 CD4017有10个输出端(Q0?Q9)和1个进位输出端?Q5-9。每输入10个计数 脉冲,?Q5-9就可得到1个进位正脉冲,该进位输出信号可作为下一级的时钟信 号。 CD4017有3个输(MR、CP0和~CP1) , MR为清零端,当在MR端上加高电平或 正脉冲时其输出Q0为高电平,其余输出端(Q1?Q9)均为低电平。CP0 和?CPl是 2个时钟输入端,若要用上升沿来计数,则信号由CP0端输入;若要用下降沿来计 数,则信号由?CPl端输入。设置2个时钟输入端,级联时比较方便,可驱动更多二 极管发光。由此可见,当CD4017有连续脉冲输入时,其对 应的输出端依次变为高电平状态,故可直接用作顺序脉冲发生器。 CD4017有两个时钟端CP和EN,若用时钟脉冲的上沿计数,则信号从CP 端输 入;若用下降沿计数,则信号从EN端输入。设置两个时钟端是为了级联 方便。 CD4017与CD4022是一对姊妹产品,主要区别是CD4022是八进制的,所以译 码输出仅有丫0?Y7,每输入8个脉冲周期,就可得到一个进位输出,它们的管脚相 同,不过CD4022的6 9脚是空脚。 CD4017B —CtOCM ENMLE MY. Top View cd4017方框图 、用一个CD4017制成的彩灯电路 cd4017引脚图 CD4C17B 成老审襁I柜図卜迪:/Jhi b "ydr

常用元器件封装尺寸大小

封装形式图片国际统一简称 LDCC LGA LQFP PDIP TO5 TO52 TO71 TO71 TO78 PGA Plastic PIN Grid Array 封装形式图片国际统一简称 TSOP Thin Small OUtline Package QFP Quad Flat Package PQFP 100L QFP Quad Flat Package SOT143 SOT220 Thin Shrink Qutline Package uBGA

PLCC LQFP LQFP 100L TO8 TO92 TO93 T099 EBGA 680L QFP Quad Flat Packa ge TQFP 100L Micro Ball Grid Array uBGA Micro Ball Grid Array PCDIP ZIP Zig-Zag Inline Pa cka SOT223 SOT223 SOT23 SOT23/SOT323 SOT25/SOT353

SBGA LBGA 160L PBGA 217L Plastic Ball Grid Array SBGA 192L TSBGA 680L CLCC SC-705L SDIP SIP Single Inline Package SOT26/SOT363 FBGA FDIP SOJ SOP EIAJ TYPE II 14L SSOP 16L SSOP SOJ 32L Flat Pack HSOP28

SO Small Outline Package CNR CPGA Ceramic Pin Outline Package DIP Dual Inline Package DIP-tab DUAL Inline Packag e with Metal Heatsink BQFP 132 C-Bend Lead ITO220 ITO3P TO220 TO247 TO264 TO3 JLCC LCC TO263/TO268 SO DIMM Small Outline Dual In-line Memory

NE555+CD4017流水灯

课程设计报告 课程名称:电子技术课程设计 设计题目:NE555+CD4017流水灯 院系: 班级: 姓名: 学号: 指导教师: 时间:

摘要 流水灯的设计要求在预定的时间到来时,会产生一个控制信号控制LED灯的流向、间歇等,LED灯流向可以随着电路的改变而改变,并具有自控、手控、流向控制功能等。主要参考数字电路中计数器的原理。NE555振荡器的作用等相关知识在设计的过程中需要了解相关芯片(CD4017、NE555)的具体功能。认真连接设计电路,由于最后流水灯的流向十分的清晰和稳定,所以所得的结果测试十分简洁并且很成功。 经过资料的查阅,仔细思考,以及几种方案的比较,选定方案参考如下:整个流水灯的电路由振荡电路、译码电路和光源电路组成,电路的组成包括2个电容、3个电阻器和1个CD4017计时器及1个NE555定时器等元器件构成。

目录 第1章绪论 (3) 第2章设计方案 (4) 第3章电路设计 (5) 3.1 单元电路设计 (5) 3.2 总体电路设计 (7) 第4章软件设计 (7) 第5章电路调试与程序测试 (8) 第6章总结 (9)

第1章绪论 当今的社会是一个新技术层出不穷的时代,科技迅速发展,在电子领 域的发展更是迅速,同时也在影响着我们的生活。随着人民生活水平的提高,流水灯在现实生活中所起的作用越来越重要。例如:在人流拥挤繁忙的交通路段,闪烁着的流水交通灯,提醒着我们要遵纪交通规则,在霓虹闪烁的繁华大街上,闪烁的流水灯无不吸引过路人的眼球,甚至在一些大型商场大厦的自动门上都装有自动流水灯,告诉人们的时间和日期。通常的流水灯是应用单片机设计的,而单片机的设计成本较高,对编程的要求也比较高,由于我们学习了数字电路,所以采用了小型集成电路设计流水 灯。 随着电子技术的快速发展尤其是数字技术的突飞猛进,多功能流水灯凭着简易,高效,稳定等特点得到普遍的应用。在各种娱乐场所、店铺门面装饰、家居装潢、城市墙壁更是随处可见,与此同时,还有一些城市采用不同的流水灯打造属于自己的城市文明,塑造自己的城市魅力。目前,多功能流水灯的种类已有数十种,如家居装饰灯、店铺招牌灯等等。所以,多功能流水灯的设计具有相当的代表性。 多功能流水灯,就是要具有一定的变化各种图案的功能,主要考察了数字电路中一些编码译码、计数器原理,555定时器构成时基电路,给其他的电路提供时序脉冲,设计过程中需要了解相关芯片(NE555、CD4017)的具体功能,引脚图,真值表,认真布局,在连接过程中更要细致耐心

常见元器件封装

常见元器件封装实物图

1、BGA(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背 面按陈列方式制作出球形凸点用以代替引脚,在印刷 基板的正面装配LSI 芯片,然后用模压树脂或灌封方 法进行密封。也称为凸点陈列载体(PAC)。引脚可超 过200,是多引脚LSI 用的一种封装。封装本体也可 做得比QFP(四侧引脚扁平封装) 小。例如,引脚中心 距为1.5mm 的360 引脚BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚QFP 为40mm 见方。而且BGA 不用担心QFP 那样的引脚变形问题。 该封装是美国Motorola 公司开发的,首先在便携式电 话等设备中被采用,今后在美国有 可能在个人计算机中普及。最初,BGA 的引脚(凸点) 中心距为1.5mm,引脚数为225。现在也有一些LSI 厂家正在开发500 引脚的BGA。BGA 的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方 法。有的认为,由于焊接的中心距较大,连接可以看 作是稳定的,只能通过功能检查来处理。美国Motorola 公司把用模压树脂密封的封装称为OMPAC,而把灌封 方法密封的封装称为 GPAC(见OMPAC 和GPAC)。 2、BQFP(quad flat package with bumper)

带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫) 以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC 等电路中采用此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见QFP)。 3、碰焊PGA(butt joint pin grid array) 表面贴装型PGA 的别称(见表面贴装型PGA)。 4、C-(ceramic) 表示陶瓷封装的记号。例如,CDIP 表示的是陶瓷DIP。是在实际中经常使用的记号。 5、Cerdip 用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。引脚中心距2.54mm,引脚数从8 到42。在日本,此封装表示为DIP-G(G 即玻璃密封的意思)。 6、Cerquad 表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗口的Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1. 5~2W 的功率。但封装成本

Proteus元件封装图形(各种封装)

封装名称与图形如下: DIL04 EL817(光耦) 稳压三极管7805 P1 一、晶体管 TO92/TO226 TO92/18 TO72 TO39/ TO05 TO18 TO1 TO220 TO254 SOT93 TO274 TO273 ELINE TO247 SOT89 FLIPFET-4 SOT23 UB SOT223-4(贴片三极管)SOT223-3 TO71 TO77 LCC28 PLCC18/R SO8 TSSOP8 SO8-1 SO8P SOT23-6 SO2 TO263 DPAK SMD1/ SMD2 SMD01 SMD02 DIL14 DIL08 DIRECTFET-MN DIRECTFET-SJ DIRECTFET-SH TO204 TO66 DIRECTFET-MT DIRECTFET-MQ DIRECTFET-MZ DIRECTFET-ST DIRECTFET-SH DIRECTFET-MX DIRECTFET-SQ SOT223-3 SOT23-3 SOT23-N SOT23 SOT89-N EM3 EM3-N TO236

DIRECTFET-MZ SOT227 DP AK-7 TO220-5 AQ LB AC LR LX2 AY AK AP LZ AE AA AM AT AD AR AH ELINE-50 ELINE-75 ELINE-80 ELINE-100 IPAK P1 P3 TO126 TO202 SC59 SC59-N UMD-N UMT TO262 TO274 SMD05 SOT3 TO3 TO252 TO3P

TO218 TO251 TO257 TO258 TO46-2 TO46-3 TO46-4 TO5 TO92 TO92-100 TO92-2 TO92-50 TO92-70 TO92-75 TO92-80 TO92/5 TO98 二、晶振 XTAL18 RESONATOR XTAL XTAL30 三、电感 IND1210 IND1812 IND603 IND805 IND2012 IND2825 IND3216 IND3225 IND3225_MOL IND3230 IND4035 IND4516 IND4532 IND4532_MOL IND5038 IND5650 IND8530 四、接插件 音频类: DIN3 DIN5 DIN6 DIN8 D接口类: D-09-M/F-R D-37-M/F-R D-25-M/F-R D-15-M/F-R DIL Headers

常用电子元器件及封装

1 常用电子元件及封装 1、电阻 使用的贴片电阻封装常见为0603和0805两种,。一般的贴片电阻阻值精度为5%,0603封装电阻功率为1/10W,0805封装电阻功率为1/8W。中发通常100只起售 如图: 直插封装的电阻用于大功率的场合,体积越大的功率越大,一般1/4W的就够用了 2、电容 电容的容值小于等于100nF时,可以使用0603或0805封装贴片陶瓷电容。智能车上最常用的容值为100nF(104),容值精度为20%,耐压50V。 如图:

电容的容值大于100nF时,要根据应用场合的需要来选择使用贴片钽电容、贴片陶瓷电容或直插式铝电解电容。 贴片钽电容特点是贵、稳定、高频特性好。常用的容值为10uF、100uF、470 uF 等,耐压应取工作电压的二倍以上。注意使用时极性不要接反,带杠的是正极。 如图: 贴片陶瓷电容是新兴的替代小型贴片钽电容的产品,小容量(如10uF)价格较贴片钽电容便宜得多,体积基本相同。具有同样良好的高频特性和更低的内阻,但容量随温度变化大,适合用在电源的整流和去耦方面。 如图:

直插式铝电解电容最大的特点就是便宜,和其他电容相比,单位容量价格最低。它也是用于电源的整流和去耦方面,常用的容值为100uF、470uF、1000uF等。缺点是自身带有感性,使用时需并联陶瓷电容以提高高频性能。容值精度较低且随温度变化,寿命相对较短。有极性不可反接,带杠的是负极。 如图: 3、电感 电感使用1315和0808两种直插封装: 1315封装电感如下图:

0808封装电感如下图:

4、二极管

整流二极管(1N4007),高速二极管(FR157、1N4148),肖特基二极管(1N5819、1N5822),瞬态电压抑制二极管(P6KE),必须使用括号内标明的型号或用与之性能相近的型号替换,建议使用贴片封装。 发光二极管(LED)有0603、0805、1206、1210等贴片封装和Φ3、Φ5等直插封装,封装体积越大亮度越高,可承受的电流也越大。颜色自选(蓝、紫、白这三种颜色的LED较贵)。二极管带杠、带点、腿短一端为负极。

机构的组成原理与结构分析

第一章机构的组成原理与结构分析 一、填空题 1、在平面机构中具有一个约束的运动副是副。 2、使两构件直接接触并能产生一定相对运动的联接称为。 3、平面机构中的低副有转动副和副两种。 4、机构中的构件可分为三类:固定构件(机架)、原动件(主动件)、件。 5、在平面机构中若引入一个高副将引入个约束。 6、在平面机构中若引入一个低副将引入个约束。 7、在平面机构中具有两个约束的运动副是副。 二、判断题(答A表示说法正确.答B表示说法不正确) 1、具有局部自由度的机构,在计算机构的自由度时,应当首先除去局部自由度。 2、具有虚约束的机构,在计算机构的自由度时,应当首先除去虚约束。 3、虚约束对运动不起作用,也不能增加构件的刚性。 4、若两个构件之间组成两个导路平行的移动副,在计算自由度时应算作两个移动副。 5、若两个构件之间组成两个轴线重合的转动副,在计算自由度时应算作两个转动副。 6、当机构的自由度F>0,且等于原动件数,则该机构具有确定的运动。 三、选择题 1、原动件的自由度应为。 A、0 B、1 C、2 2、在机构中原动件数目机构的自由度时,该机构具有确定的运动。 A、大于 B、等于 C、小于 3、机构具有确定运动的条件是。 A、自由度大于零 B、自由度等于原动件数 C、自由度大于1 4、由K 个构件汇交而成的复合铰链应具有个转动副。 A、K-1 B、K C、K+1 5、通过点、线接触构成的平面运动副称为。 A、转动副 B、移动副 C、高副 6、通过面接触构成的平面运动副称为。 A、低副 B、高副 C、移动副 7、平面运动副的最大约束数是。 A、1 B、2 C、3 四、简答题 1.何谓构件? 构件与零件有何区别? 2.机构的自由度与确定运动的条件是什么? 3.虚约束对机构工作性能的影响 五、分析计算题 1、如图所示是为高位截瘫的人所设计的一种假肢膝关节机构,该机构能保持人行走的稳定

数字电路CD4017的原理及应用电路

数字电路CD4017得原理及应用电路 数字电路CD4017就是十进制计数/分频器,它得内部由计数器及译码器两部分组成,由译码输出实现对脉冲信号得分配,整个输出时序就就是Q0、Q1、Q2、…、Q9依次出现与时钟同步得高电平,宽度等于时钟周期。 CD4017有10个输出端(Q0~Q9)与1个进位输出端~Q5-9。每输入10个计数脉冲,~Q5-9就可得到1个进位正脉冲,该进位输出信号可作为下一级得时钟信号。 CD4017有3个输(MR、CP0与~CP1),MR为清零端,当在MR端上加高电平或正脉冲时其输出Q0为高电平,其余输出端(Q1~Q9)均为低电平。CP0与~CPl 就是2个时钟输入端,若要用上升沿来计数,则信号由CP0端输入;若要用下降沿来计数,则信号由~CPl端输入。设置2个时钟输入端,级联时比较方便,可驱动更多二极管发光。由此可见,当CD4017有连续脉冲输入时,其对应得输出端依次变为高电平状态,故可直接用作顺序脉冲发生器。 CD4017有两个时钟端 CP 与 EN,若用时钟脉冲得上沿计数,则信号从 CP 端输入;若用下降沿计数,则信号从 EN 端输入。设置两个时钟端就是为了级联方便。 CD4017 与 CD4022 就是一对姊妹产品,主要区别就是 CD4022 就是八进制得,所以译码输出仅有 Y0~Y7,每输入 8 个脉冲周期,就可得到一个进位输出,它们得管脚相同,不过 CD4022 得 6、9 脚就是空脚。 cd4017方框图cd4017引脚图 一、用一个CD4017制成得彩灯电路 1、用一个CD4017制作得彩灯电路如图1 所示。

cd4017电路图 2、电路工作原理 CD4017输出高电平得顺序分别就是③、②、④、⑦、⑩、①、⑤、⑥、⑨脚,故③、②、④、⑦、⑩、①脚得高电平使6串彩灯向右顺序发光,⑤、⑥、③脚得高电平使6串彩灯由中心向两边散开发光。各种发光方式可按自己得需要进行具体得组合,若要改变彩灯得闪光速度,可改变电容C1得大小。 二、用三个CD4O17彩灯电路图 CD4017得级连,如图2所示。 cd4017级联原理图 CD4017级连后可以顺序输出24个高电平,同上理可组合出各种不同得发光方式,见图3,可使6串彩灯向右流水发光,再向左流水发光,中心向两边散开后再向中心靠拢发光,1、3、5、2、4、6串间隔发光等等 CD4511就是一个用于驱动共阴极 LED (数码管)显示器得 BCD 码—七段码译码器,特点:具有BCD转换、消隐与锁存控制、七段译码及驱动功能得CMOS电路能

电子元件封装形式大全要点

封装形式 BGA DIP HSOP MSOP PLCC QFN QFP QSOP S DIP SIP SOD SOJ SOP Sot SSOP TO - Device TSSOP TQFP BGA(ballgridarray) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。该封装是美国Motorola公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA的引脚(凸点)中心距为1.5mm,引脚数为225.现在也有一些LSI厂家正在开发500引脚的BGA.BGA的问题是回流焊后的外观检查。现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。 序号封装编号封装说明实物图 1 BGA封装 内存

2 CCGA 3 CPGA CerAMIc Pin Grid 4 PBGA 1.5mm pitch 5 SBGA Thermally Enhanced 6 WLP-CSP Chip Scale Package DIP(du ALI n-line package)返回 双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。DIP是最普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。引脚中心距2.54mm,引脚数从6到64.封装宽度通常为15.2mm.有的把宽度为7.52mm 和10.16mm的封装分别称为skinnyDIP和slimDIP(窄体型DIP)。但多数情况下并不加区分,只简单地统称为DIP.另外,用低熔点玻璃密封的陶瓷DIP也称为cerdip。 序号封装编号封装说明实物图 1 DIP14M3 双列直插 2 DIP16M 3 双列直插 3 DIP18M3 双列直插 4 DIP20M3 双列直插 5 DIP24M3 双列直插

CD4017资料

CD4017引脚图,电路图,原理图资料 十进制计数/分频器CD4017,其内部由计数器及译码器两部分组成,由译码输出实现对脉冲信号的分配,整个输出时序就是O0、O1、O2、…、O9依次出现与时钟同步的高电平,宽度等于时钟周期。 CD4017有10个输出端(O0~O9)和1个进位输出端~O5-9。每输入10个计数脉冲,~O5-9就可得到1个进位正脉冲,该进位输出信号可作为下一级的时钟信号。 CD4017有3个输入(MR、CP0和~CP1),MR为清零端,当在MR端上加高电平或正脉冲时其输出O0为高电平,其余输出端(O1~O9)均为低电平。CP0和~CPl是2个时钟输入端,若要用上升沿来计数,则信号由C P0端输入;若要用下降沿来计数,则信号由~CPl端输入。设置2个时钟输入端,级联时比较方便,可驱动更多二极管发光。 由此可见,当CD4017有连续脉冲输入时,其对应的输出端依次变为高电平状态,故可直接用作顺序脉冲发生器。

CD4017引脚图 一、用一个CD4017制成的彩灯电路 1.用一个CD4017制作的彩灯电路如图1 所示。

.电路工作原理 CD4017输出高电平的顺序分别是③、②、④、⑦、⑩、①、⑤、⑥、⑨脚,故③、②、④、⑦、⑩、①脚的高电平使6串彩灯向右顺序发光,⑤、⑥、③脚的高电平使6串彩灯由中心向两边散开发光。各种发光方式可按自己的需要进行具体的组合,若要改变彩灯的闪光速度,可改变电容C1的大小。 二、用三个CD4O17彩灯电路图 CD40 17的级连,如图2所示。 2.CD4017级连后可以顺序输出24个高电平,同上理可组合出各种不同的发光方式,见图3,可使6串彩灯向右流水发光,再向左流水发光,中心向

相关文档
最新文档