一个硬件工程师高手的设计经验分享(上)

一个硬件工程师高手的设计经验分享(上)
一个硬件工程师高手的设计经验分享(上)

推荐到论坛

一:成本节约

现象一:这些拉高/拉低的电阻用多大的阻值关系不大,就选个整数5K 吧

点评:市场上不存在5K 的阻值,最接近的是 4.99K(精度1%),其次是5.1K(精度5%),其成本分别比精度为20%的4.7K 高4倍和2 倍。20%精度的电阻阻值只有1、1.5、2.2、3.3、4.7、6.8几个类别(含10的整数倍);类似地,20%精度的电容也只有以上几种值,如果选了其它的值就必须使用更高的精度,成本就翻了几倍,却不能带来任何好处。

现象二:面板上的指示灯选什么颜色呢?我觉得蓝色比较特别,就选它吧

点评:其它红绿黄橙等颜色的不管大小(5MM 以下)封装如何,都已成熟了几十年,价格一般都在5毛钱以下,而蓝色却是近三四年才发明的东西,技术成熟度和供货稳定度都较差,价格却要贵四五倍。目前蓝色指示灯只用在不能用其它颜色替代的场合,如显示视频信号等。

现象三:这点逻辑用74XX 的门电路搭也行,但太土,还是用CPLD吧,显得高档多了

点评:74XX的门电路只几毛钱,而CPLD至少也得几十块,(GAL/PAL虽然只几块钱,但公司不推荐使用)。成本提高了N 倍不说,还给生产、文档等工作增添数倍的工作。现象四:我们的系统要求这么高,包括MEM、CPU、FPGA等所有的芯片都要选最快的

点评:在一个高速系统中并不是每一部分都工作在高速状态,而器件速度每提高一个等级,价格差不多要翻倍,另外还给信号完整性问题带来极大的负面影响。

现象五:这板子的PCB 设计要求不高,就用细一点的线,自动布吧

点评:自动布线必然要占用更大的PCB 面积,同时产生比手动布线多好多倍的过孔,在批量很大的产品中,PCB 厂家降价所考虑的因素除了商务因素外,就是线宽和过孔数量,它们分别影响到PCB 的成品率和钻头的消耗数量,节约了供应商的成本,也就给降价找到了

理由。

现象六:程序只要稳定就可以了,代码长一点,效率低一点不是关键

点评:CPU 的速度和存储器的空间都是用钱买来的,如果写代码时多花几天时间提高一下程序效率,那么从降低CPU 主频和减少存储器容量所节约的成本绝对是划算的。CPLD/FPGA设计也类似。

二:低功耗设计

现象一:我们这系统是220V供电,就不用在乎功耗问题了

点评:低功耗设计并不仅仅是为了省电,更多的好处在于降低了电源模块及散热系统的成本、

由于电流的减小也减少了电磁辐射和热噪声的干扰。随着设备温度的降低,器件寿命则相应延长(半导体器件的工作温度每提高10度,寿命则缩短一半)

现象二:这些总线信号都用电阻拉一下,感觉放心些

点评:信号需要上下拉的原因很多,但也不是个个都要拉。上下拉电阻拉一个单纯的输入

信号,电流也就几十微安以下,但拉一个被驱动了的信号,其电流将达毫安级,现在的系统常常是地址数据各32 位,可能还有244/245 隔离后的总线及其它信号,都上拉的话,几瓦的功耗就耗在这些电阻上了(不要用8 毛钱一度电的观念来对待这几瓦的功耗)。

现象三:CPU 和FPGA的这些不用的I/O 口怎么处理呢?先让它空着吧,以后再说

点评:不用的I/O 口如果悬空的话,受外界的一点点干扰就可能成为反复振荡的输入信号了,而MOS器件的功耗基本取决于门电路的翻转次数。如果把它上拉的话,每个引脚也会有微

安级的电流,所以最好的办法是设成输出(当然外面不能接其它有驱动的信号)

现象四:这款FPGA还剩这么多门用不完,可尽情发挥吧

点评:FGPA的功耗与被使用的触发器数量及其翻转次数成正比,所以同一型号的FPGA在不同电路不同时刻的功耗可能相差100 倍。尽量减少高速翻转的触发器数量是降低FPGA

功耗的根本方法。

现象五:这些小芯片的功耗都很低,不用考虑

点评:对于内部不太复杂的芯片功耗是很难确定的,它主要由引脚上的电流确定,一个

ABT16244,没有负载的话耗电大概不到1毫安,但它的指标是每个脚可驱动60 毫安的负载(如匹配几十欧姆的电阻),即满负荷的功耗最大可达60*16=960mA,当然只是电源电流这么大,热量都落到负载身上了。

现象六:存储器有这么多控制信号,我这块板子只需要用OE和WE信号就可以了,片选就接地吧,这样读操作时数据出来得快多了。

点评:大部分存储器的功耗在片选有效时(不论OE和WE如何)将比片选无效时大100 倍以上,所以应尽可能使用CS来控制芯片,并且在满足其它要求的情况下尽可能缩短片选脉

冲的宽度。

现象七:这些信号怎么都有过冲啊?只要匹配得好,就可消除了

点评:除了少数特定信号外(如100BASE-T、CML),都是有过冲的,只要不是很大,并不一定都需要匹配,即使匹配也并非要匹配得最好。象TTL的输出阻抗不到50 欧姆,有的甚至20 欧姆,如果也用这么大的匹配电阻的话,那电流就非常大了,功耗是无法接受的,

另外信号幅度也将小得不能用,再说一般信号在输出高电平和输出低电平时的输出阻抗并不相同,也没办法做到完全匹配。所以对TTL、LVDS、422 等信号的匹配只要做到过冲可以

接受即可。

现象八:降低功耗都是硬件人员的事,与软件没关系

点评:硬件只是搭个舞台,唱戏的却是软件,总线上几乎每一个芯片的访问、每一个信号

的翻转差不多都由软件控制的,如果软件能减少外存的访问次数(多使用寄存器变量、多使

用内部CACHE 等)、及时响应中断(中断往往是低电平有效并带有上拉电阻)及其它争对

具体单板的特定措施都将对降低功耗作出很大的献。

推荐到论坛

三:系统效率

现象一:这主频100M 的CPU 只能处理70%,换200M 主频的就没事了

点评:系统的处理能力牵涉到多种多样的因素,在通信业务中其瓶颈一般都在存储器上,CPU 再快,外部访问快不起来也是徒劳。

现象二:CPU 用大一点的CACHE,就应该快了

点评:CACHE的增大,并不一定就导致系统性能的提高,在某些情况下关闭CACHE反而比使用CACHE还快。原因是搬到CACHE中的数据必须得到多次重复使用才会提高系统效率。所以在通信系统中一般只打开指令CACHE,数据CACHE 即使打开也只局限在部分存储空间,如堆栈部分。同时也要求程序设计要兼顾CACHE的容量及块大小,这涉及到关键代码循环体的长度及跳转范围,如果一个循环刚好比CACHE大那么一点点,又在反复循环的话,那就惨了。

现象三:这么多任务到底是用中断还是用查询呢?还是中断快些吧

点评:中断的实时性强,但不一定快。如果中断任务特别多的话,这个没退出来,后面又

接踵而至,一会儿系统就将崩溃了。如果任务数量多但很频繁的话,CPU 的很大精力都用

在进出中断的开销上,系统效率极为低下,如果改用查询方式反而可极大提高效率,但查询有时不能满足实时性要求,所以最好的办法是在中断中查询,即进一次中断就把积累的所有任务都处理完再退出。

现象四:存储器接口的时序都是厂家默认的配置,不用修改的

点评:BSP对存储器接口设置的默认值都是按最保守的参数设置的,在实际应用中应结合总线工作频率和等待周期等参数进行合理调配。有时把频率降低反而可提高效率,如RAM的

存取周期是70ns,总线频率为40M 时,设3 个周期的存取时间,即75ns即可;若总线频率为50M时,必须设为4 个周期,实际存取时间却放慢到了80ns。

现象五:一个CPU 处理不过来,就用两个分布处理,处理能力可提高一倍

点评:对于搬砖头来说,两个人应该比一个人的效率高一倍;对于作画来说,多一个人只能

帮倒忙。使用几个CPU 需对业务有较多的了解后才能确定,尽量减少两个CPU 间协调的代价,使1+1 尽可能接近2,千万别小于1。

现象六:这个CPU 带有DMA模块,用它来搬数据肯定快

点评:真正的DMA 是由硬件抢占总线后同时启动两端设备,在一个周期内这边读,那边些。但很多嵌入CPU内的DMA只是模拟而已,启动每一次DMA之前要做不少准备工作(设起始地址和长度等),在传输时往往是先读到芯片内暂存,然后再写出去,即搬一次数据需两个时钟周期,比软件来搬要快一些(不需要取指令,没有循环跳转等额外工作),但如果一次只搬几个字节,还要做一堆准备工作,一般还涉及函数调用,效率并不高。所以这种DMA只对大数据块才适用。

四:信号完整性

现象一:这些信号都经过仿真了,绝对没问题

点评:仿真模型不可能与实物一模一样,连不同批次加工的实物都有差别,就更别说模型了。再说实际情况千差万别,仿真也不可能穷举所有可能,尤其是串扰。曾经有一教训是

某单板只有特定长度的包极易丢包,最后的原因是长度域的值是0xFF,当这个数据出现在

总线上时,干扰了相邻的WE 信号,导致写不进RAM。其它数据也会对WE 产生干扰,

但干扰在可接受的范围内,可是当8 位总线同时由0 边1时,附近的信号就招架不住了。结论是仿真结果仅供参考,还应留有足够的余量。

现象二:100M的数据总线应该算高频信号,至于这个时钟信号频率才8K,问题不大

点评:数据总线的值一般是由控制信号或时钟信号的某个边沿来采样的,只要争对这个边

沿保持足够的建立时间和保持时间即可,此范围之外有干扰也罢过冲也罢都不会有多大影响(当然过冲最好不要超过芯片所能承受的最大电压值),但时钟信号不管频率多低(其实频谱范围是很宽的),它的边沿才是关键的,必须保证其单调性,并且跳变时间需在一定范围内。

现象三:既然是数字信号,边沿当然是越陡越好

点评:边沿越陡,其频谱范围就越宽,高频部分的能量就越大;频率越高的信号就越容易辐射(如微波电台可做成手机,而长波电台很多国家都做不出来),也就越容易干扰别的信号,而自身在导线上的传输质量却变得越差,因此能用低速芯片的尽量使用低速芯片,。

现象四:为保证干净的电源,去偶电容是多多益善

点评:总的来说去偶电容越多电源当然会更平稳,但太多了也有不利因素:浪费成本、布线困难、上电冲击电流太大等。去偶电容的设计关键是要选对容量并且放对地方,一般的芯片手册都有争对去偶电容的设计参考,最好按手册去做。

现象五:信号匹配真麻烦,如何才能匹配好呢?

点评:总的原则是当信号在导线上的传输时间超过其跳变时间时,信号的反射问题才显得

重要。信号产生反射的原因是线路阻抗的不均匀造成的,匹配的目的就是为了使驱动端、

负载端及传输线的阻抗变得接近,但能否匹配得好,与信号线在PCB 上的拓扑结构也有很

大关系,传输线上的一条分支、一个过孔、一个拐角、一个接插件、不同位置与地线距离

的改变等都将使阻抗产生变化,而且这些因素将使反射波形变得异常复杂,很难匹配,因此

高速信号仅使用点到点的方式,尽可能地减少过孔、拐角等问题。

五:可靠性设计

现象一:这块单板已小批量生产了,经过长时间测试没发现任何问题点评:硬件设计和芯片应用必须符合相关规范,尤其是芯片手册中提到的所有参数(耐压、I/O 电平范围、电流、时序、温度PCB 布线、电源质量等),不能光靠试验来验证。公司有不少产品都有过惨痛的教训,产品卖了一两年,IC厂家换了个生产线,咱们的板子就不转了,原因就是人家的芯片参数发生了点变化,但并没有超出手册的范围。如果你以手册为准,那他怎么变化都不怕,如果参数变得超出手册范围了还可找他索赔(假如这时你的板子还能转,那你的可靠性就更牛了)。

现象二:这部分电路只要要求软件这样设计就不会有问题

点评:硬件上很多电气特性直接受软件控制,但软件是经常发生意外的,程序跑飞了之后无法预料会有什么操作。设计者应确保不论软件做什么样的操作硬件都不应在短时间内发生永久性损坏。

现象三:用户操作错误发生问题就不能怪我了

点评:要求用户严格按手册操作是没错的,但用户是人,就有犯错的时候,不能说碰错一个键就死机,插错一个插头就烧板子。所以对用户可能犯的各种错误必须加以保护。

现象四:这板子坏的原因是对端的板子出问题了,也不是我的责任点评:对于各种对外的硬件接口应有足够的兼容性,不能因为对方信号不正常,你就歇着了。它不正常只应影响到与其有关的那部分功能,而其它功能应能正常工作,不应彻底**,甚至永久损坏,而且一旦接口恢复,你也应立即恢复正常。

电子硬件工程师要求

电子硬件工程师要求 基于实际经验与实际项目详细理解并掌握成为合格的硬件工程师的最基本...基本上就可以成为一个合格的电子工程师:第一部分:硬件知识一、数字信... 基于实际经验与实际项目详细理解并掌握成为合格的硬件工程师的最基本知识。 1)基本设计规范 2)CPU基本知识、架构、性能及选型指导 3)MOTOROLA公司的PowerPC系列基本知识、性能详解及选型指导 4)网络处理器(INTEL、MOTOROLA、IBM)的基本知识、架构、性能及选型 5)常用总线的基本知识、性能详解 6)各种存储器的详细性能介绍、设计要点及选型 7)Datacom、Telecom领域常用物理层接口芯片基本知识,性能、设计要点及选型 8)常用器件选型要点与精华 9)FPGA、CPLD、EPLD的详细性能介绍、设计要点及选型指导 10)VHDL和Verilog HDL介绍 11)网络基础 12)国内大型通信设备公司硬件研究开发流程 最流行的EDA工具指导 熟练掌握并使用业界最新、最流行的专业设计工具 1)Innoveda公司的ViewDraw,Power PCB,Cam350 2)CADENCE公司的OrCad,Allegro,Spectra 3)Altera公司的MAX+PLUS II 4)学习熟练使用VIEWDRAW、ORCAD、POWERPCB、SPECCTRA、ALLEGRO、CAM350、MAX+PLUS II、ISE、FOUNDATION等工具 5)XILINX公司的FOUNDATION、ISE 一.硬件总体设计 掌握硬件总体设计所必须具备的硬件设计经验与设计思路 1)产品需求分析 2)开发可行性分析 3)系统方案调研 4)总体架构,CPU选型,总线类型 5)数据通信与电信领域主流CPU:M68k系列,PowerPC860,PowerPC8240,8260体系结构,性能及对比6)总体硬件结构设计及应注意的问题 7)通信接口类型选择 8)任务分解 9)最小系统设计 10)PCI总线知识与规范 11)如何在总体设计阶段避免出现致命性错误 12)如何合理地进行任务分解以达到事半功倍的效果 13)项目案例:中、低端路由器等 二.硬件原理图设计技术 目的:通过具体的项目案例,详细进行原理图设计全部经验,设计要点与精髓揭密。 1)电信与数据通信领域主流CPU(M68k,PowerPC860,8240,8260等)的原理设计经验与精华;

结构工程师考试经验总结

结构工程师考试经验总结 放寒假了,有时间了,对自己参加二级注册结构工程师考试的心得写一篇总结。 对于本科土木工程的学生来说,或多或少应该对注册结构工程师有听过或者了解过,如果之前没有听过,那就得快点去了解了,这个可是关乎切身利益的考试。我从大二的时候就已经对这些考试有所了解了。但是在日常生活中和其他师弟交流时,发现还有很多人不知道有这些考试,所以特地写下这篇文章,希望对师弟朋友们有个指导作用。 注册结构工程师分为一级注册结构工程师和二级注册结构工程师(以下简称为“一注”和“二注”)。一注包括基础考试和专业考试、二注只有专业考试。具体的考试年限和要求等网上一搜就有,有打算了解的朋友们自己动手吧。(发现很多人平时对于一些网上可以查到的东西,都喜欢通过问别人来了解,其实这样有的时候获得的信息量不太准确,所以建议大家多多自己动手查下,获得的信息会更加系统和全面,特殊的情况再和别人交流比较好) 下面介绍下二级考试的一些基本知识,这些网上查起来比较麻烦,所以我就直接说了。考试报名时间一般为6 月份,考试时间为每年9 月份中旬的周日。考上分为上下午,上下午各4 个小时,总共开始时间为8 小时。考试是开卷考试,

可以带文件规定的各种正版规范,合订本和单行本都可以,还可以带一些正版的习题书(不过考试基本用到很少,还是规范主打)。复印的资料能否带去还没有鉴定过,大家还是以规范为主吧。考试题目全为选择题,上下午各40 分,上下午总分48 分为及格。考试题型可以分为计算题和概念题。其他计算题各小题答案不株连。每题除了写出答案,还要写出公式的来源语句,比如来自xx 规范第x.x.x 条或者公式xx-xx-xx;而概念题的四个选项,哪个对哪个错,依据是什么,都必须写清楚。 二级结构工程师考试内容从整体来说包括五大部分:1.混凝土结构;2 钢结构;3 砌体结构和木结构;4 地基和基础;5 高层与高耸结构考试上下午题型分布是这样的:上午:混凝土结构18 分,钢结构12 分,砌体结构10 分下午:砌体结构6 分,木结构2 分,地基与基础14 分,高层与高耸结构16 分。二注考试的评分过程是这样的,在省集中改卷,然后成绩送往北京审核,没有问题再对外公布。先把涂卡进行机读,机读48 分以下不再人工阅卷。对于卷面分数48 分以上,再进行人工阅卷,扣除一些没有来源依据而蒙中答案的题目分数后,总分48 分以上为合格;机读48 分以上但是扣除没有来源依据而蒙中答案的题目分数后低于48 分和机读48 分以下为不合格。

硬件工程师个人简历样本

硬件工程师个人简历样本 片叶子上,我又发现,这片叶子慢慢由深绿到翠绿再到青绿,我又心想,光把树枝弄好了,树叶也要弄吧,那就开工吧,树叶仿佛听到了我的心声,我还没有想好时,作文它已经把我送到另一片叶子上了,就这样我从这片叶子落到那片叶子,又从那片叶子落到另一片叶子。最后,当我发现自己快要落到地面时,心想:呀!肯定要摔个大跤子了吧!我心里已经做好了准备,闭上眼睛,;啪;果然如我所料,我重重地掉在地上,刚刚掉在地上,我感觉到了

PERSONAL RESUME 某某某 求职意向:美术主编 给我一个机会,还你一个精彩 / A chance ,a surprise 教育经历 某某某出版社原画学院 美术设计 2011.4-2012.7 ? 专业摄影及摄影作品欣赏、专业摄影技术、出版物设计、古典工艺、超级写实油画、包装设计、广告摄影、印刷艺术与书籍装帧设计、设计艺术学概论、设计色彩等 乒乓球、篮球、网球、羽毛球、游泳、健身、围棋、绘画 兴趣爱好 荣誉证书 ?2008年获得校园文化先进分子称号 ?2009年获国家奖学金 ?2010年获省三好学生 ?2010年获“青年梦”主题动漫展优秀作品奖 ?2012年重彩壁画临摹作品入选万点美院重彩画展 ? 2012年担任万点映画乐风动漫社社长 实践经验 某某某出版社原画部 插画师 2011.4-2012.7 ?从事科普漫画的绘制,并担任漫画主笔 ?负责设定人物形象,整体风格,色彩等 ? 分配其他漫画师的工作,保证作品能按时并且高质量完成 某某某出版社原画部 插画师 2011.4-2012.7 ?从事科普漫画的绘制,并担任漫画主笔 ?负责设定人物形象,整体风格,色彩等 ? 分配其他漫画师的工作,保证作品能按时并且高质量完成 职业技能 PS PS PS 自我评价 ?有扎实的美术基础和审美眼光,对平面设计有独特的思维能力 ?娴熟操作Photoshop 、Illustrator 、Indesin 等平面软件 ?坚持不懈的创作激情,能独立完成各项设计任务 ? 严格要求自己,待人热情,能吃苦耐劳,沟通,协调能力强 基本信息 院校: 美术学院 专业: 美术设计 学历: 本科 年龄: 24周岁 籍贯: 江苏 电话: 1234567890 邮箱: XXXXXX

硬件工程师面试题集(含答案-很全)

硬件工程师面试题集 (DSP,嵌入式系统,电子线路,通讯,微电子,半导体) 1、下面是一些基本的数字电路知识问题,请简要回答之。 (1) 什么是Setup和Hold 时间? 答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间。输入数据信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个T就是建立时间通常所说的SetupTime。如不满足Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。如果Hold Time 不够,数据同样不能被打入触发器。 (2) 什么是竞争与冒险现象?怎样判断?如何消除? 答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 (3) 请画出用D 触发器实现2 倍分频的逻辑电路 答:把D 触发器的输出端加非门接到D 端即可,如下图所示: (4) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求? 答:线与逻辑是两个或多个输出信号相连可以实现与的功能。在硬件上,要用OC 门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏OC 门,应在OC 门输出端接一上拉电阻(线或则是下拉电阻)。 (5) 什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别? 答:同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系.电路设计可分类为同步电路设计和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。异步电路具有下列优点:无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性。 (7) 你知道那些常用逻辑电平?TTL 与COMS 电平可以直接互连吗? 答:常用的电平标准,低速的有RS232、RS485、RS422、TTL、CMOS、LVTTL、LVCMOS、ECL、ECL、LVPECL 等,高速的有LVDS、GTL、PGTL、CML、HSTL、SSTL 等。 一般说来,CMOS 电平比TTL 电平有着更高的噪声容限。如果不考虑速度和性能,一般TTL 与CMOS 器件可以互换。但是需要注意有时候负载效应可能引起电路工作不正常,因为有些TTL 电路需要下一级的输入阻抗作为负载才能正常工作。 (6) 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、锁存器/缓冲器)

硬件电路设计基础知识

硬件电子电路基础

第一章半导体器件 §1-1 半导体基础知识 一、什么是半导体 半导体就是导电能力介于导体和绝缘体之间的物质。(导电能力即电导率)(如:硅Si 锗Ge等+4价元素以及化合物)

二、半导体的导电特性 本征半导体――纯净、晶体结构完整的半导体称为本征半导体。 硅和锗的共价键结构。(略) 1、半导体的导电率会在外界因素作用下发生变化 ?掺杂──管子 ?温度──热敏元件 ?光照──光敏元件等 2、半导体中的两种载流子──自由电子和空穴 ?自由电子──受束缚的电子(-) ?空穴──电子跳走以后留下的坑(+) 三、杂质半导体──N型、P型 (前讲)掺杂可以显著地改变半导体的导电特性,从而制造出杂质半导体。 ?N型半导体(自由电子多) 掺杂为+5价元素。如:磷;砷P──+5价使自由电子大大增加原理:Si──+4价P与Si形成共价键后多余了一个电子。 载流子组成: o本征激发的空穴和自由电子──数量少。 o掺杂后由P提供的自由电子──数量多。 o空穴──少子 o自由电子──多子 ?P型半导体(空穴多) 掺杂为+3价元素。如:硼;铝使空穴大大增加 原理:Si──+4价B与Si形成共价键后多余了一个空穴。 B──+3价 载流子组成:

o本征激发的空穴和自由电子──数量少。 o掺杂后由B提供的空穴──数量多。 o空穴──多子 o自由电子──少子 结论:N型半导体中的多数载流子为自由电子; P型半导体中的多数载流子为空穴。 §1-2 PN结 一、PN结的基本原理 1、什么是PN结 将一块P型半导体和一块N型半导体紧密第结合在一起时,交界面两侧的那部分区域。 2、PN结的结构 分界面上的情况: P区:空穴多 N区:自由电子多 扩散运动: 多的往少的那去,并被复合掉。留下了正、负离子。 (正、负离子不能移动) 留下了一个正、负离子区──耗尽区。 由正、负离子区形成了一个内建电场(即势垒高度)。 方向:N--> P 大小:与材料和温度有关。(很小,约零点几伏)

一级注册结构工程师基础考试需要准备什么及心得经验

1、复习班:参加与否视自己情况,在校生或者刚毕业没几年的大可自己复习,有总结题型、总复习作用。参加复习班之前,一定要大略看一遍教材,否则不如自己看。 2、教材:个人推荐天大版。建工版虽详细,但不适合短期复习。且天大版习题一般均为历年考题。 3、时间与心血:一两周的复习时间只对基础功扎实的人适用。 4、周云的题:一定要做一遍,通过做题总结与反思。 5、模拟题:找三套,考试前一个月做一遍。判断一下自己的水平,找到薄弱环节。 6、考试知识点:比如某科某章占几分,一定要统计出来,有重点的看,做到心中有数。来源有二:一为通过辅导班老师渠道;二为通过往年考题自己统计。 7、历年考题:一定要搞到最新的一套,有的书会附一套考题。 8、高数:占24分,重点。辅导班的老师讲课对基础薄弱的人可一周内提高5~10分。自己应作重点看一遍原书+周云习题。只要掌握各章分数分布,参照去看,即可得分,本门课一定要花时间重点去看,且必须大量做题。 9、物理:根据天大版看,做好题,题型一般不难,只是根据原理变化出题。 10、化学:严格掌握参考书各条规律,做好每一道习题并反思到化学规律上去。此门课最好听一下辅导班,有几个总结的公式是老师直接总结的最后结果,如自己算要10分钟左右,如Ksp与S的关系式等。本课关键是要弄懂化学原理并灵活运用。 11、理力:理科拿分的地方。学习班的老师会给你很大益处。 12、材料力学:很多部分要看一下原书。弄懂原书例题,做好周云习题。 13、流体力学:很多人没有学过这门课。实际上这门课只要花三周是最容易拿分的。(最好有一本原版教材看一遍,便于全面理解)天大版的教材很好,涉及了各方面,不要做太复杂的题,会有一道较复杂的而已。量纲分析一章较难,简单涉及以下即可。 14、建筑材料:主要拿分的地方。一定要把所找到的题做一遍,知道考点。因为天大版虽然很全,但这门课考点可能需要你一句一句的细看。不作全题是不行的。 15、电工学:即使不看书,对照考试手册,也会有4分左右可拿,连续两年如此,不知明年会否改革。 16、工程经济:换了新大纲,基本上全是计算题,要会做题,不是以前考概念题的样子了。 17、计算机:白给的分。考98了,数值方法删了,一般有一道较难的,正常人会得7分左右。建议:98题看一遍计算机应用基础培训教程(考工程师发的那本),程序语言看谭浩强版的FORTRAN程序设计(二级)教程。这门课程序方面听辅导班的收获不大。 18、结构力学:少看计算,多看概念,以分析为主。很多题是具有迷惑性的,看了结构原理不等于会用他做题。重点,占30分,一定要拿下。要看原书。 19、土力学:做结构的没有避开的,都熟悉。找清知识点分布,最好看一遍原书,今 年就有一道原书上原话的,辅导书就没有。 20、工程测量:一定要通过《做题》掌握好复习参考书各章内容。 21、混凝土、砌体、钢结构:少看计算,基本不考(2004年以前),均为概念性题,看一下原书(教材),以及规范那些概念和构造的东西。 22、施工:有不少概念题,按知识点复习。 23、试验:天大版+周云足已。 24、法规:把主要的几个法规(网上有),打印下来,考前几天浏览一遍,做几个题型了解一下即可。 25、模拟题:一定要做,通过模拟题掌握速度、自己答题的缺点、目前水平等。注意,很多题看似简单,但如不仔细审题,极易错误。一时马虎,考后后悔。 26、时间:基本上午没时间检查。下午2个小时答完,这个样子。 27、考试手册:数学公式很全,基本全有,可直接得几分;物理仅有几个基本公式(声强、速率分布、速率、碰撞频率、绝热做功表达式);化学几个(蒸气压渗透压、沸点、凝固点、尼乌斯、速率与温度、平衡常数与温度、能斯特、周期表、电极电势表);理力有汇交力系的合成、平衡方程、滑动摩擦、摩擦角、自

硬件工程师笔试题硬件工程师笔试题

硬件工程师面试试题 模拟电路 1、基尔霍夫定理的内容是什么?(仕兰微电子) 2、平板电容公式(C=εS/4πkd)。(未知) 3、最基本的如三极管曲线特性。(未知) 4、描述反馈电路的概念,列举他们的应用。(仕兰微电子) 5、负反馈种类(电压并联反馈,电流串联反馈,电压串联反馈和电流并联反馈);负反馈的优点(降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用)(未知) 6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子) 7、频率响应,如:怎么才算是稳定的,如何改变频响曲线的几个方法。(未知) 8、给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸) 9、基本放大电路种类(电压放大器,电流放大器,互导放大器和互阻放大器),优缺点,特别是广泛采用差分结构的原因。(未知) 10、给出一差分电路,告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知) 11、画差放的两个输入管。(凹凸) 12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的运放电路。(仕兰微电子) 13、用运算放大器组成一个10倍的放大器。(未知) 14、给出一个简单电路,让你分析输出电压的特性(就是个积分电路),并求输出端某点的 rise/fall时间。(Infineon笔试试题) 15、电阻R和电容C串联,输入电压为R和C之间的电压,输出电压分别为C 上电压和R上电压,要求制这两种电路输入电压的频谱,判断这两种电路何为高通滤波器,何为低通滤波器。当RC<

结构工程师工作心得3篇

结构工程师工作心得3篇 结构工程师分两大类:工民建方向的结构工程师及桥梁结构工程师。下面是结构工程师工作心得,希望大家喜欢。 篇一:结构工程师工作心得 xx项目从XX年4月中旬正式施工到现在,其中制管车间门架式钢结构总面积9820㎡,预留仓库门架式钢结构总面积3840㎡,主体分别于XX年6月初,XX年10月中旬全线投入使用,这成绩与公司的正确领导及项目部全体员工的辛苦劳动是分不开的,也是我们设计部、物资部、工程部等公司上下团结协作的结果。在工程的整体建设过程中,也深刻认识到团队合作的重要性,一些自身的不足,团队的融洽度等等都是影响工程顺利进行的关键因素。为此,现将工程工作总结如下: 一、工期进度方面 工程在建前期,在公司上下一致的努力下,整体运作良好,工程从安全,质量,进度等各方面呈现良好趋势,但是原材料的加工好坏是一项重要环节,为此在材料进场过程中,对其材料的审核验收关系到工程安全、进度等重大环节。(材料常出现的问题:1,材料与原图纸不符。参照图纸逐一检验,确保材料的无误性;其次原材料在加工生产过程中公司加大力度对其进行监督以确保材料的正确生产为之后的不必要麻烦做好保证。2,

原材料进场相应资料不完善。建议在配发材料过程中,组织相应资料人员准备相应资料随车配发。3,做好图纸会审,原图设计的常理见识可能有时会与现场安装生产相冲突,造成后期现场变更,误工误时)鉴于以上,我希望能在工地开工之前,集公司相应领导,设计部,物资部,工程部(建议施工队在条件允许的情况下同会)等相应负责人召开一个"工前会议",针对图纸、合同、原材料采集、材料配发统筹,设计技术,现场管理问题做一个全方位的分析、统筹、商榷,划分相应职责,团结团队力量。 在基础施工中,天气等不可抗拒因素,是影响整体工程顺利完工的最大的绊脚石,为此现场管理者要根据现场实际情况,甲方,天气等因素做好相应调整,合理安排施工进度、编制切实有效的进度赶超制度措施。在此,我也深刻认识到自身的不足,面对阴雨天气不能合理组织安排工人做好后期工程进度的准备工作,相应的在条件允许的情况下就造成了工期的相应顺延,工程进度加紧时,相应的突击赶超工期也是我自身管理经验的不足,不能合理有效的调配工人全面落实,所以在以后的工作中有很多地方需要学习以待长进。 二、工程施工安全方面 现场施工要能够真正意识到安全生产是企业和个人铸就中太精品的前提和保障。能够认识做到"以人为本,安全第一"的社会态度,能够做到安全设施的投入、安全教育、预防为主的重要性和必要性。在工程开工前期,做好工人安全教育工作,签订相应的劳务合同,安全交底,时刻牢记安全意识,xx预留仓库项目中途施工过程中出现的工人施

硬件工程师个人简历模板

硬件工程师个人简历模板 硬件工程师个人简历不会写,那么小编为你提供一篇模板,希望你可以从中学习! 个人基本简历 姓 名:国籍:中国 目前所在地:广州民族:汉族 户口所在地:陆丰身材:170 cm62 kg 婚姻状况:未婚年龄:24 岁 培训认证:诚信徽章: 求职意向及工作经历 人才类型:普通求职 应聘职位:市场/营销推广经理/主管:商务代表、硬件工程师:销售顾问、其它类: 工作年限: 3 职称:中级 求职类型:全职可到职日期:随时月薪要求:XX--3500 希望工作地区:

广州惠州 个人工作经历:公司名称:广东省黄金公司起止年月:XX-09 ~XX-01 公司性质:私营企业所属行业:金融,保险 担任职务:投资顾问 工作描述: 1、开发个人以及企业黄金t+d业务客户投资理财。 2、分析国际黄金和国内黄金整个行情走势. 3、协助客户进行交易操盘的买卖. 4、外汇和股票有一定的操盘经验.(实盘) 离职原因:个人原因 公司名称:中企动力起止年月:XX-08 ~XX-08 公司性质:股份制企业所属行业:电子商务 担任职务:商务代表 工作描述: 1、开发电子商务企业客户. 2、开发客户在google上推广.

3、代理中国企业网的网络商标 离职原因:个人原因 公司名称:基业电脑起止年月:XX-08 ~XX-08 公司性质:私营企业所属行业:计算机业 担任职务:销售顾问 工作描述: 1、负责计算机软硬件外设备以及lenovo pc和笔记本品牌的销售; 2、负责大客户跟踪维护服务和开拓企业客户市场; 3、管理整个店面员工销售和产品培训; 4、协助老板处理财务货款回收以及公司的大小事务. 离职原因:个人原因 教育背景 毕业院校:中央人民广播电视大学 最高学历:大专毕业日期:XX-07-01 所学专业一:计算机应用所学专业二:受教育培训经历:起始年月终止年月学校专业获得证书证书编号

硬件工程师必须掌握基础

第一部分.硬件工程师必须掌握基础知识与经验精华 目的:基于实际经验与实际项目详细理解并掌握成为合格的硬件工程师的最基本知识。成为合格的硬件工程师的必备知识,全部来源于工程实践的实际要求. 1) 基本设计规范 2) CPU基本知识、架构、性能及选型指导(MIPS,POWERPC,X86) 3) MOTOROLA公司的PowerPC系列基本知识、性能详解及选型指导 4) 网络处理器(INTEL、MOTOROLA、IBM)基本知识、架构、性能及选型 5) 多核CPU的基础知识及典型应用 6) 常用总线的基本知识、性能详解(总线带宽、效率等) 7) 各种存储器详细性能介绍,设计要点及选型指导(DDR I,DDR II,L2 CACHE) 8) DATACOM、TELECOM常用物理层接口芯片基本知识、性能、设计要点及选型指导 9) 常用器件选型指导 10)FPGA、CPLD、EPLD的详细性能、设计要点及选型指导 11)VHDL or Verilog HDL 12)网络基础:交换,路由 13)国内大型硬件设备公司的硬件研发规范和研发流程介绍: 第二部分.硬件开发工具 目的:“工欲善其事,必先利其器”,熟练使用业界最新、最流行的专业设计工具,才可完成复杂的硬件设计。为了让学员对自己的培训投资能够物超所值,我们不会象某些培训机构那样, 将大量时间浪费在工具的使用上面,课堂上我们将基本不讲授这些工具的使用方法,而是希望学员能够通过自己在课下学习,此部分我们只进行课堂上的关键部分的指导,本部分不是课程的重点内容,虽然工具的使用对于成为合格的硬件工程师是必须和必备的技能; 1) INNOVEDA公司的ViewDraw,PowerPCB,Cam350 2) CADENCE公司的OrCad,Allegro,Spectra 3) Altera公司的MAX+PLUS II 4) XILINX公司的FOUNDATION、ISE 第三部分.硬件总体设计及原理图设计的核心经验与知识精华 此部分,讲师将依据国内著名硬件设备公司的产品开发流程,以基于高速总线结构和高端CPU的几个硬件开发项目为主线,将详细、深入、专业地讲解、剖析硬件总体设计和原理设计的核心经验和知识精华,把业内一些“概不外传”的经验与精髓传授给学员。我们希望通过"真正的经验传授"使你迅速成长为优秀的硬件总体设计师; 核心要点: 1)原理图设计全部经验揭密2) 原理图检查checklist 3) 设计理念的根本改变:“纸上”作业4) 结合已经批量转产的高端产品的原理图(原件)进行讲解 1) 产品需求分析 2) 开发可行性分析 3) 系统方案调研,给出我们自己总结的、非常实用有效的、相关的检查项, 4) 硬件总体设计的检查: checklist 5) 总体架构,CPU选型,总线类型 6) 通信接口类型选择 7) 任务分解

2021年硬件工程师的个人简历

硬件工程师的个人简历硬件工程师的个人简历模板 姓名: 性别:男 年龄:25 婚姻状况:已婚 身高:180CM 体重:65KG 籍贯:浙江 现所在地:杭州 工作经验:应届毕业生

意向岗位:硬件开发经理/硬件开发工程师/硬件工程师;数据库开发与管理;单片机/DSL/DSP/底层软件开发 求职类型:全职 到岗时间:面议 期望工作地点:河北 1.热衷于电子产品的拆装,认真严谨,具有较强的动手能力。乐于帮助别人,喜欢参与解决人们共同关心的社会问题,渴望发挥自己的社会作用;具有很好的数字和计算能力,乐于、安排事务;还具有数学、抽象思维和科学研究能力,肯动脑,善思考,喜欢解决问题; 2.比较看重社会义务和社会道德,乐观开朗,有责任心,善于合作,做事利索、有耐性,工作踏实、忠诚可靠,求知欲强。 3.有2年实际驾龄,能开车。 xx年9月~xx年6月河北建筑工程学院电子信息工程本科

获得证书:全国计算机等级考试三级、英语等级六级 课程描述:高等数学、线性代数、概率与统计、离散数学,大学物理、信号与系统、英语、电路分析、电子技术基础、C语言、Java基础设计、高频电子技术、电子测量技术、通信技术、自动检测技术、网络与办公自动化技术、多媒体技术、单片机技术、电子系统设计工艺、电子设计自动化(EDA)技术、数字信号处理(DSP)技术、操作系统(linux)、微机原理、单片机原理及应用、ARM嵌入式系统、自动控制、传感器原理与应用、电子电工实习等课程 xx年7月~xx年8月****机械制造公司 公司性质:外资企业 行业类别:机械制造、机电设备、重工业 担任职位:计划/调度/协调管理 工作描述:工作描述:电梯设备的安装调试,保养,处理日常运维中设备出现的故障,填写故障报告等。 工作职责描述:

电路硬件设计基础

1.1电路硬件设计基础 1.1.1电路设计 硬件电路设计原理 嵌入式系统的硬件设计主要分3个步骤:设计电路原理图、生成网络表、设计印制电路板,如下图所示。 图1-1硬件设计的3个步骤 进行硬件设计开发,首先要进行原理图设计,需要将一个个元器件按一定的逻辑关系连接起来。设计一个原理图的元件来源是“原理图库”,除了元件库外还可以由用户自己增加建立新的元件,用户可以用这些元件来实现所要设计产品的逻辑功能。例如利用Protel 中的画线、总线等工具,将电路中具有电气意义的导线、符号和标识根据设计要求连接起来,构成一个完整的原理图。 原理图设计完成后要进行网络表输出。网络表是电路原理设计和印制电路板设计中的一个桥梁,它是设计工具软件自动布线的灵魂,可以从原理图中生成,也可以从印制电路板图中提取。常见的原理图输入工具都具有Verilog/VHDL网络表生成功能,这些网络表包含所有的元件及元件之间的网络连接关系。 原理图设计完成后就可进行印制电路板设计。进行印制电路板设计时,可以利用Protel 提供的包括自动布线、各种设计规则的确定、叠层的设计、布线方式的设计、信号完整性设计等强大的布线功能,完成复杂的印制电路板设计,达到系统的准确性、功能性、可靠性设计。 电路设计方法(有效步骤) 电路原理图设计不仅是整个电路设计的第一步,也是电路设计的基础。由于以后的设计工作都是以此为基础,因此电路原理图的好坏直接影响到以后的设计工作。电路原理图的具体设计步骤,如图所示。

图1-2原理图设计流程图 (1)建立元件库中没有的库元件 元件库中保存的元件只有常用元件。设计者在设计时首先碰到的问题往往就是库中没有原理图中的部分元件。这时设计者只有利用设计软件提供的元件编辑功能建立新的库元件,然后才能进行原理图设计。 当采用片上系统的设计方法时,系统电路是针对封装的引脚关系图,与传统的设计方法中采用逻辑关系的库元件不同。 (2)设置图纸属性 设计者根据实际电路的复杂程度设置图纸大小和类型。图纸属性的设置过程实际上是建立设计平台的过程。设计者只有设置好这个工作平台,才能够在上面设计符合要求的电路图。 (3)放置元件 在这个阶段,设计者根据原理图的需要,将元件从元件库中取出放置到图纸上,并根据原理图的需要进行调整,修改位置,对元件的编号、封装进行设置等,为下一步的工作打下基础。 (4)原理图布线 在这个阶段,设计者根据原理图的需要,利用设计软件提供的各种工具和指令进行布线,将工作平面上的元件用具有电气意义的导线、符号连接起来,构成一个完整的原理图。 (5)检查与校对 在该阶段,设计者利用设计软件提供的各种检测功能对所绘制的原理图进行检查与校对,以保证原理图符合电气规则,同时还应力求做到布局美观。这个过程包括校对元件、导线位置调整以及更改元件的属性等。 (6)电路分析与仿真 这一步,设计者利用原理图仿真软件或设计软件提供的强大的电路仿真功能,对原理图的性能指标进行仿真,使设计者在原理图中就能对自己设计的电路性能指标进行观察、测试,从而避免前期问题后移,造成不必要的返工。

结构工程师工作总结

结构工程师技术工作总结 本人1988 年7 月毕业于重庆交通学院结构工程系桥梁工程专业,本科学历,学士学位,同年8 月分配到一局五公司,1999 年10 月取得高级工程师任职资格。参加工作以来一直生活工作在施工第一线,曾担任过技术员、工程办公室主任、项目技术负责人、项目经理、技术科科长、国外工程项目副经理、公司副处长、总工程师等职务。在各级领导及同行的帮助下,多年来在工程技术、施工方面取得了一些经验与进步,现总结如下: 刚参加工作,在京榆路改建北京段白庙项目部,负责技术办公室的内业工作,参与施工组织设计的编制、临时设施的结构设计。实习期满后,即下工区负责当时全国最大跨径44.5mT 梁的预制和吊装工作。由于吊装设备双导梁架桥机为租用设备,需根据梁长、梁重等技术指标对其进行改造。通过查阅大量资料,虚心请教专家,反复进行验算论证,在广大职工的配合下,按期完成了架桥机的改造工作,并顺利通过荷载试验,保证了工程安全和工期的要求,自己在工作中也学到起重吊装等方面的一些经验和相关知识。 在怀柔大屯铁路立交的工程任工程技术负责人,该工程地处怀柔车站,桥梁横跨七道铁轨,工程安全要求高。该地

区为全砂砾地层,且地下水位高,钻孔桩施工难度大。在全体技术人员的努力下,请教多方专家,精心研究,积极研讨,顺利安全地完成了工程施工,并获业主好评。 1992 年因工作需要调到北京首都机场高速公路大山子立交工程项目,任工程办公室主任,主要负责施工方案的制定,支架、模板临时工程的设计,工程施工计划及形象进度安排等。在工期紧、任务重的情况下,潜心钻研,拿出第一手施工设计数据,同时集思广益,组织施工技术人员针对施工中的具体环节进行讨论研究,集集体之智慧,同时也开拓众人的思路,起到了良好的模范作用,营造了积极、民主的工作环境,对工程的技术创新、新技术的应用和施工生产的顺利进行做出了应有的贡献。该工程荣获了建设部优质样板工程和交通部优质工程一等奖。 1994 年底,山西省太旧高速公路兴建,我被任命为五公司武宿立交枢纽工程项目经理。该工程人手少、设备少、技术力量弱、人员年轻,是五公司第一个出京项目,管理难度大,工期紧(10 个月完成近5 千万的工程量)。在这种情况下,我既要忙于项目的施工管理,又要亲自主持大的方案设计。从部门的紧密合作入手,充分调动既有人员的工作热情,科学合理地安排施工,经济快捷地完成了主桥的施工方案设计,在全线起到了示范作用。在基础沉降、支架设计和模板设计上形成了多篇总结,且为兄弟单位所借鉴,外观

电子硬件工程师个人简历范文

电子硬件工程师个人简历范文导读:本文是关于电子硬件工程师个人简历范文,希望能帮助到您! 简历的外表不一定要很华丽,但它至少要清楚醒目。审视一下简历的空白处,用这些空白处和边框来强调你的正文,或使用各种字体格式,如斜体、大写、下划线、首字突出、首行缩进或尖头等办法,要用电脑来打印你的简历。 尽量倒你的简历简短,有可能只使用一张纸。雇主般只会花30秒来扫视一下你的简历,然后决定是否要面试你,所以简历越简练精悍效果越好。如果你有很长的职业经历,一张纸写不下,试着写出最近57年的经历或组织出一张最有说服力的简历,删除那些无用的东西。 个人信息 姓名: 性别:女 出生日期:1984-11-1 婚姻状况:未婚民族:汉族 身高:165CM 学历:本科 毕业时间:2006年7月 职业概况/求职意向 现从事行业:电子微电子

现从事职业:电子工程师/技术员 现职位级别:中级职位(两年以上工作经验) 工作年限:2年以上 目前薪水:海外 工作经历:有 期望工作性质:全职 期望工作地区:上海 期望从事行业:电子微电子 期望从事职业:电子硬件工程师 到岗时间:2009-4-18 自我评价 1、3年的量产开发经验; 2、学习新东西的能力强; 3、乐观的性格; 4、很强的团队合作精神; 5、坚信自信源于实力,奇迹源于梦想。 教育背景 学校名称:黑龙江工程学院(2002年9月-2006年7月) 专业名称:电子信息工程 学历:本科 工作经验 公司名称:上海乐金广电电子有限公司(2006年7月-至今) 所属行业:电子微电子公司性质:中外合营(合资。合作) 职位名称:硬件工程师

工作描述: 1、新品开发阶段到公司总部参与开发(个人强项是AVpart和regulatorpart); 2、新品投入前的新品教育; 3、产品量产过程中的技术支持; 4、整个产品的CI活动进行。 语言能力 英语熟练 项目经验 项目名称:机顶盒新品开发(2007年2月-2007年5月) 项目描述: 1、此项目是开发一款面向美国市场的机顶盒; 2、目的是配合美国的09年电视数字化; 3、主要是实现模拟电视可以收看地面广播的数字电视的愿望。 责任描述: 1、参与音视频部分的电路设计; 2、参与regulator部分的电路设计; 3、整个系统的调试。 所获证书 黑龙江省普通高校优秀毕业生2006年6月 全国计算机等级二级2005年12月 大学英语六级2005年3月 自我评价 为人乐观开朗、正直,严以律人,以诚待人,平凡而真实。

常见硬件工程师笔试题标准答案

硬件工程师笔试题 一、电路分析: 1、竞争与冒险 在组合逻辑中,在输入端的不同通道数字信号中经过了不同的延时,导致到达该门的时间不一致叫竞争。因此在输出端可能产生短时脉冲(尖峰脉冲)的现象叫冒险。 常用的消除竞争冒险的方法有:输入端加滤波电容、选通脉冲、修改逻辑设计等。 2、同步与异步 同步逻辑就是时钟之间有固定的因果关系。异步逻辑就是各时钟之间没有固定的因果关系。同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。 异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其它的触发器的状态变化不与时钟脉冲同步。 异步电路不使用时钟脉冲做同步,其子系统就是使用特殊的“开始”与“完成”信号使之同步 同步就就是双方有一个共同的时钟,当发送时,接收方同时准备接收。异步双方不需要共同的时钟,也就就是接收方不知道发送方什么时候发送,所以在发送的信息中就要有提示接收方开始接收的信息,如开始位,结束时有停止位 3、仿真软件:Proteus 4、Setup 与Hold time Setup/hold time 就是测试芯片对输入信号与时钟信号之间的时间要求。建立时间就是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就就是建立时间-Setup time、如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间就是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time不够,数据同样不能被打入触发器。 5、IC设计中同步复位与异步复位的区别 同步复位在时钟沿采集复位信号,完成复位动作。异步复位不管时钟,只要复位信号满足条件,就完成复位动作。异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。 6、常用的电平标准 TTL: transistor-transistor logic gate晶体管-晶体管逻辑门 CMOS:Complementary Metal Oxide Semiconductor互补金属氧化物半导体 LVTTL(Low Voltage TTL)、LVCMOS(Low Voltage CMOS):3、3V、2、5V RS232、RS485 7、TTL电平与CMOS电平

硬件基础知识

第三章硬件基础知识学习 通过上一课的学习,我们貌似成功的点亮了一个LED小灯,但是还有一些知识大家还没有 彻底明白。单片机是根据硬件电路图的设计来写代码的,所以我们不仅仅要学习编程知识,还有硬件知识,也要进一步的学习,这节课我们就要来穿插介绍电路硬件知识。 3.1 电磁干扰EMI 第一个知识点,去耦电容的应用,那首先要介绍一下去耦电容的应用背景,这个背景就是电磁干扰,也就是传说中的EMI。 1、冬天的时候,尤其是空气比较干燥的内陆城市,很多朋友都有这样的经历,手触碰到电脑外壳、铁柜子等物品的时候会被电击,实际上这就是“静电放电”现象,也称之为ESD。 2、不知道有没有同学有这样的经历,早期我们使用电钻这种电机设备,并且同时在听收音机或者看电视的时候,收音机或者电视会出现杂音,这就是“快速瞬间群脉冲”的效果,也称之为EFT。 3、以前的老电脑,有的性能不是很好,带电热插拔优盘、移动硬盘等外围设备的时候,内部会产生一个百万分之一秒的电源切换,直接导致电脑出现蓝屏或者重启现象,就是热插拔的“浪涌”效果,称之为Surge... ... 电磁干扰的内容有很多,我们这里不能一一列举,但是有些内容非常重要,后边我们要一点点的了解。这些问题大家不要认为是小问题,比如一个简单的静电放电,我们用手能感觉到的静电,可能已经达到3KV以上,如果用眼睛能看得到的,至少是5KV了,只是因为 这个电压虽然很高,电量却很小,因此不会对人体造成伤害。但是我们应用的这些半导体元器件就不一样了,一旦瞬间电压过高,就有可能造成器件的损坏。而且,即使不损坏,在2、3里边介绍的两种现象,也严重干扰到我们正常使用电子设备了。 基于以上的这些问题,就诞生了电磁兼容(EMC)这个名词。这节课我们仅仅讲一下去耦

2017年度结构工程师年终总结

2017年年终总结 各位领导,同事: 忙碌而充实的2017已经过完,我在公司的结构工程师岗位已经呆了将近2年,认真回顾本年的工作。在自己的努力,领导的带领,指导,同事的协助,支持下,充分发挥自身岗位职能,改进工作方法,提高工作效率。工作上有了进步,但还存在一些不足。下面我从个人态度及完成情况,自身存在问题与不足,分析存在问题原因及新一年的努力方向四个方面做自我总结。 一.个人工作态度及工作任务完成情况: 1.2017年我以认真负责,踏实勤恳的态度来面对手头工作,认真总结自己的工作方法,在工作之中我深刻体会到责任心与团队合作更是有效完成工作的前提。 2.基本每月按照自己的工作进度有条不絮的进行各项工作,从开始了解滑板车到细化分类具体了解童车,扭扭车的多种结构,这些拓宽了我的视野,提高了我对玩具车更多的认知。 3.在这段期间,工作上基本完成K1滑板车的样品工作,从前期的首样到后面的不断打样,此款滑板车的状态也越来越好,随时处于投模的状态;J1滑板车是后期从同事接手过来的项目,前期基本上状态已确定好并已投模,我主要是负责后期产品的问题改善,根据客户反馈意见和展会回馈改善点进行投模后的优化;目前改善点已提出,等待后续改模,及最后手头上还有在进行中的轮椅车助推器项目,这个项目由于各种原因被推迟了好久,直到年底才开始最终的打样,首轮样品已经被客户提出改

进意见,现在进行第二轮打样和做备用方案。 4.另外就是闲暇时间协助同事完成其它车型的部分结构,并对同事样品存在结构设计不完善之处,提出意见并进行修改,常和同事讨论不同车型结构利与弊,提升自己也利于新来同事的成长。 二.自身存在的问题与不足: 回想一年的工作时间,我个人认为存在以下很多不足: 1.工作方式单一。开拓创新意识薄弱。对童车实际运用结构设计存在经验不足,缺乏大胆创新的意识,再设计上缺乏全面的思考。 2.对产品的生产工艺流程不大了解。对不同材料的生产工艺还停留在浅显了解的阶段,对具体的加工工艺和成型过程模糊不清,缺乏系统全面的认知 3.每个阶段对自我总结方面做的不够全面。特别是对项目的时间控制节点也存在严重不足,对项目掌控力度存在不足。尽管在每段时间节点对工作进行定时汇总梳理,可是对自身每个阶段的经验不足没有及时的总结并改正。 三.存在问题: 1. 满足于完成领导交办的任务并按部就班的完成工作,忽略了工作的创新性,自身缺乏工作热情和动力。学习比较松懈,思想进取意识淡化,工作标准也随之降低,处理问题也是瞻前顾后。 2. 工作条理性不够。在很多时间比较仓促的情况下,事情多了,就出现工作调理不清晰的状况。尤其是设计到自己不熟悉的领域,导致工作进度缓慢。

相关文档
最新文档