数字电子技术

数字电子技术
数字电子技术

数字电子技术基础复习题

单选题:

1、由开关组成的逻辑电路如图所示,设开关A 、B 分别有如图所示为“0”和“1”两 个 状态,则 电灯HL 亮的逻辑式为( )。 (a) F =AB + (b) F =A +AB (c) F =+A

"1"

"1"

2、 数/模转换器的分辨率取决于( )。

(a) 输入的二进制数字信号的位数,位数越多分辨率越高。

(b) 输出的模拟电压的大小,输出的模拟电压越高,分辨率越高。 (c) 参考电压U R 的大小,U R 越大,分辨率越高。

3、下面三幅图中, 只有( ) 为正脉冲信号 。

0V

+3V

0V

0V

()

a ()

b ()

c -3 V -3 V

4、 逻辑电路如图所示,当 A=“0”,B=“1” 时,CP 脉冲来到后D 触发器( )。

(a) 具有计数功能 (b) 保持原状态 (c) 置“1”

B

5、逻辑状态表如下所示,指出 能实现该功能的逻辑部件是( )。 (a) 二进制译码器 (b) 十进制编码器 (c) 二进制编码器

6、 倒T 形电阻网络D/A 转换器是由( )组成。 (a) 倒T 形电阻网络和集成运算放大器 (b) 倒T 形电阻网络和触发器 (c) 倒T 形电阻网络和振荡器

7、某数/模转换器的输入为8

位二进制数字信号(D 7 ~ D 0),输出为0~25.5V 的模拟电 压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为( )。

(a) 0.1V (b) 0.01V (c) 0.001V 8、 逻辑电路如图所示,它具有( )。 (a) D 触发器功能 (b) T 触发器功能 (c) T ' 触发器功能

9、 逻辑电路如图所示,输入为X ,Y ,它的功能是( )。

(a) 同步 RS 触发器 (b) JK 触发器 (c) 基本RS 触发器

Y

X

Q

10、逻辑电路 图所示,A=“0”时,C 脉冲来到后JK 触发器( ) (a) 具有计数功能 (b) 置“0” (c) 置“1”

A

11、下列逻辑式中,正确的“ 或”逻辑式是( ) (a) 1011=+ (b) 112+= (c) 111=+

12、 逻辑门电路的逻辑符号如图所示, 能实现 F =A +B 逻辑功能的是( ) 。

&

A

F

B

≥1

A F

B

=1

A F

B

()

a ()

b ()

c

13、下列逻辑式中,正确的“ 与非”逻辑式是( ) (a) B A F += (b) F =A +B

(c) B A F ?=

14、下列具有记忆功能的逻辑电路( ) (a) 译码器 (b) 触发器 (c) 编码器 15、

(a) 与非门 (c) 异或门

16.逻辑函数表达式ABC BC A C B A F ++=的最简与或表达式为( )。

(a) BC BC A F += (b) AC C B F += (c) BC AC F +=

17.已知某个逻辑门电路输入A 、B 和输出F 的波形 如图1-3所示,则该逻辑门为( )。

(a) 同或门 (b) 或门 (c) 异或门

A

B

F

图1-3

18.十六路数据选择器的地址输入(选择控制)端有( )个。

(a) 16 (b) 4 (c) 8

19.JK 触发器电路如图1-4(a )所示,Q 的初始状态

为0,在CP 脉冲的作用下Q 的波形为图1-4(b ) 中的波形( )。

(a) a (b) b (c) c

20.下降沿触发的D 触发器,其输出Q 与输入D 连接,触发器初始状态为0,在CP 脉冲作用,输出Q 的波形为下图中的波形( )

答案:

1. (c )

2. (a )

3. (a )

4. (a )

5. (c )

6. (a )

7. (a )

8. (a )

9. (b ) 10. (a )11. (c )12. (b ) 13. (c ) 14. (b ) 15. (b )16. (c )17. (c )18. (b )19. (a )20. (a )

电路如图所示,“1”表示开关闭合,“0”则表示断开;“1”表示灯F 亮,“0”则表示灯熄。试写出F 的逻辑式。

Q

Q

a

b c

CP (a)(b)

Q 图

1-4CP

Q

Q Q (a) (b) (c)

CP

F

答案:

F C A B =+()

1.证明图示电路中的两个逻辑电路具有相同的逻辑功能;

2.写出改用与非门实现该逻辑电路的表达式。

1、B A B A F F +==21

2、B A B A F ?=

试写出图示逻辑电路的逻辑表达式,并化为最简与或式。

答案:

1

A B

2

(a)

(b)

C B A B A F ++=

某逻辑符号如图1所示,其输入波形如图2所示, (1)画出输出F 的波形;

(2) 列出其状态表并写出逻辑式 。

A

B

C

A B C

图1

图2

F

答案:

逻辑式: F ABC =

波形图:

A

B

C

F

o

时序逻辑电路如图所示,已知初始状态Q 1Q 0=00。 (1)试写出各触发器的驱动方程; (2)列出状态转换顺序表; (3)说明电路的功能;

答案:

(1)100Q Q D =,101Q Q D =; (2)00→10→01 (3)三进制移位计数器

已知逻辑电路如图(a )所示,触发器初始状态为0,其输入信号见图(b ), (1)写出输出Q 端的逻辑表达试; (2)试画出输出Q 端的波形。

(b)

C

(a)

CP

A B C

(1)C B AC K J +==;

(2) 第1、3、4个CP 脉冲下降沿时,触发器计数;第2个CP 脉冲下降沿时,触发器状态不变。

已知逻辑电路图CP 和A 的波形。试写出D ,J ,K 的逻辑式,画出波形图并列出

Q 0 Q 1 的状态表(设 Q 0,Q 1 的初始状态均为“0”)

答案:

逻辑式:D A Q J Q K =?==0

1""

状态表

由集成定时器555组成的电路如图所示,已知:R 1=R 2=100 k Ω,C =50μF 。 (1)说明电路的功能;

(2)计算电路的周期和频率。

答案:

(1)多谐振荡器电路 (2)T 1=7s , T 2=3.5s

逻辑电路如图所示,写出逻辑式并化简。

答案:

F A B BC CD =++()() 或F A B BC CD

BC D

=+=()

C

R R CC

u o

试用与非门设计一个组合逻辑电路,设有三个工作台A、B、C,要求:A工作,则C必须工作;B工作则C必须工作;C可单独工作。如不满足上述要求,则发出警报信号(A、B、C工作台工作及输出报警均用1表示)。

(1)写出输出报警的逻辑表达式;

(2)画出逻辑电路图。

AB

C

F=

A

B

+

=

+

=

+

C

A

A

B

C

C

C

B

B

C

A

C

已知全加器的状态表如下,分析说明能否用全加器构成一个3位表决器(少数服从多数),其功能是当输入量的多数为“1”时,输出为“1”,否则为“0”。对照下表说明,哪几个变量是输入(三位的表决意见),哪个变量是输出(表决

结果)?

答案:

可以用全加器实现3 位表决器。 因为3 位表决器要求三个输入中,输入两个“1” 以上输出为“1”。故输入为“A ,B ,C i -1” 输出由“C i ” 引出即可。

在图示时序逻辑电路中,已知各触发器初始状态皆为“0”。 (1)列出真值表; (2)说明电路功能。

(1)000→001→

(2)五进制移位计数器

逻辑电路图及A ,B ,K 和C 脉冲的波形如图所示,试对应画出J 和Q 的波形(设Q 的初始状态为“0”)。

A B

C

B

A

Q K J

答案:

C B A K J

Q

用二进制计算器74LS161和8选1数据选择器连接的电路如图所示, 试列出74LS161的状态表; 指出是几进制计数器; 写出输出Z 的序列。

答案:

(1)状态表如图所示 (2)十进制计数器

(3)输出Z 的序列是0010001100

"1"

逻辑电路如图所示,写出逻辑式,用摩根定律变换成“与 或”表达式,说明具有什么逻辑功能。

答案:

BC A BC A BC

A BC A F +==

由上式可看出,此逻辑电路功能为A 和BC 相异则F =1,为异或电路。

已知主从JK 触发器的C 脉冲和J 、K 的波形如图所示。试画出其输出Q 的波形(设Q 的初始状态为“0”)。

J

K Q

C

答案:

C Array J

K

Q

数字电子技术试题及答案

广东技术师范学院《数字电子技术》试卷及答案 一、填空题(每空1分,共20分) 1、 有一数码10010011,作为自然二进制数时,它相当于十进制数( 147 ),作为8421BCD 码时,它相当于十进制数( 93 )。 2、三态门电路的输出有高电平、低电平与( 高阻 )3种状态。 3.TTL 与非门多余的输入端应接( 高电平或悬空 )。 4.TTL 集成JK 触发器正常工作时,其d R 与d S 端应接( 高 )电平。 5、 已知某函数?? ? ? ?+??? ? ?++=D C AB D C A B F ,该函数的反函数 F =( D C B A D C A B ++ )。 6、 如果对键盘上108个符号进行二进制编码,则至少要(7)位二进制数码。 7、 典型的TTL 与非门电路使用的电路为电源电压为( 5 )V,其输出高电平为( 3、6 )V,输出低电平为( 0、35 )V, CMOS 电路的电源电压为( 3—18 ) V 。 8.74LS138就是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11 )根地址线,有( 16 )根数据读出线。 10、 两片中规模集成电路10进制计数器串联后,最大计数容量为(100 )位。 11、 下图所示电路中, Y 1=( Y 1=A 反B );Y 2 =( Y 2=A B 反+ A B ); (Y 3=A B ); Y 3 ( Y 3=A B 反 )。 12、 某计数器的输出波形如图1所示,该计数器就是( 5 )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( 低 )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个就是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1、 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( A ) 。 A.F(A,B,C)=∑m(0,2,4) B 、 (A,B,C)=∑m(3,5,6,7) C.F(A,B,C)=∑m(0,2,3,4) D 、 F(A,B,C)=∑m(2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出 012Y Y Y ??的值就是( C )。 A B Y 1 Y 2 Y 3

数字电子技术期末试题库

【数字电子技术】【试题库】 一、填空题 1.电子电路中的信号可分为两大类,即模拟信号和。 2.数字信号是时间上和上都不连续的信号。 3.十进制数176转换成二进制数为。 4.二进制数11010011转换成十进制数为。 5.所谓二-十进制编码,就是用若干位二进制码元按一定的规律排列起来表示十进制数的过程,也称为码。 6.目前,国际最通用的处理字母、专用符号和文字的二进制代码就是美国标准信息交换码,即码。 ?+?=。 7.二进制数的逻辑运算0111 8. 二进制数的逻辑运算11=。 ⊕=。 9. 二进制数的逻辑运算11 +?=。 10.利用逻辑代数公式,对右式进行化简,A A B ++?=。 11.利用逻辑代数公式,对右式进行化简,A B A B 12.逻辑代数的三条重要规则分别是代入规则、反演规则和。 13.由n个逻辑变量组成的不同最小项个数为个。 14.由n个变量组成的“与或”逻辑表达式,若其中每一项均是关于n个逻辑变量的最小项,则称这一表达式为。 15.利用卡诺图求解最简逻辑表达式时,需要画方格圈,其中有三条要求:将2n个值为1的方格划为一个方格圈,方格圈的数量应(越少/越多)越好,方格圈所含的方格数应(越少/越多)越好。 16.三极管作为开关元件,通常工作在截止区和。 17.集成门电路主要有TTL门电路和。 18.三态门电路的输出有高电平、低电平和共3种状态。 19.TTL集成门电路是由半导体构成的,由于它工作速度快,带负载和抗干扰能力强,因而在数字电路中应该广泛。 20.根据逻辑功能的不同特点,数字逻辑电路可以分为两大类:组合逻辑电路和。 21.在组合逻辑电路中,当输入信号改变状态时,输出端可能出现干扰脉冲,从而导致逻辑电路产生错误输出的现象,称为。 22.触发器有两种稳定状态,即0状态和。 23.RS触发器由两个门电路首尾相连构成。 24.为了避免基本RS触发器输出存在不确定的情况,对其输入端设置了相应的约束条件是。

数电期末模拟题及答案

《数字电子技术》模拟题一 一、单项选择题(2×10分) 1.下列等式成立的是( ) A 、 A ⊕1=A B 、 A ⊙0=A C 、A+AB=A D 、A+AB=B 2.函数F=(A+B+C+D)(A+B+C+D)(A+C+D)的标准与或表达式是( ) A 、F=∑m(1,3,4,7,12) B 、F=∑m(0,4,7,12) C 、F=∑m(0,4,7,5,6,8,9,10,12,13,14,15) D 、F=∑m(1,2,3,5,6,8,9,10,11,13,14,15) 3.属于时序逻辑电路的是( )。 A 、寄存器 B 、ROM C 、加法器 D 、编码器 4.同步时序电路和异步时序电路比较,其差异在于后者( ) A 、没有触发器 B 、没有统一的时钟脉冲控制 C 、没有稳定状态 D 、输出只与内部状态有关,与输入无关 5.将容量为256×4的RAM 扩展成1K ×8的RAM ,需( )片256×4的RAM 。 A 、 16 B 、2 C 、4 D 、8 6.在下图所示电路中,能完成01=+n Q 逻辑功能的电路有( ) 。 A 、 B 、 C 、 D 、 7.函数F=A C+AB+B C ,无冒险的组合为( )。 A 、 B=C=1 B 、 A=0,B=0 C 、 A=1,C=0 D 、 B=C=O 8.存储器RAM 在运行时具有( )。 A 、读功能 B 、写功能 C 、读/写功能 D 、 无读/写功能 9.触发器的状态转换图如下,则它是: ( ) A 、T 触发器 B 、RS 触发器 C 、JK 触发器 D 、D 触发器 10.将三角波变换为矩形波,需选用 ( ) A 、多谐振荡器 B 、施密特触发器 C 、双稳态触发器 D 、单稳态触发器 二、判断题(1×10分) ( )1、在二进制与十六进制的转换中,有下列关系: (1001110111110001)B =(9DF1)H ( )2、8421码和8421BCD 码都是四位二进制代码。 ( )3、二进制数1001和二进制代码1001都表示十进制数9。 ( )4、TTL 与非门输入采用多发射极三极管,其目的是提高电路的开关速度。 ( )5、OC 与非门的输出端可以并联运行,实现“线与”关系,即L=L 1+L 2 ( )6、CMOS 门电路中输入端悬空作逻辑0使用。 ( )7、数字电路中最基本的运算电路是加法器。 ( )8、要改变触发器的状态,必须有CP 脉冲的配合。

数字电子技术试卷A及答案

————————¤—————¤———————————装订线————————¤———————¤—————— 北华大学2006-2007学年第二学期 《数字电子技术》课程期末考试试卷(A 卷) 一、选择题(每题3分,共30分) 1.将十进制数3.125转换成二进制数,可以写成( A ) A .[11.001]2 B. [11.000100100101] 2 C. [0011.100] 2 D. [11.01] 2 2.函数))(( B A C B A D CD A B A Y +?++=可以写成( D ) A . B A Y = B. 1=Y C. D C B A Y = D. 0=Y 3. 试判断图示组合电路,在C=0时的逻辑功能为( D ) A .同或门 B .与门 C .与非门 D .或非门 4.一个N 选1 MUX 的输入地址码的位数是:( C ) A .N B .N 2 C .N 2log D .N 2ln 5.从触发器的工作特点来看,它是( A ) A. 双稳态电路 B. 单稳态电路 C. 无稳态触发电路 D. 多谐振荡电路 6. 若由JK 触发器连接成T 触发器,则可将( D ) A. J=K=1 B. J=1,K=0 C. J=K=T D. J=K=T 7. 多谐振荡器可以产生( A )波形。 A. 正弦波 B. 三角波 C. 矩形波 D. 锯齿波 8. 下列逻辑函数表达式中,不可能产生竞争冒险现象的是( C ) A . BC B A Y +?= B. ))(( C B B A Y ++= C. ABC C B A C B A Y ++??= D. C B AC Y += 9. 只能读出数据,不能更改数据的存储器是( B ) A .RAM B .ROM C .PROM D .EPPROM

数字电子技术基础期末考试试卷及答案1[1]

数字电子技术基础试题(一) 填空题: (每空1数字电子技术基础试题(一) 一、分,共10分) 1.(30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 1 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为12 条、数据线为 8 条。 二、选择题:(选择一个正确的答案填入括号内,每题3分,共30分) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:(C )图。

2.下列几种TTL电路中,输出端可实现线与功能的电路是(D)。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是(D )。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) B、D、通过电阻接V CC 4.图2所示电路为由555定时器构成的(A )。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路(C )。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是(A )。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、D、双积分A/D转换器 7.某电路的输入波形u I 和输出波形u O 如下图所示,则该电路为(C)。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用(C )。

数字电子技术期末复习题库及答案完整版

数字电子技术期末复习 题库及答案 HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】

第1单元能力训练检测题 一、填空题 1、由二值变量所构成的因果关系称为逻辑关系。能够反映和处理逻辑 关系的数学工具称为逻辑代数。 2、在正逻辑的约定下,“1”表示高电平,“0”表示低电平。 3、数字电路中,输入信号和输出信号之间的关系是逻辑关系,所以数字电路也称为逻辑电路。在逻辑关系中,最基本的关系是与逻辑、或逻辑和 非逻辑。 4、用来表示各种计数制数码个数的数称为基数,同一数码在不同数位所代表的 权不同。十进制计数各位的基数是10,位权是10的幂。 5、8421 BCD码和2421码是有权码;余3码和格雷码是无权码。 6、进位计数制是表示数值大小的各种方法的统称。一般都是按照进位方式来实现计数的,简称为数制。任意进制数转换为十进制数时,均采用按位权展开求和的方法。 7、十进制整数转换成二进制时采用除2取余法;十进制小数转换成二进制时采用 乘2取整法。 8、十进制数转换为八进制和十六进制时,应先转换成二进制,然后再根据转换 的二进数,按照三个数码一组转换成八进制;按四个数码一组转换成十六进制。 9、逻辑代数的基本定律有交换律、结合律、分配律、反演律和 非非律。 10、最简与或表达式是指在表达式中与项中的变量最少,且或项也最少。 13、卡诺图是将代表最小项的小方格按相邻原则排列而构成的方块图。卡诺图的画图规则:任意两个几何位置相邻的最小项之间,只允许一位变量的取值不同。 14、在化简的过程中,约束项可以根据需要看作1或0。 二、判断正误题 1、奇偶校验码是最基本的检错码,用来使用PCM方法传送讯号时避免出错。(对) 2、异或函数与同或函数在逻辑上互为反函数。 (对) 3、8421BCD码、2421BCD码和余3码都属于有权码。 (错) 4、二进制计数中各位的基是2,不同数位的权是2的幂。 (对)

数字电子技术基础习题及答案

数字电子技术试卷(1) 一.填空(16) 1.十进制数123的二进制数是 1111011 ;十六进制数是 7B 。 2.是8421BCD 码,其十进制为 861 。 3.逻辑代数的三种基本运算是 与 , 或 和 非 。 4.三态门的工作状态是 0 , 1 , 高阻 。 5.描述触发器逻辑功能的方法有 真值表,逻辑图,逻辑表达式,卡诺图,波形图 。 6.施密特触发器的主要应用是 波形的整形 。 7.设4位D/A 转换器的满度输出电压位30伏,则输入数字量为1010时的输出模拟电压为 。 8.实现A/D 转换的主要方法有 , , 。 三.化简逻辑函数(14) 1.用公式法化简- - +++=A D DCE BD B A Y ,化为最简与或表达式。 解;D B A Y +=- 2.用卡诺图化简∑∑= m d D C B A Y ),,,,()+,,,, (84210107653),,,(,化为最简与或表达式。 四.电路如图1所示,要求写出输出函数表达式,并说出其逻辑功能。(15) 解;C B A Y ⊕⊕=, C B A AB C )(1++=,全加器,Y 为和,1C 为进位。 五.触发器电路如图2(a ),(b )所示,⑴写出触发器的次态方程; ⑵对应给定波形画出Q 端波形(设初态Q =0)(15)

解;(1)AQ Q Q n +=- +1 , (2)、A Q n =+1 六.试用触发器和门电路设计一个同步的五进制计数器。(15) 七.用集成电路定时器555所构成的自激多谐振荡器电路如图3所示,试画出V O ,V C 的工作波形,并求出振荡频率。(15)

数字电子技术试题和答案(题库)

数字电子技术基础试题(一)一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设图1中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 图 1 2.下列几种TTL电路中,输出端可实现线和功能的电路是()。 A、或非门 B、和非门 C、异或门 D、OC门 3.对CMOS和非门电路,其多余输入端正确的处理方法是()。

A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。图2 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。图2 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如图 3所示,则该电路为()。 图3 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 D、10位D/A转换器

数电期末练习题

第一章数制与码制 一、单项选择题: 1. 十进制数32转换为二进制数为(C)A、1000 B、10000 C、100000 D、1000000 2. 二进制数转换为十六进制数为(D )A、FE1H B、FC2H C、7D1H D、7E1H 3. 十进制数36转换为8421BCD码为(C)A、00100100 B、00110100 C、00110110 D、 4. 一位十六进制数可以用(C )位二进制数来表示。A、1B、2C、4D、16 5. 十进制数25用8421BCD码表示为(B )。A、10 101 B、0010 0101 C、100101 D、10101 6.十进制数35转换为8421BCD码为(B )A、00100100 B、00110101 C、00100011 D、00110110 7.三位二进制数码可以表示的状态是( D )。A、2 B、4 C、6 D、8 8.十进制数25转换为二进制数为( D )。A、110001 B、10111 C、10011 D、11001 9.BCD代码为()表示的数为(594)10,则该BCD代码为()。 A、8421BCD码 B、余3 BCD码 C、5421BCD码 D、2421BCD码(C) 10.与二进制数00100011相应的十进制数是( B )。A、35 B、19 C、23 D、67 11. 是8421BCD码的是( B )。A、1010B、0101 C、1100 D、1101 12. 二进制数1101转换为十进制数为(D )A、10 B、11 C、12D、13 13. 比较数的大小,最大数为( C )A、(1 B、(51)10C、(34)16 =(52) 10 D、(43)8 14.把二进制数转换成十进制数为(A )A、150 B、96 C、82 D、159 15. 将十六进制数4FB转换为二进制数等于( C ) A、0B B、0B C、0 D、 16. 将数转换为十六进制数为( A )A、 B 、C、 D 2 17. 将十进制数130转换为对应的八进制数:( ) A、202 B、82 C、120 D、230 18. 二进制整数最低位的权是(c )A、0 B、2 C、02D、4 19. n位二进制整数,最高位的权是()A、n2B、1n2-C、1n2+D、2n2+ 20. 下列四个数中最大的数是( ) A、(AF)16 B、(0010)8421BCD C、()2 D、(198)10 21. 将代码()8421BCD转换成二进制数为(b) A、(01000011)2 B、(01010011)2 C、()2 D、(0001)2 22. 十进制数4用8421BCD码表示为:()A、100 B、0100 C、0011 D、11 23. 下列不同进位制中最大的是() A、(76)8 B、(1100101)2 C、(76)10 D、(76)16 24. 用8421码表示的十进制数45,可以写成() A、45 B、[101101]BCD C、[01000101]BCD D、[101101]2 25. 下列属于8421BCD码的是()A、1011B、1111C、0111D、1100 26. 下列不属于8421BCD码的是()A、0101B、1000C、0111D、1100 27. 下列四个数中最大的数是( )

数字电子技术基础1答案

数字电子技术基础 模拟卷1 一、单项选择题 1、将十进制数56转换成8421BCD 码应是: (D ) A 、(56)10= (0011 1000)8421BCD B 、(56)10= (0011 1001)8421BCD C 、(56)10= (0101 1000)8421BCD D 、(56)10= (0101 0110)8421BCD 2、使晶体三极管工作于饱和区的电压条件是: (C ) A 、发射结正偏,集电结反偏 B 、发射结反偏,集电结反偏 C 、发射结正偏,集电结正偏 D 、发射结反偏,集电结正偏 3、只有当两个输入变量的取值相同时,输出才为1,否则输出为0,这种逻辑关系叫做: (A ) A 、同或 B 、与非 C 、异或 D 、或非 4、在功能表中×的含义是: ( D ) A 、表示高电平 B 、表示低电平 C 、高低电平都不可以 D 、高低电平都可以 5、下列4个电路中能实现AB L 逻辑关系的是: ( C ) A A ≥1 & B B B A L 1 L =1 B A =1 A B C D 6、TTL 门电路理论上的逻辑低电平为: ( B ) A 、0V B 、0.3V C 、1.4V D 、1.8V 7、下列电路中不属于时序逻辑电路的是: (B ) A 、移位寄存器 B 、译码器 C 、随机存取存储器 D 、计数器 8、下列电路中无需外加触发信号就能自动产生方波信号的电路是: ( A ) A 、多谐振荡器 B 、单稳态触发器 C 、施密特触发器 D 、RS 触发器 9、下面对时序逻辑电路的描述不正确的是: (A ) A 、时序电路中任一时刻的输出信号仅取决于该时刻的输入信号。 B 、时序电路包含组合电路和存储电路两部分。 C 、时序电路中的存储电路是要记忆以前的状态,存储电路可由触发器组成。 D 、时序电路一般分为两大类:同步时序电路和异步时序电路

数字电子技术试卷及答案(1)

一、单项选择题(每小题1分,共15分) 在下列每小题的四个备选答案中选出一个正确的答案,并将其字母标号填入题干的括号内。 1.一位十六进制数可以用多少位二进制数来表示?( C ) A . 1 B . 2 C . 4 D . 16 2.以下电路中常用于总线应用的是( A ) A.T S L 门 B.O C 门 C. 漏极开路门 D.C M O S 与非门 3.以下表达式中符合逻辑运算法则的是( D ) A.C ·C =C 2 B.1+1=10 C.0<1 D.A +1=1 4.T 触发器的功能是( D ) A . 翻转、置“0” B. 保持、置“1” C. 置“1”、置“0” D. 翻转、保持 5. 存储8位二进制信息要多少个触发器(D ) A.2 B.3 C.4 D.8 6.多谐振荡器可产生的波形是( B ) A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 7.一个16选一的数据选择器,其地址输入(选择控制输入)端的个 数是( C ) A.1 B.2 C.4 D.16 8.引起组合逻辑电路中竟争与冒险的原因是( C ) A.逻辑关系错; B.干扰信号; C.电路延时; D.电源不稳定。 9.同步计数器和异步计数器比较,同步计数器的最显著优点是( A ) A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟C P 控制 10.N 个触发器可以构成能寄存多少位二进制数码的寄存器?( B ) A.N -1 B.N C.N +1 D.2N 11.若用J K 触发器来实现特性方程AB Q A Q n 1n +=+,则J K 端的方程应为 ( B )

A.J =A B ,K =B A B.J =A B ,K =B A C.J =B A +,K =A B D.J =B A ,K =A B 12.一个无符号10位数字输入的DA C ,其输出电平的级数是( C ) A.4 B.10 C.1024 D.100 13.要构成容量为4K ×8的RAM ,需要多少片容量为256×4的RAM ?( D ) A.2 B.4 C.8 D.32 14.随机存取存储器R A M 中的内容,当电源断掉后又接通,则存储器 中的内容将如何变换?( C ) A.全部改变 B.全部为1 C.不确定 D.保持不变 15.用555定时器构成单稳态触发器,其输出的脉宽为( B ) A.0.7RC ; B.1.1RC ; C.1.4RC ; D.1.8RC ; 二、多项选择题(每小题1分,共5分) 在下列每小题的四个备选答案中有二至四个正确答案,请将正确答案全部选出并将其字母标号填入题干的括号内;少选错选都不得分。 16.以下代码中,为无权码的是( C )( D )( )( ) A . 8421BCD 码 B . 5421BCD 码 C . 余三码 D . 格雷码 17.当三态门输出高阻状态时,以下说法正确的是( A )( B )( )( ) A.用电压表测量指针不动 B.相当于悬空 C.电压不高不低 D.测量电阻指针不动 18.已知F=A B +BD+CDE+A D ,下列结果正确的是哪几个?( A )( C )( )( ) A.F =D B A + B.F =D B A )(+ C.F =))((D B D A ++ D.F =))((D B D A ++ 19.欲使J K 触发器按Q n +1=Q n 工作,可使J K 触发器的输入端为以下哪几种情况?( A )( B )( D )( ) A.J =K =0 B.J =Q,K =Q C.J =Q ,K =Q D.J =Q,K =0

数字电子技术-4套期末试卷-含答案

《数字电子技术基础》(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分)

《数字电子技术》期末考试题及答案(经典)

xxx~xxx学年第x学期 《数字电子技术》期末复习题 第一部分题目 一、判断题(每题2分,共30分。描述正确的在题号前的括号中打“√”,错误的打“×”)【】1、二进制有0 ~ 9十个数码,进位关系为逢十进一。 【】2、(325)8 >(225)10 【】3、十进制数整数转换为二进制数的方法是采用“除2取余法”。 【】4、在二进制与十六进制的转换中,有下列关系:(100111010001)2=(9D1)16 【】5、8421 BCD码是唯一能表示十进制数的编码。 【】6、十进制数85的8421 BCD码是101101。 【】7、格雷码为无权码,8421 BCD为有权码。 【】8、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 【】9、逻辑变量的取值,1比0大。 【】10、在逻辑代数中,逻辑变量和函数均只有0和1两个取值,且不表示数量的大小。【】11、逻辑运算1+1=1 【】12、逻辑运算A+1+0=A 【】13、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 【】14、在时间和幅度上均不连续的信号是数字信号,所以语音信号是数字信号。 【】15、逻辑函数的运算次序为:先算括号内,后算括号外;先求与,再求或,最后求非。【】16、AB A C BC AB A C ++=+ 【】17、逻辑函数表达式的化简结果是唯一的。 【】18、逻辑真值表、逻辑表达式、逻辑图均是逻辑关系的描述方法。 【】19、n个变量组成的最小项总数是2n个。 【】20、逻辑函数的化简方法主要有代数化简法和卡诺图化简法。 【】21、逻辑函数化简过程中的无关项一律按取值为0处理。 【】22、数字电路中晶体管工作在开关状态,即不是工作在饱和区,就是工作在截止区。【】23、TTL或非门的多余输入端可以接高电平。 【】24、某一门电路有三个输入端A、B、C,当输入A、B、C不全为“1”时,输出Y为“0”,输入A、B、C全为高电平“1”时,输出Y为“1”,此门电路是或门电路。【】25、将三输入与非门中的两个输入端都接高电平,就可以实现非门功能。 【】26、基本的逻辑关系有与、或、非三种,其实现单元电路分别为与非门和或非门两种。【】27、CMOS门电路的输入电流大于TTL门电路的输入电流。 【】28、组合逻辑电路的基本组成单元是门电路。 【】29、组合电路没有记忆功能。 【】30、组合电路是一种具有记忆功能的逻辑电路。

数字电子技术试卷及答案五套

数字电子技术试卷 一、选择题: A组: 1.如果采用偶校验方式,下列接收端收到的校验码中,( A )是不正确的 A、00100 B、10100 C、11011 D、11110 2、某一逻辑函数真值表确定后,下面描述该函数功能的方法中,具有唯一性的是(B)A、逻辑函数的最简与或式B、逻辑函数的最小项之和 C、逻辑函数的最简或与式 D、逻辑函数的最大项之和 3、在下列逻辑电路中,不是组合逻辑电路的是(D) A、译码器 B、编码器 C、全加器 D、寄存器 4、下列触发器中没有约束条件的是(D) A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 5、555定时器不可以组成D。 A.多谐振荡器 B.单稳态触发器 C.施密特触发器 D.J K触发器 6、编码器(A)优先编码功能,因而(C)多个输入端同时为1。 A、有 B、无 C、允许 D、不允许 7、(D)触发器可以构成移位寄存器。 A、基本RS触发器 B、主从RS触发器 C、同步RS触发器 D、边沿D触发器 8、速度最快的A/D转换器是(A)电路 A、并行比较型 B、串行比较型 C、并-串行比较型 D、逐次比较型 9、某触发器的状态转换图如图所示,该触发器应是( C ) A. J-K触发器 B. R-S触发器 C. D触发器 D. T触发器 10.(电子专业作)对于VHDL以下几种说法 错误的是(A ) A VHDL程序中是区分大小写的。 B 一个完整的VHDL程序总是由库说明部分、实体和结构体等三部分构成 C VHDL程序中的实体部分是对元件和外部电路之间的接口进行的描述,可以看成是定义元件的引脚 D 结构体是描述元件内部的结构和逻辑功能 B组: 1、微型计算机和数字电子设备中最常采用的数制是--------------------------------( A ) A.二进制 B.八进制 C. 十进制 D.十六进制 2、十进制数6在8421BCD码中表示为-------------------------------------------------( B ) A.0101 B.0110 C. 0111 D. 1000

数字电子技术

1. (4分)属于组合逻辑电路的部件是()。 A.编码器 2. (4分) 如图所示的电路,输出F的状态是() ~AEDF]W~IH~S2N0@H)PMK(6.png D.0 3. (4分) 寄存器要存放n位二进制数码时,需要()个触发器。 A.n 4. (4分)为实现“线与”逻辑功能;应选用()。 A.集电极开路(OC)门 5. (4分)一只四输入端或非门;使其输出为1的输入变量取值组合有()种。 A.15 6. (4分) 设图中所有触发器的初始状态皆为0;找出图中触发器在时钟信号作用下;输 出电压波形恒为0的是:()图。 C.c.png 7. (4分)下列几种说法中与BCD码的性质不符的是() C.BCD码是一组四位二进制数;能表示十六以内的任何一个十进制数。 8. (4分)用触发器设计一个24进制的计数器;至少需要()个触发器。 D.5 9. (4分)用555定时器构成单稳态触发器;其输出脉宽为()。 B.1.1RC 10. (4分) 已知逻辑表达式RKABPIXBSY0HX}VO3P3{UY8.png;与它功能相等的函数表达式________。 B.b.png 11. (4分)计算机键盘上有101个键;若用二进制代码进行编码;至少应为()位。 B.7 12. (4分)十六路数据选择器的地址输入(选择控制)端有()个。 C.4 (4分)请判断以下哪个电路不是时序逻辑电路()。 C.译码器 14. (4分)要将方波脉冲的周期扩展10倍;可采用()。 C.十进制计数器 15.

图示电路为由555定时器构成的()。 T)FH~TTKM8){JB}I1DEYLLS.png A.施密特触发器 (4分) 8线—3线优先编码器的输入为I0—I7,当优先级别最高的I7有效时,其输出Z03F$R9G(P%UF(W)VTM)}GI.png的值是()。 C.000 17. (4分)函数F=AB+BC;使F=1的输入ABC的组合为()。 D.ABC=110 18. (4分)用逻辑函数卡诺图化简中;四个相邻项可合并为一项;它能:() B.消去2个表现形式不同的变量;保留相同变量 (4分)能够实现线与功能的是:() B.集电极开路门 20. (4分) TTL集成电路74LS138是3/8线译码器,译码器为输出低电平有效,若输入 为A2A1A0=101时,输出:RT{SW`(TD7Y11B0EX[YWQG4.png为()。 B.11011111 1. (2分)TTL或非门多余输入端可以接高电平。()错 2. (2分)逻辑变量的取值;1比0大。()错 3. (2分)组合电路没有记忆功能。()对 4. (2分)D/A转换器的位数越多;能够分辨的最小输出电压变化量就越小对 5. (2分)采用奇偶校验电路可以发现代码传送过程中的所有错误。错 6. (2分)计数模为2n的扭环计数器所需的触发器为n个。对 7. (2分)组合逻辑电路中产生竞争冒险的主要原因是输入信号受到尖峰干扰错 8. (2分)三态门的三种状态分别为:高电平、低电平、不高不低的电压。错 (2分) 下图TTL电路逻辑表达式F=A。()错 10. (2分)用或非门可以实现3种基本的逻辑运算。()对 1. (4分)八进制(273)8中;它的第三位数2的位权为______。 B.(64)10 (4分) 图1所示电路的逻辑功能相当于()

数字电子技术试题3

一、填空题(30分,每空1分) 1.电子电路所处理的信号可以分为两大类,分别是()信号和()信号。 2.(101001)2=()10,(37)10=()2 ,(F4)16=()2。 3.基本的逻辑关系有()逻辑、()逻辑和()逻辑三种。 4.逻辑函数常用的表达方式有()、()、() 和()。 5.三态门可以输出()电平、()电平,还可以处于()态。 6.TTL门电路输入端悬空,相当于()电平。 7.逻辑电路按有无记忆功能来分,可以分为( )逻辑电路和() 逻辑电路,具有记忆功能的是()逻辑电路。编码器是()逻辑电路, 寄存器是()逻辑电路。 8.边沿触发器的触发方式有两类,分别是()触发方式和()触发方式。 9.可以累计脉冲个数的时序逻辑电路叫做( ) 。 10.寄存器分为()寄存器和()寄存器。 11.在触发信号的作用下,可以输出一定宽度矩形脉冲的电路叫()电路。 不需要加输入信号,只要接入直流电源,就可以输出周期性的矩形脉冲的电路是 ()电路。 12.D/A转换是将()信号转换为()信号。 二、试画出逻辑函数表达式CD AB Y? =的逻辑图。(10分) 三、根据图示电路的输入波形画出其输出Y的波形。图中三态门的使能端EN低 电平有效。(10分) 四、写出图示逻辑电路的逻辑函数表达式,并列出真值表。(10分) 五、如图所示,为边沿JK触发器的符号和输入波形,请画出其输出波形。设触发 器的初始状态为“0”状态。(10分) J CP K Q

六、图中,74HC283为4位二进制加法器,74HC85为数值比较器。问图中哪个发光二极管发光。(10分) 七、如图所示,是用同步4位二进制加法计数器74LS161组成的电路,分析该电路是几进制计数器。74HC161的功能表如表所示。(10分) 八、如图所示电路是由555定时器构成的电路,其中4端是清零端R(也叫直接 复位端,低电平有效),8端是电源端,1端是接地端, 5端是电压控制端,2端是置位控制端TR(电位低于三分之一电源电压时有效,输出状态置1),6端是复位 控制端TH(电位高于三分之二电源电压时有效,输出状态置0),7端是放电端(输入为1态时,与地之间的电子开关断开,输出为0态时,与地之间的电子开关闭合导通),3端是输出端。功能表见下表。分析该电路是什么电路,并说明输出信号是什么波形。(10分) μF C o u

数字电子技术基础试题及答案

数字电子技术基础试 题及答案 Revised on November 25, 2020

D C B A D C A B ++《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1.有一数码,作为自然二进制数时,它相当于十进制数(147),作为8421BCD 码时,它相 当于十进制数(93 )。 2.三态门电路的输出有高电平、低电平和(高阻)3种状态。 3.TTL 与非门多余的输入端应接(高电平或悬空)。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接(高)电平。 5. 已知某函数?? ? ? ?+??? ? ?++=D C AB D C A B F ,该函数的反函数F = ( )。 6. 如果对键盘上108个符号进行二进制编码,则至少要( 7)位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为(5 )V ,其输出高电平为()V ,输出低电平为()V , CMOS 电路的电源电压为( 3--18) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( 11)根地址线,有(16)根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( 100)位。 11. Y 3 =(AB )。 12. 13 二、分) 1.函数。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( C )。 A .111 B. 010 C. 000 D. 101

数字电子技术期末模拟卷1答案

系、班 姓 名 座 号 …………………密……………封……………线……………密……………封……………线………………… 《数字电子技术》课程考试题(1答卷) ( 年 月 日) 题 号 一 二 三 四 五 总分 复核人 得 分 评卷人 一、单项选择题(在每小题的备选答案中选出一个正确的答案,并将答案的号码填在括号内。每小题2分,共20分) 1、指出下列各种触发器中,哪些可以用来构成移位寄存器和计数器( 2 )。 (1)基本RS 触发器(2)边沿JK 触发器(3)同步RS 触发器(4)同步D 锁存器 2、构成一个9进制加法计数器共需( 4 )个触发器。 (1)3 (2)10 (3)2 (4)4 3、基本RS-FF 由二个与非门或者由二个或非门交叉构成,由二个与非门构成的 基本RS-FF 输入端触发信号是( 1 )。 (1) 低电平 (2)高电平 (3)脉冲前边沿 (4)脉冲后边沿 4、用CMOS 门电路组成的单稳态电路,脉冲宽度Tw 由(1 )决定。 (1)R 、C (2)触发信号 (3)电源电压 (4)以上都是 5、用若干RAM 实现位扩展而组成多位的RAM 时,其方法是将下列选项中的( 2 ) 以外的部件相应地并联在一起。 (1)地址线 (2)数据线(输出线) (3)片选信号线 (4)读/写线 6、在一个N 位计数器中,时钟信号到达时,各触发器的翻转有先有后,这种触 发器称为( 2 )。 (1)同步计数器 (2)异步计数器 (3)时空计数器 (4)移位寄存计数器 7.下列函数式中,是最小项之和形式的为( B ) 8.和TTL 电路相比,CMOS 电路最突出的优势在于( D ) A .可靠性高; B .抗干扰能力强; C .速度快; D .功耗低。 9.可以将输出端直接并联实现“线与”逻辑的门电路是(D ) A .三态输出的门电路; B .推拉式输出结构的TTL 门电路; C .互补输出结构的CMOS 门电路; D .集电极开路输出的TTL 门电 路。 10.在图1的TTL 门电路中,输出为高电平的是( D ) 图1 二、填空题(每小题2分,共20分) 1、(11101001)2=( 35 )10=( 23 )16 3 2、对边沿JK 触发器,若现态为0时,若要次态为1有K= 0 ,J= 1和 K= 1 ,J= 1 两种方法。 4 3、_触发_器是时序逻辑电路最基本的部件;_加法_器是最基本的算术运算部件。 1 4、 转换精度 和 转换速度 是A/D 、D/A 转换器的两个最重要的指标。 5、ROM 电路主要由 存储矩阵 、 地址译码器 、 输出缓冲器 三部分组成。 6、RS 触发器特性方程是: n n Q R S R S Q +=+1 )(0约束条件=RS 。 7、两个M 进制计数器,第一个高位接第二个的时钟端,第一个时钟端输入计数脉冲,此 计数器组成_M 2_进制计数器。 8、若将D 触发器转换成T 触发器,则应令D= T Q n ⊕。 9、数值比较器的比较结果有:_大于__、_小于___、_等于_。 10、移位寄存器既能 _存贮__数据,又能完成_移位__功能。 三、简答题(每小题5分,共10分) 1、比较简单门电路、TTL 集成逻辑门电路、CMOS 门电路的优缺点。 答:1)TTL 集成逻辑门电路的输入级采用多发射极三级管、输出级采用达林顿结构,这不仅提 高了门电路的开关速度,也使电路有较强的驱动负载的能力。 2)CMOS 门电路。与TTL 门电路相比,它的优点是功耗低,扇出数大,噪声容限大,开关速 度与TTL 接近,已成为数字集成电路的发展方向。 2、多谐振荡器、单稳态触发器、双稳态触发器(普通触发器),各有几个暂稳态?各有几个能够 自动保持的稳定状态?并说明每种电路的主要用途。 答:多谐振荡器:无稳态,有两个暂稳态;主要用于振荡信号的生产。 单稳态触发器:一个稳态,一个暂稳态;主要用于延时、定时、整形。 双稳态触发器:两个稳态;是时序电路的最基本单元电路,组成各种时序电路。 第一页

相关文档
最新文档