实验五 射极跟随器实验报告

《模拟电子技术》实验报告

射极跟随器实验报告

肇庆学院 实验二射极跟随器实验报告 班别:学号:姓名:指导老师: 一、实验目的 1、掌握射极跟随器的特性及测试方法 2、进一步学习放大器各项参数测试方法 二、实验仪器 DZX-1型电子学综合实验装置一个、TDS 1002 示波器一个、数字万用表一个、色环电阻一个、螺丝刀一把、导线若干 三、实验原理 射极跟随器的原理图如图1所示。它是一个电压串联负反馈放大电路,它具有输入电阻高,输出电阻低,电压放大倍数接近于1,输出电压能够在较大范围内跟随输入电压作线性变化以及输入、输出信号同相等特点。 图1 射极跟随器 射极跟随器的输出取自发射极,故称其为射极输出器。 1、输入电阻R i 图1电路 R i=r be+(1+β)R E 如考虑偏置电阻R B和负载R L的影响,则

R i =R B ∥[r be +(1+β)(R E ∥R L )] 由上式可知射极跟随器的输入电阻R i 比共射极单管放大器的输入电阻R i =R B ∥r be 要高得多,但由于偏置电阻R B 的分流作用,输入电阻难以进一步提高。 输入电阻的测试方法同单管放大器,实验线路如图2所示。 图2 射极跟随器实验电路 (其中,R L 的测量值为0.995ΩK ,取1.00ΩK ;R 的测量值为1.98ΩK ) R U U U I U R i s i i i i -== 即只要测得A 、B 两点的对地电位即可计算出R i 。 2、输出电阻R O 图1电路 β r R ∥βr R be E be O ≈= 如考虑信号源内阻R S ,则 β ) R ∥(R r R ∥β)R ∥(R r R B S be E B S be O +≈+= 由上式可知射极跟随器的输出电阻R 0比共射极单管放大器的输出电阻R O ≈R C 低得多。三极管的β愈高,输出电阻愈小。 输出电阻R O 的测试方法亦同单管放大器,即先测出空载输出电压U O ,再测接入负载R L 后的输出电压U L ,根据 O L O L L U R R R U += 即可求出 R O

四选一、四位比较器、加法器、计数器、巴克码发生器、七人表决器

EDA实验报告 姓名: 学号: 班级:

实验14选1数据选择器的设计 一、实验目的 1.学习EDA软件的基本操作。 2.学习使用原理图进行设计输入。 3.初步掌握器件设计输入、编译、仿真和编程的过程。 4.学习实验开发系统的使用方法。 二、实验仪器与器材 1.EDA开发软件一套 2.微机一台 3.实验开发系统一台 4.打印机一台 三、实验说明 本实验通过使用基本门电路完成4选1数据选择器的设计,初步掌握EDA设计方法中的设计输入、编译、综合、仿真和编程的过程。实验结果可通过实验开发系统验证,在实验开发系统上选择高、低电平开关作为输入,选择发光二极管显示输出电平值。 本实验使用Quartus II 软件作为设计工具,要求熟悉Quartus II 软件的使用环境和基本操作,如设计输入、编译和适配的过程等。 实验中的设计文件要求用原理图方法输入,实验时,注意原理图编辑器的使用方法。例如,元件、连线、网络名的放置方法和放大、缩小、存盘、退出等命令的使用。学会管脚锁定以及编程下载的方法等。 四、实验要求 1.完成4选1数据选择器的原理图输入并进行编译; 2.对设计的电路进行仿真验证; 3.编程下载并在实验开发系统上验证设计结果。 五、实验结果 4选1数据选择器的原理图: 仿真波形图:

管脚分配:

实验2 四位比较器 一、实验目的 1.设计四位二进制码比较器,并在实验开发系统上验证。 2.学习层次化设计方法。 二、实验仪器与器材 1.EDA 开发软件 一套 2.微机 一台 3.实验开发系统 一台 4.打印机 一台 5.其它器件与材料 若干 三、实验说明 本实验实现两个4位二进制码的比较器,输入为两个4位二进制码0123A A A A 和 0123B B B B ,输出为M (A=B ),G (A>B )和L (A

射极跟随器实验报告

实验二射极跟随器实验报告 姓名:班级:学号: 指导老师:实验日期:实验成绩: 一、实验目的 1、掌握射极跟随器的特性及测试方法 2、进一步学习放大器各项参数测试方法 二、实验原理 射极跟随器的原理图如图5-1所示。它是一个电压串联负反馈放大电路,它具有输入电阻高,输出电阻低,电压放大倍数接近于1,输出电压能够在较大范围内跟随输入电压作线性变化以及输入、输出信号同相等特点。 图5-1 射极跟随器 射极跟随器的输出取自发射极,故称其为射极输出器。 1、输入电阻R i 图5-1电路 R i=r be+(1+β)R E 如考虑偏置电阻R B 和负载R L 的影响,则 R i=R B∥[r be+(1+β)(R E∥R L)] 由上式可知射极跟随器的输入电阻R i比共射极单管放大器的输入电阻R B∥rbe要高得多,但由于偏置电阻RB的分流作用,输入电阻难以进一步提高。 输入电阻的测试方法同单管放大器,实验线路如图5-2所示。Ri= 图5-2 射极跟随器实验电路

即只要测得A 、B 两点的对地电位即可计算出R i 。 2、输出电阻R O 图5-1电路 如考虑信号源内阻R S ,则 由上式可知射极跟随器的输出电阻R 0比共射极单管放大器的输出电阻R O ≈R C 低得多。三极管的β愈高,输出电阻愈小。 输出电阻R O 的测试方法亦同单管放大器,即先测出空载输出电压U O ,再测接入负载R L 后的输出电压U L ,根据 即可求出 R O 3、电压放大倍数 图5-1电路 上式说明射极跟随器的电压放大倍数小于近于1,且为正值。 这是深度电压负反馈的结果。但它的射极电流仍比基流大(1+β)倍, 所以它具有一定的电流和功率放大作用。 4、电压跟随范围 电压跟随范围是指射极跟随器输出电压u O 跟随输入电压u i 作线性变化的区域。当u i 超过一定范围时,u O 便不能跟随u i 作线性变化,即u O 波形产生了失真。为了使输出电压u O 正、负半周对称,并充分利用电压跟随范围,静态工作点应选在交流负载线中点,测量时可直接用示波器读取u O 的峰峰值,即电压跟随范围;或用交流毫伏表读取u O 的有效值,则电压跟随范围 U 0P -P =2 U O 三、实验设备与器件 1、+12V 直流电源 2、函数信号发生器 3、双踪示波器 4、交流毫伏表 5、直流电压表 6、频率计 1 ) //)(1() //)(1(≤+++= L E be L E V R R r R R A β β

集成计数器及寄存器的运用 实验报告

电子通信与软件工程 系2013-2014学年第2学期 《数字电路与逻辑设计实验》实验报告 --------------------------------------------------------------------------------------------------------------------- 班级: 姓名: 学号: 成绩: 同组成员: 姓名: 学号: --------------------------------------------------------------------------------------------------------------------- 一、 实验名称:集成计数器及寄存器的运用 二、实验目的: 1、熟悉集成计数器逻辑功能与各控制端作用。 2、掌握计数器使用方法。 三、 实验内容及步骤: 1、集成计数器74LS90功能测试。74LS90就是二一五一十进制异步计数器。逻辑简图为图8、1所示。 四、 五、 图8、1 六、 74LS90具有下述功能: ·直接置0(1)0(2)0(.1)R R ,直接置9(S9(1,·S,.:,=1) ·二进制计数(CP 、输入QA 输出) ·五进制计数(CP 2输入Q D Q C Q B 箱出) ·十进制计数(两种接法如图8.2A 、B 所示) ·按芯片引脚图分别测试上述功能,并填入表 8、1、表8、2、表8、3中。

图8、2 十进制计数器 2、计数器级连 分别用2片74LS90计数器级连成二一五混合进制、十进制计数器。 3、任意进制计数器设计方法 采用脉冲反馈法(称复位法或置位法)。可用74LS90组成任意模(M)计数器。图8、3就是用74LS90实现模7计数器的两种方案,图(A)采用复位法。即计数计到M异步清0。图(B)采用置位法,即计数计到M一1异步置0。 图8、3 74LS90 实现七进进制计数方法 (1)按图8、3接线,进行验证。 (2)设计一个九进制计数器并接线验证。 (3)记录上述实验的同步波形图。 四、实验结果:

单管共射极放大电路仿真实验报告

单管共射极分压式放大电路仿真实验报告 班级__________姓名___________学号_________ 一、实验目的:1.学会放大器静态工作点的调试方法,分析静态工作点对放大器性能的影响。 2.掌握放大器电压放大倍数、输入电阻、输出电阻及最大不失真输出电压的 测量法。 3.熟悉简单放大电路的计算及电路调试。 4.能够设计较为简单的对温度稳定的具有一定放大倍数的放大电路。 二、实验要求:输入信号Ai=5 mv, 频率f=20KHz, 输出电阻R0=3kΩ, 放大倍数Au=60,直 流电源V cc=6v,负载R L=20 kΩ,Ri≥5k,Ro≤3k,电容C1=C2=C3=10uf。三、实验原理: (一)双极型三极管放大电路的三种基本组态。 1.单管共射极放大电路。 (1)基本电路组成。如下图所示: (2)静态分析。I BQ=(V cc-U BEQ)/R B (V CC为图中RC(1)) I=βI BQ

U CEQ=V CC-I CQ R C (3)动态分析。A U=-β(R C管共集电极放大电路(射极跟随器)。 (1)基本电路组成。如下图所示: (2)静态分析。I BQ=(V cc-U BEQ)/(R b +(1+β)R e)(V CC为图中Q1(C)) I CQ=βI BQ U CEQ=V CC-I EQ R e≈V CC-I CQ R e (3)动态分析。A U=(1+β)(R e管共基极放大电路。 (1)基本电路组成。如下图所示:

(2)静态分析。I EQ=(U BQ-U BEQ)/R e≈I CQ (V CC为图中RB2(2)) I BQ=I EQ/(1+β) U CEQ=V CC-I CQ R C-I EQ R e≈V CC-I QC(R C+R e) (3)动态分析。AU=β(R C极管将输入信号放大。 2.两电阻给三极管基极提供一个不受温度影响的偏置电流。 3.采用单管分压式共射极电流负反馈式工作点稳定电路。 四、实验步骤: 1.选用2N1711型三极管,测出其β值。 (1)接好如图所示测定电路。为使ib达到毫安级,设定滑动变阻器Rv1的最大阻值是 1000kΩ,又R1=3 kΩ。

七人表决器实验报告

七人表决器 一.实验目的 1.掌握Quartus II软件安装,熟悉Quartus II操作环境。 2.初步了解VHDL语言。 3.学习使用行为级描述方法设计电路。 二.实验原理 七人表决器 使用7个电平开关作为表决器的7个输入变量,输入为电平“1”时表示表决者“赞同”,输入为电平“0”时表示表决者“不赞同”。当表决器的7个输入变量中有不少于4个输入变量输入“1”,那么表决结果输出逻辑高电平,表示表决“通过”,否则,输出逻辑低电平,表示表决“不通过”。 七人表决器的可选设计方案非常多,可以采用使用全加器的组合逻辑。使用VHDL 进行设计的时候,可以选择行为级描述、寄存器级描述,结等方法。 当采用行为级描述的时候,采用一个变量记载选举通过的总人数。当这个变量的数值大于等于4时,表决通过,绿灯亮;否则表决不通过,黄灯亮。因此,设计时,需要检查每一个输入的电平,并且将逻辑高电平的输入数目进行相加,并且进行判断,从而决定表决是否通过。 二.实验内容 1.安装Quartus II软件,熟悉Quartus II操作环境。 2.使用VHDL实现上述描述。 3.波形仿真。 4.生成元件以及RTL 四.设计提示 1.初次接触VHDL应该注意程序的框架结构,数据类型和运算操作符。 2.了解变量和信号的区别。 3.了解进程内外语句的顺序和并行执行的区别。 4.设计文本的端口可如下:

《VHDL 语言与数字逻辑电路设计》实验指导书 - 2 – 设计文本: LIBRARY IEEE; library ieee; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_unsigned.ALL; ENTITY vote7 IS PORT( men:in std_logic_vector(6 downto 0); LedPass,LedFail:OUT std_logic ); END vote7; ARCHITECTURE behave OF vote7 IS signal pass:std_logic; BEGIN PROCESS(men) variable temp:std_logic_vector(2 downto 0); BEGIN temp:="000"; for i in 0 to 6 loop if(men(i)='1')then temp:=temp+1; else temp:=temp+0; end if; end loop; pass<=temp(2); END PROCESS; LedPass<='1' WHEN pass='1'ELSE '0'; LedFail<='1' WHEN pass='0'ELSE '0'; --库和程序包 --实体 --结构体 --结束

射极跟随器实验报告

射极跟随器实验报告 班级: 姓名: 学号: 一、实验目的 (1)掌握射极跟随器的特性及测试方法。 (2)进一步学习放大器各项参数的测试方法。 二、实验原理 射极跟随器的原理图如图(1)所示。它是一个电压串联负反馈放大电路,具有输入电阻高、输出电阻低,电压放大倍数接近于1,输出电压能够在较大范围内跟随输入电压作线性变化以及输入、输出信号同相等特点。 由于射极跟随器的输出取自发射极,故也称其为射极输出器。 1、输入电阻i R 根据图(1)电路所示,有 R r R E be i )1(β++= 如考虑偏置电阻B R 和负载L R 的影响,则 ]//)(1(//[R R r R R L E be B i β++= 图 (1) 射极跟随器 由上式可知,射极跟随器的输入电阻 i R 比共射极单管放大器的输入电阻 be B i r R R //=的阻值要高的多。但由于偏置电阻B R 的分流作用,输入电阻的阻值难以 进一步提高。

输入电阻的测试方法与单管放大器的相同,试验线路如图(2)所示。 R U U U I U R i s i i i i -= = 即只要测得A 、B 两点的对地电位即可计算出i R 。 2、输出电阻O R 根据图(1)电路所示,有 β β r R r R be E be O ≈ = // 如考虑信号源内阻S R ,则 β β ) //(//) //(R R r R R R r R B S be E B S be O +≈ += 由上式可知,射极跟随器的输出电阻O R 比共射极单管放大器的输出电阻C O R R ≈低得多。三极管的β值愈高。

实验五--时序逻辑电路实验报告

实验五时序逻辑电路(计数器和寄存器)-实验报告 一、实验目的 1.掌握同步计数器设计方法与测试方法。 2.掌握常用中规模集成计数器的逻辑功能和使用方法。 二、实验设备 设备:THHD-2型数字电子计数实验箱、示波器、信号源 器件:74LS163、74LS00、74LS20等。 三、实验原理和实验电路 1.计数器 计数器不仅可用来计数,也可用于分频、定时和数字运算。在实际工程应用中,一般很少使用小规模的触发器组成计数器,而是直接选用中规模集成计数器。 2.(1) 四位二进制(十六进制)计数器74LS161(74LS163) 74LSl61是同步置数、异步清零的4位二进制加法计数器,其功能表见表5.1。 74LSl63是同步置数、同步清零的4位二进制加法计数器。除清零为同步外,其他功能与74LSl61相同。二者的外部引脚图也相同,如图5.1所示。 表5.1 74LSl61(74LS163)的功能表 清零预置使能时钟预置数据输入输出 工作模式R D LD EP ET CP A B C D Q A Q B Q C Q D 0 ××××()××××0 0 0 0 异步清零 1 0 ××D A D B D C D D D A D B D C D D同步置数 1 1 0 ××××××保持数据保持 1 1 ×0 ×××××保持数据保持 1 1 1 1 ××××计数加1计数3.集成计数器的应用——实现任意M进制计数器 一般情况任意M进制计数器的结构分为3类,第一类是由触发器构成的简单计数器。第二类是由集成二进制计数器构成计数器。第三类是由移位寄存器构成的移位寄存型计数器。第一类,可利用时序逻辑电路的设计方法步骤进行设计。第二类,当计数器的模M较小时用一片集成计数器即可以实现,当M较大时,可通过多片计数器级联实现。两种实现方法:反馈置数法和反馈清零法。第三类,是由移位寄存器构成的移位寄存型计数器。 4.实验电路: 十进制计数器 同步清零法 同步置数法

数字钟设计报告——数字电路实验报告

. 数字钟设计实验报告 专业:通信工程 :王婧 班级:111041B 学号:111041226 .

数字钟的设计 目录 一、前言 (3) 二、设计目的 (3) 三、设计任务 (3) 四、设计方案 (3) 五、数字钟电路设计原理 (4) (一)设计步骤 (4) (二)数字钟的构成 (4) (三)数字钟的工作原理 (5) 六、总结 (9) 1

一、前言 此次实验是第一次做EDA实验,在学习使用软硬件的过程中,自然遇到很多不懂的问题,在老师的指导和同学们的相互帮助下,我终于解决了实验过程遇到的很多难题,成功的完成了实验,实验结果和预期的结果也是一致的,在这次实验中,我学会了如何使用Quartus II软件,如何分层设计点路,如何对实验程序进行编译和仿真和对程序进行硬件测试。明白了一定要学会看开发板资料以清楚如何给程序的输入输出信号配置管脚。这次实验为我今后对 EDA的进一步学习奠定了更好的理论基础和应用基础。 通过本次实验对数电知识有了更深入的了解,将其运用到了实际中来,明白了学习电子技术基础的意义,也达到了其培养的目的。也明白了一个道理:成功就是在不断摸索中前进实现的,遇到问题我们不能灰心、烦躁,甚至放弃,而要静下心来仔细思考,分部检查,找出最终的原因进行改正,这样才会有进步,才会一步步向自己的目标靠近,才会取得自己所要追求的成功。 2

二、设计目的 1.掌握数字钟的设计方法。 2熟悉集成电路的使用方法。 3通过实训学会数字系统的设计方法; 4通过实训学习元器件的选择及集成电路手册查询方法; 5通过实训掌握电子电路调试及故障排除方法; 6熟悉数字实验箱的使用方法。 三、设计任务 设计一个可以显示星期、时、分、秒的数字钟。 要求: 1、24小时为一个计数周期; 2、具有整点报时功能; 3、定时闹铃(未完成) 四、设计方案 一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器和定时器组成。干电路系统由秒信号发生器、“时、 3

实验三:电子实做实验(射极跟随器)

实验三 射极跟随器实验 1. 实验目的 (1)熟悉射极跟随器的工程估算,掌握射极跟随器静态工作点的调整与测试方法。 (2)熟悉电路参数变化对静态工作点的影响;熟悉静态工作点对放大器性能的影响。 (3)掌握放大器电压放大倍数、输入电阻、输出电阻及频率特性的测试方法。 (4)了解自举电路在提高射极跟随器的输入电阻中的作用。 2. 实验仪表及器材 (1)双踪示波器 (2)双路直流稳压电源 (3)函数信号发生器 (4)数字万用表 (5)双路晶体管毫伏表 3. 实验电路图 4. 知识准备 (1)复习共集电极放大器的相关理论知识。 (2)根据理论知识对实验电路的静态工作点、电压增益、输入电阻、输出电阻进行工程估算。 5. 实验原理 (1)基本原理 共集放大器又称射极输出器,它的输出信号取自于发射极,其电压放大倍数小于且接近于1 , 图1-1 射极跟随器

输入信号与输出信号是同相的,即输出信号基本上是随输入信号变化而变化,因此它又称为射极跟随器。由于射极跟随器的输入电阻高,向信号源索取的电流小;输出电阻小,有较强的带负载能力;因此它可以作为信号源或低阻负载的缓冲级,也可以在多级放大电路中作为输入级,以提高输入电阻,向信号源索取较小的电流,保证放大精度;同时也可以作为多级放大电路的输出级,用以增大带负载的能力。但由于基极偏置电阻的存在使输入电阻降低,从而发挥不出输入电阻高的优点;通常采用自举电路来起到大大提高输入电阻的作用;在使用射极跟随器的时候,要注意最大不失真输出电压的幅度,即跟踪范围。为了尽可能增大跟踪范围,应当把静态工作点安排在交流负载线的中点。 (2)静态工作点的调整 实验电路通过调节电位器R p 来调节静态工作点。 (3)静态工作点的测量 放大器的静态工作点是指当放大器的输入端短路时,流过三极管的直流电流I CQ 、I EQ 及三极管极间直流电压V CEQ 、V BEQ 。 静态工作点的测量就是测出三极管各电极对地直流电压V BQ 、V EQ 、V CQ ,从而计算得到V CEQ 和V BEQ 。而测量直流电流时,通常采用间接测量法测量,即通过直流电压来换算得到直流电流;这样即可以避免更动电路,同时操作也简单。 EQ CQ CEQ V V V -= EQ BQ BEQ V V V -= e EQ EQ R V I = C CQ CC CQ )(R V V I -= (4)电压放大倍数的测量 电压放大倍数A u 是指输出电压U o 与输入电压U i 之比,即A u =U o /U i 。 测量电压放大倍数时需用示波器观察输出波形;在输出波形不失真的条件下,给定输入信号值(有效值U i 或峰值U ip 或峰峰值U ipp ),测量相应的输出信号值(有效值U o 或峰值U op 或峰峰值U opp ),则: ipp opp ip op i o u U U U U U U A === (5)输入电阻的测量 输入电阻是指输入信号的电压与电流之比,即R i =U i /I i 。 由于实验电路的输入电阻较大,测量仪表的内阻引入则产生的分流作用不能忽略;所以采用图1-2所示的测试方法。 当开关K 合上时(即R 不接入),测量输出电压为U 01,并且U 01 = A u ×U s 当开关K 打开时(即R 接入时),测量输出电压为U 02,并且U 02 = A u ×U i 所以有: R U U U R U U U I U R 02 0102i S i i i i )(-=-== 可以证明,只有在0102012 1U U U =-时测量误差最小;同电阻R 的准确度直接影响测量的准确度,电阻R 不宜取得过大,否则易引入干扰;也不宜取得过小,否则易引起较大的测量误差。

计数器的设计实验报告

计数器的设计实验报告 篇一:计数器实验报告 实验4 计数器及其应用 一、实验目的 1、学习用集成触发器构成计数器的方法 2、掌握中规模集成计数器的使用及功能测试方法二、实验原理 计数器是一个用以实现计数功能的时序部件,它不仅可用来计脉冲数,还常用作数字系统的定时、分频和执行数字运算以及其它特定的逻辑功能。 计数器种类很多。按构成计数器中的各触发器是否使用一个时钟脉冲源来分,有同步计数器和异步计数器。根据计数制的不同,分为二进制计数器,十进制计数器和任意进制计数器。根据计数的增减趋势,又分为加法、减法和可逆计数器。还有可预置数和可编程序功能计数器等等。目前,无论是TTL还是

CMOS集成电路,都有品种较齐全的中规模集成计数器。使用者只要借助于器件手册提供的功能表和工作波形图以及引出端的排列,就能正确地运用这些器件。 1、中规模十进制计数器 CC40192是同步十进制可逆计数器,具有双时钟输入,并具有清除和置数等功能,其引脚排列及逻辑符号如图5-9-1所示。 图5- 9-1 CC40192引脚排列及逻辑符号 图中LD—置数端CPU—加计数端CPD —减计数端CO—非同步进位输出端BO—非同步借位输出端 D0、D1、D2、D3 —计数器输入端 Q0、Q1、Q2、Q3 —数据输出端CR—清除端 CC40192的功能如表5-9-1,说明如下:表5-9-1 当清除端CR为高电平“1”时,计数

器直接清零;CR置低电平则执行其它功能。当CR为低电平,置数端LD也为低电平时,数据直接从置数端D0、D1、D2、D3 置入计数器。 当CR为低电平,LD为高电平时,执行计数功能。执行加计数时,减计数端CPD 接高电平,计数脉冲由CPU 输入;在计数脉冲上升沿进行8421 码十进制加法计数。执行减计数时,加计数端CPU接高电平,计数脉冲由减计数端CPD 输入,表5-9-2为8421 码十进制加、减计数器的状态转换表。加法计数表5-9- 减计数 2、计数器的级联使用 一个十进制计数器只能表示0~9十个数,为了扩大计数器范围,常用多个十进制计数器级联使用。 同步计数器往往设有进位(或借位)输出端,故可选用其进位(或借位)输出信号驱动下一级计数器。 图5-9-2是由CC40192利用进位

实验二 射极跟随器

实验二 射极跟随器 一、实验目的 1、掌握射极跟随器的特性及测试方法 2、进一步学习放大器各项参数测试方法 二、实验仪器 +12V 直流电源、函数信号发生器、双踪示波器、直流电压表、实验电路板。 三、实验原理 1、射极跟随器的原理图如图5-1所示。它是一个电压负反馈型放大电路,它 具有输入电阻高,输出电阻低,电压放大倍数接近于1,输出电压能够在较大范围内跟随输入电压作线性变化以及输入、输出信号同相位等特点。 2、射极跟随器的动态参数计算 输入电阻: e R be r i R )1(β++=(不考虑偏置电阻和负载的影响) )]//)(1(//[L R e R be r B R i R β++=(考虑偏置电阻和负载的影响) 测试方法,按照实验电路图,分别测出A 、B 两点的对地电位Us 和Ui ,即可通 过公式R i U s U i U i R -= 算出输入电阻(其中R 为电路图中10k 的电阻) 。 输出电阻: β β be E be o r R r R ≈ = //(不考虑信号源内阻)

β ) //(B S be o R R r R +≈ (考虑信号源内阻) 测试方法:先测出空载输出电压Uo ,再测出接入负载R L 后的输出电压U L ,根 据公式O U L R O R L R L U += 即可计算出R O 电压放大倍数:1) //)(1()//)(1(≤+++= L R E R be r L R E R v A ββ 3、电压跟随范围 电压跟随范围是指射极跟随器输出电压u o 跟随输入电压u i 作线性变化的区域。当u i 超过一定范围时,u o 便不能跟随u i 作线性变化,即输出电压波形产生了失真。 四、实验内容及数据记录表格 1、静态工作点的调整与测试 接通+12V 电源,在B 点加入f=1KH Z 正弦信号u i ,在输出端用示波器观察输出波形,反复调整R W 及信号源的输出幅度,以便在示波器上得到一个最大不失真的输出波形,然后置信号源为0,用直流电压表测量晶体管各电极对地电位, 2、测量电压放大倍数A V 接入负载Ω=K L R 1,在 B 点加入f=1KH Z 正弦信号u i ,调节输入信号幅 度,用示波器观察输出波形uo ,在输出不失真的情况下,用示波器测出u i 和u o 3、测量输入电阻Ri 在A 点加入f=1KH Z 正弦信号u i ,用示波器观察输出波形,分别测出A 、B 两点的对地电位Us 4、测量输出电阻Ro

七人表决器实验报告

竭诚为您提供优质文档/双击可除七人表决器实验报告 篇一:哈工大电工学新技术实践实验报告-7人表决器 总成绩: 一、设计任务 1、有七人参与表决,显示赞同者个数。 2当赞同者达到及超过4人时,绿灯显示表示通过。 二、设计条件 本设计基于软件multisim10.0.1进行仿真,在电机楼实验室20XX5进行验证。 三、设计要求 1、熟悉74Ls161,74Ls151,数码管的工作原理。 2、设计相应的电路图,标注元件参数,并进行仿真验证。 四、设计内容 1.电路原理图(含管脚接线)电路原理图如图1所示 图1电路原理图 2.计算与仿真分析

仿真结果如图2、3、4所示 图2仿真结果 图4仿真结果 4.调试流程 调试流程如图5所示 图5调试流程 5.设计和使用说明 74Ls151芯片为互补输出的8选1数据选择器,引脚排列如图6所示,功能见表1。选择控制端(地址端)为c~A,按二进制译码,从8个输入数据D0~D7中,选择一个需要的数据送到输出端Y,g为使能端,低电平有效。 (1)使能端g=1时,不论c~A状态如何,均无输出(Y=0,w=1),多路开关被禁止。 (2)使能端g=0时,多路开关正常工作,根据地址码c、b、A的状态选择D0~D7中某一个通道的数据输送到输出端Y。如:cbA=000,则选择D0数据到输出端,即Y=D0。如:cbA=001,则选择D1数据到输出端,即Y=D1,其余类推。 图674Ls151引脚排列 表174Ls151功能表 74Ls161功能: (1)异步置“0”功能:接好电源和地,将清除端接低

电平无论其他各输入端的状态如何,测试计数器的输出端,如果操作无误Q3~Q0均为0。 (2)预置数功能:将清除端接高电平,预置控制端接低电平,数据输入端D3~D0置0011,在cp的上升沿作用后,测试输出端Q3~Q0的电平。如果操作准确,D3~D0的数据为0011,说明D3~D0的数据已预置到Q3~Q0端。 (3)计数和进位功能:将LD、cr、ceT、cep端均接高电平,cLK端输入单脉冲,记录输出端状态。如果操作准确,每输入一个cp 脉冲,计数器就进行一 篇二:课程设计报告---七人表决器设计 电子综合设计 题目 学院 专业 班级学生姓名指导教师 七人抢答器设计计信学院电子信息工程 20XX年6月18日 一、设计原理 所谓表决器就是对于一个行为,由多个人投票,如果同意的票数过半,就认为此行为可行;否则如果否决的票数过半,则认为此行为无效。七人表决器顾名思义就是由七个人

实验四、 计数器的设计 电子版实验报告

实验四:计数器的设计 实验室:信息楼247 实验台号: 4 日期: 专业班级:机械1205 姓名:陈朝浪学号: 20122947 一、实验目的 1. 通过实验了解二进制加法计数器的工作原理。 2. 掌握任意进制计数器的设计方法。 二、实验内容 (一)用D触发器设计4位异步二进制加法计数器 由D触发器组成计数器。触发器具有0和1两种状态,因此用一个触发器 就可以表示1位二进制数。如果把n个触发器串起来,就可以表示N位二进制 数。(用两个74LS74设计实现) (二)利用74LS161设计实现任意进制的计数器 设计要求:学生以实验台号的个位数作为所设计的任意进制计数器。 先熟悉用1位74LS161设计十进制计数器的方法。 ①利用置位端实现十进制计数器。 ②利用复位端实现十进制计数器。 提示:设计任意计数器可利用芯片74LS161和与非门设计,74LS00为2输 入与非门,74LS30为8输入与非门。 74LS161为4位二进制加法计数器,其引脚图及功能表如下。

三、实验原理图 1.由4个D触发器改成的4位异步二进制加法计数器 2.由74LS161构成的十进制计数器

四、实验结果及数据处理 1.4位异步二进制加法计数器实验数据记录表 2. 画出你所设计的任意进制计数器的线路图,并说明设计思路。

设计思路:四进制为四个输出Q3Q2Q1Q0=0000,0001,0010,0011循环,第一个无效状态为0100 1,置位法设计四进制计数器:当检测到输入为0011时,先输出显示3,然后再将D 置于低电位,计数器输出Q3Q2Q1Q0复位。 2,复位法设计四进制计数器:当检测到第一个无效状态0100时,通过与非门的反馈计数器的Cr首先置于低电平使计数器复位为0000。 五、思考题 1. 由D触发器和JK触发器组成的计数器的区别? 答:D触发器是cp上升沿触发,JK触发器是下降沿触发。 2. 74LS161是同步还是异步,加法还是减法计数器? 答:同步。加法计数器。 3. 设计十进制计数器时将如何去掉后6个计数状态的? 答:加一个与非门形成负反馈。当计数到第一个无效状态Q3Q2Q1Q0==1010时,Q3和Q1全为1,Q1,Q3接与非门,输出作为复位信号,使所有触发器复位,从而去掉了后6个状态。

射极跟随器实验报告

实验六 射极跟随器 一、实验目的 l 、掌握射极跟随器的特性及测量方法。 2、进一步学习放大器各项参数的测量方法。 二、实验原理 下图为射极跟随器实验电路。跟随器输出电压能够在较大的范围内跟随输入电压作线性变化,而具有优良的跟随特性。 1、输入电阻R i 实际测量时,在输入端串接一个已知电阻R 1,在A 端输入的信号是V i ,在B 端的输入信号是i V ',显然射极输出器的输入电流为:1 R V V I i i i '-= ' i I '是流过R 的电流,于是射极输出器之输入电阻为: 1 1-'='-'=''=i i i i i i i i V V R R V V V I V R 所以只要测得图中A 、B 两点信号电压的大小就可按上式计算出输入电阻R i 。 2、输出电阻R 0 在放大器的输出端的D 、F 两点,带上负载R L ,则放大器的输出信号电压V L 将比不带负载时的V 0有所下降,因此放大器的输出端D 、F 看进去整个放大器相当于一个等效电源,该等到效电源的电动势为V S ,内阻即为放大器的输出电阻R 0,按图中等效电路先使放大器开路,测出其输出电压为V 0,显然V 0=V S ,再使放大器带上负载R L ,由于R 0的影响,输出电压将降为: L S L R R V R V +'= S V V =0Θ 则L S R V V R ?? ? ??-=100 所以在已知负载R L 的条件下,只要测出V 0和V L ,就可按上式算出射极输出器的输出电阻R 0。 3、电压跟随范围 电压跟随范围,是指跟随器输出电压随输入电压作线性变化的区域,但在输入电压超过一定范围时,输出电压便不能跟随输入电压作线性变化,失真急剧增加。因为射极跟随器的

实验五计数器的设计实验报告

实验五计数器的设计——实验报告 邱兆丰 15331260 一、实验目的和要求 1.熟悉JK触发器的逻辑功能。 2.掌握用JK触发器设计同步计数器。 二、实验仪器及器件 1、实验箱、万用表、示波器、 2、74LS73,74LS00,74LS08,74LS20 三、实验原理 1.计数器的工作原理 递增计数器----每来一个CP,触发器的组成状态按二进制代码规律增加。递减计数器-----按二进制代码规律减少。 双向计数器-----可增可减,由控制端来决定。 2.集成J-K触发器74LS73 ⑴符号: 图1 J-K触发器符号

⑵功能: 表1 J-K触发器功能表 ⑶状态转换图: 图2 J-K触发器状态转换图

⑷特性方程: ⑸注意事项: ①在J-K触发器中,凡是要求接“1”的,一定要接高电平(例如5V),否则会出现错误的翻转。 ①触发器的两个输出负载不能过分悬殊,否则会出现误翻。 ② J-K触发器的清零输入端在工作时一定要接高电平或连接到实验箱的清零端子。3.时序电路的设计步骤 内容见实验预习。 四、实验内容 1.用JK触发器设计一个16进制异步计数器,用逻辑分析仪观察CP和各输出波形。2.用JK触发器设计一个16进制同步计数器,用逻辑分析仪观察CP和各输出波形。3.设计一个仿74LS194 4.用J-K触发器和门电路设计一个特殊的12进制计数器,其十进制的状态转换图为:5.考虑增加一个控制变量D,当D=0时,计数器按自定义内容运行,当D=1时,反方向运行 五、实验设计及数据与处理 实验一

16进制异步计数器 设计原理:除最低级外,每一级触发器用上一级触发器的输出作时钟输入,JK都接HIGH,使得低一级的触发器从1变0时高一级触发器恰好接收下降沿信号实现输出翻转。实验二 16进制同步计数器 设计原理:除最低级外,每一级的JK输入都为所有低级的输出的“与”运算结果实验三 仿74LS194 设计原理:前两个开关作选择端输入,下面四个开关模仿预置数输入,再下面两个开关模仿左移、右移的输入,最后一个开关模仿清零输入。四个触发器用同一时钟输入作CLK输入。用2个非门与三个与门做成了一个简单译码器。对于每一个触发器,JK输入总为一对相反值,即总是让输入值作为输出值输入。对于每一个输入,当模式“重置”输出为1时,其与预置值结果即触发器输入;当模式“右移”、“左移”输出为1时,其值为上一位或下一位对应值;当各模式输出均为0时各触发器输入为0,使输出为0。 实验四 设计原理: 在12进制同步计数器中,输出的状态只由前一周期的状态决定,而与外来输入无关,因此目标电路为Moore型。而数字电路只有0和1两种状态,因此目标电路要表达12种状态需

课程设计试验报告三人表决器

武汉纺织大学《数字逻辑》课程设计报告 题目:三裁判表决器 院系:数学与计算机学院 专业班级:计科094 学号:0904681223 学生姓名:李勤 指导教师:朱勇 2011年 5 月20 日

一、 引言 通过对传统数字电路的设计,掌握对数字逻辑设计概念的熟悉。 二、系统介绍: 主要仪器是TOS-2数字电路实验系统。选用的芯片是74LS151 8-1数据选择器。通过设计好的逻辑表达式,在TOS--2数字电路上选择好个个需要连入的拐脚,进行连线。实现三人表决器的功能。 三、设计任务及设计原理: 引脚图 功能表 设计有三个变量输入A ,B C ,二个输出 W ,F,其中F=W , 逻辑表达式: F=ABC C AB C B A BC A +++。A,B,C 通过三个开关相接,把D0---D7设置好之后, 16 15 14 13 12 11 10 9 74LS151 1 2 3 4 5 6 7 8V CC D 4 D 5 D 6 D 7 A 0 A 1 A 2D 3 D 2 D 1 D 0 Y Y S GND 输 入输 出D A 2 A 1 A 0 S Y Y × × × × 1D 0 0 0 0 0 D 1 0 0 1 0 D 2 0 1 0 0D 3 0 1 1 0D 4 1 0 0 0D 5 1 0 1 0D 6 1 1 0 0D 7 1 1 1 00 1D 0 0D D 1 1D D 2 2D D 3 3D D 4 4D D 5 5D D 6 6D D 7 7D

就可以通过调节开关来输入。输出接到一个LED灯,如果通过,那么灯就亮,否则的话,灭。 74LS151 0 G A A B B C C D0 D1 Y Y 0 D3 D3 W D4 1 D5 D6 D7 方法之一 四、代码清单:(机房答辩,提交代码) 只需要连线,无代码。 五、程序调试心得体会: 第一次线连接好之后,首先试验的是逻辑功能的正确性。用了两个LED灯,来作为输出,三个开关组合成A,B,C的八种状态。确保正确性之后,在进行的验证三人表决器。试验顺利,没有遇到困难。 六、参考文献: [1] 朱勇,数字逻辑,中国铁道出版社,2007.12 [2] 夏宇闻,Verilog DHL 入门,北京航空大学出版社,2007.5 七、致谢:感谢同学袁盼的一起合作,在连线过程中遇到问题时,一起商量。

模60计数器VHDL设计实验

实验报告 专业班级 姓名 学号 成绩评定 考核内容实验 表现 实验 报告 实验成果 或答辩 综合评 定成绩 成绩 电气与信息学院 和谐勤奋求是创新

实验教学考核和成绩评定办法 1.课内实验考核成绩,严格按照该课程教学大纲中明确规定的比重执行。实验成绩不合格者,不能参加课程考试,待补做合格后方能参加考试。 2.单独设立的实验课考核按百分制评分,考核内容应包括基本理论、实验原理和实验。 3.实验考核内容包括:1)实验预习;2)实验过程(包括实验操作、实验记录和实验态度、表现);3)实验报告;权重分别为0.2 、0.4 、0.4;原则上根据上述三个方面进行综合评定。学生未取得1)和2)项成绩时,第3)项成绩无效。 4.实验指导教师应严格按照考核内容分项给出评定成绩,并及时批改实验报告,给出综合成绩,反馈实验中出现的问题。实验成绩在教师手册中有记载。 实验报告主要内容 一.实验目的 二.实验仪器及设备 三.实验原理 四.实验步骤 五.实验记录及原始记录 六.数据处理及结论 七. 思考题 八.实验体会(可选项) 注:1. 为了节省纸张,保护环境,便于保管实验报告,统一采用A4纸,实验报告建议双面打印(正文采用宋体五号字)或手写,右侧装订。 2. 实验类别指验证、演示、综合、设计、创新(研究)、操作六种类型实验。 3. 验证性实验:是指为了使学生巩固课程基本理论知识而开设的强调演示和证明,注重实验结果(事实、概念或理论) 的实验。 4. 综合性实验:是指实验内容涉及本课程的综合知识或本课程相关的课程知识的实验。 5. 设计性实验:是指给定实验目的、要求和实验条件,由学生自行设计实验方案并加以实现的实验。

射极跟随器实验报告完整版

射极跟随器实验报告 HEN system office room 【HEN16H-HENS2AHENS8Q8-HENH1688】

肇庆学院 实验二射极跟随器实验报告 班别:学号:姓名:指导老师: 一、实验目的 1、掌握射极跟随器的特性及测试方法 2、进一步学习放大器各项参数测试方法 二、实验仪器 DZX-1型电子学综合实验装置一个、TDS 1002 示波器一个、数字万用表一个、色环电阻一个、螺丝刀一把、导线若干 三、实验原理 射极跟随器的原理图如图1所示。它是一个电压串联负反馈放大电路,它具有输入电阻高,输出电阻低,电压放大倍数接近于1,输出电压能够在较大范围内跟随输入电压作线性变化以及输入、输出信号同相等特点。 图1 射极跟随器 射极跟随器的输出取自发射极,故称其为射极输出器。 1、输入电阻R i 图1电路 R i =r be +(1+β)R E 如考虑偏置电阻R B 和负载R L 的影响,则 R i =R B ∥[r be +(1+β)(R E ∥R L )] 由上式可知射极跟随器的输入电阻R i 比共射极单管放大器的输入电阻R i =R B ∥r be 要高得多,但由于偏置电阻R B 的分流作用,输入电阻难以进一步提高。 输入电阻的测试方法同单管放大器,实验线路如图2所示。 图2 射极跟随器实验电路 (其中,R L 的测量值为Ω K,取Ω K;R的测量值为Ω K) 即只要测得A、B两点的对地电位即可计算出R i 。 2、输出电阻R O 图1电路

如考虑信号源内阻R S ,则 由上式可知射极跟随器的输出电阻R 0比共射极单管放大器的输出电阻R O ≈R C 低得多。三极管的β愈高,输出电阻愈小。 输出电阻R O 的测试方法亦同单管放大器,即先测出空载输出电压U O ,再测接入负载R L 后的输出电压U L ,根据 即可求出 R O 3、电压放大倍数 图1电路 ) R ∥β)(R (1r ) R ∥β)(R (1A L E be L E u +++= ≤ 1 上式说明射极跟随器的电压放大倍数小于近于1,且为正值。 这是深度电压负反馈的结果。但它的射极电流仍比基流大(1+β)倍, 所以它具有一定的电流和功率放大作用。 4、电压跟随范围 电压跟随范围是指射极跟随器输出电压u O 跟随输入电压u i 作线性变化的区域。当u i 超过一定范围时,u O 便不能跟随u i 作线性变化,即u O 波形产生了失真。为了使输出电压u O 正、负半周对称,并充分利用电压跟随范围,静态工作点应选在交流负载线中点,测量时可直接用示波器读取u O 的峰峰值,即电压跟随范围;或用交流毫伏表读取u O 的有效值,则电压跟随范围 U 0P-P =22U O 四、实验内容 1、听课。动手做实验前,听指导老师讲课,知道实验过程的注意事项,掌握各测量器材的使用方法。 2、按图2组接电路;静态工作点的调整 接通+12V 直流电源,在B 点加入f =1KHz 正弦信号u i ,输出端用示波器监视输出波形,反复调整R W 及信号源的输出幅度,使在示波器的屏幕上得到一个最大不失真输出波形,然后置u i =0,用万用表直流电压档测量晶体管各电极对地电位,将测得的原始数据记入表1。 表1 晶体管各电极对地电位U E 、U E 和U C 以及流过R E 电流I E