硬件工程师招聘需求

硬件工程师招聘需求
硬件工程师招聘需求

产品二部硬件需求表

岗位一:高级硬件研发工程师

需求人数:2人

岗位要求:

1,电子信息或通讯相关专业,大学本科以上学历;

2,五年以上电子产品硬件开发设计工作经历,或,四年以上intel 产品硬件设计工作经验;

3,有从立项到生产导入的全程经历,导入生产,生产指引文件的编写,指导批量生产

4,具备扎实的数字,模拟电子及电路分析专业基础知识及技能;

5,能熟练使用ORCAD、Cadence等软件,有较强的硬件分析调试能力;

6,根据产品规格要求,能独立完成元器件选型,原理图设计及优化,PCB layout 独立设计或跟进指导;

7,能独立完成电路板调试,软硬件联调,测试及改进优化工作;

8,元器件的选型,包括性能与成本等综合方面进行器件评估,与供应商保持方案级别的紧密沟通;

9,熟悉现有电源IC 厂商的芯片性能,有独立硬件调试,焊接的能力强;

10,能独立并精通原理设计,LAYOUT,熟悉差分线,等长线,DDR 总线等常用线的走线规则

11,熟悉生产制造工艺流程,熟悉SMT;

12,具有良好的中英文沟通和读写能力;

13,人品端正,工作细心,具有较强的团队合作意识。

岗位职责:

1、负责产品开发过程中的相关硬件设计开发,调试及优化工作;

2、负责元器件承认工作及编写相关技术文档;

3、编写或协调完成产品生产测试及维修指导技术文档,BOM文档等;

4、负责研发样机的制作及调试,客户样机测试优化,生产及售

后技术服务;

5、负责部门部分培训工作;

6、定期向部门负责人汇报沟通工作进展及问题。

岗位二:硬件助理工程师

需求人数:2人

岗位要求:

1、本科或硕士毕业生,电子、通信或计算机类相关专业毕业;

2、专业基础扎实,具备基础的数字电路原理,能够独立阅读原理图;

3、有做过单片机课题研究,熟悉电子产品的开发及相关业务领域的知识;

4、自学能力强,具有扩散性思维,平时注重独立解决问题,能静心刻苦钻研技术;

5、吃苦耐劳,服从工作安排,具备良好的团队合作精神。

岗位职责:

1、在上级领导的指导下定期完成量化的工作要求,并能独立处理和解决所负责的任务;

2、根据项目进度和任务分配,完成符合功能要求和质量标准的硬件开发产品;

3、依据产品设计说明,设计符合功能要求的逻辑设计、原理图;

4、编写调试程序,测试开发的硬件设备;

5、编制项目文档及质量记录

岗位三:硬件工程师

需求人数:3人

岗位要求:

1,电子信息或通讯相关专业,大学本科以上学历;

2,三年以上电子产品硬件开发设计工作经历,或,两年以上intel

产品硬件设计工作经验;

3,具备扎实的模拟电路、数字电路的分析能力;

4,能熟练操作ORCAD、Cadence等软件,有一定的硬件调试能力,能定位问题;

5,根据产品规格要求,能进行原理图设计及优化,指导PCB layout ;

6,熟悉现有电源IC 厂商的芯片性能,有独立硬件调试,焊接的能力强;

7,能进行审查指引文件的编写,指导批量生产;

8,熟悉SMT;

9,具有一定的中英文沟通和读写能力;

10,人品端正,工作细心,具有较强的团队合作意识。

岗位职责:

1、负责产品开发过程中的相关硬件设计开发,调试及优化工作;

2、负责元器件承认工作及BOM编写;

3、编写或协调完成产品生产测试及维修指导技术文档,BOM文档等;

4、负责研发样机的制作及调试,客户样机测试优化;

5、定期向部门负责人汇报沟通工作进展及问题。

岗位四:实验室焊接员

需求人数:1人

岗位要求:

1、电子类相关专业,中专及以上学历;

2、熟悉使用络铁、风枪等工具,熟悉常见元器件,熟悉掌握芯片焊接,从事手工焊接或PCB返修工作1年以上,能读懂电路图优先;

4、有较强的动手能力,能分析并解决生产或调试中出现的技术及质量问题;

5、有上进心,勤奋踏实的工作态度,善于协作的团队精神;

6、有仓库电子物料管理,ERP应用经验更佳;

岗位职责:

1、研发样板焊接、返修、调试;

2、设备、物料、平台管理;

3、样板生产;

弱电方案工程师招聘要求

建筑智能化工程师招聘要求 弱电设计工程师 岗位职责: 1、深刻理解用户需求、提出合理的工程项目技术方案;进行投标技术方案与施工组织设计的编写及图纸设计工作; 2、能在部门经理的组织协调下进行工程项目深化设计,参与设计评审,提出意见和建议;能承担设计方案、图纸的审核校对工作;能独立完成施工图绘制工作; 3、能跟踪、把握本专业国际国内技术发展现状,追踪前沿技术; 4、能合理控制所负责工作的进度和质量,与用户进行良好沟通,提供准确到位的技术咨询服务; 任职要求: 1、自动化控制、机电一体化、计算机网络技术、通信工程、楼宇智能化、建筑电气等相关专业大专或以上学历; 2、熟练使用CAD /office等办公软件; 3、熟悉建筑智能化工程设计、施工规范; 4、对建筑智能化工程投标有经验,能独立完成弱电各系统的方案设计、施工组织计划编制工作; 5、具有良好的文字表达能力、较强沟通协调能力及良好职业道德,工作责任心强; 6、具有相关专业职称证书及建造师证书者优先。 弱电项目经理 岗位职责: 1、负责整个项目的日常管理与资源调配,推进项目的进行,解决各种紧急事件,保证工程保质保量按时完成; 2、配合甲方组织的弱电系统方案设计审查会;遵守国家有关设计规程、规范;主持制定系统施工设计方案,制定专业施工设计资料交付文件格式,配合甲方组织系统施工设计图会审,审查管线图和安装图; 4 、负责协调本专业项目施工,协助前期办理相关手续; 5、配合甲方组织弱电系统施工协调会;参加工程例会,及时处理相关事务;配合工程监理,协调施工;向甲方工程代表和指挥部提交工程月、周报和工程进度报告,申请工程进度款;管理协调施工与相关施工单位关系;紧急事件无法处理则与公司沟通,及时处理相关事务;审核施工队的施工进度,批准其相关工程进度款;执行工程预算及项目奖惩办法,签署工程月、周工地报告,检查和评估现场各部门的工作任务和业绩,召集内部工地现场例会; 6、配合甲方和工程监理,组织验收; 7、负责售后服务的计划和措施的跟踪、落实。 任职要求: 1、建筑电气、自动化、机电工程类或相关专业中专及以上学历; 2、熟练使用CAD /office等办公软件; 3、可完成竣工图纸绘制; 4、2-3年通信工程、或弱电工程项目管理经验

硬件工程师要求

电子硬件工程师要求掌握的东西 第一部分:硬件知识 一、数字信号 1、 TTL和带缓冲的TTL信号 输出高电平>,输出低电平<。在室温下,一般输出高电平是,输出低电平是。最小输入高电平和低电平:输入高电平>=,输入低电平<=,噪声容限是。 2,CMOS电平: 1逻辑电平电压接近于电源电压,0逻辑电平接近于0V。而且具有很宽的噪声容限。 3,电平转换电路: 因为TTL和COMS的高低电平的值不一样(ttl 5v<==>cmos ),所以互相连接时需要电平的转换:就是用两个电阻对电平分压,没有什么高深的东西。哈哈 4,OC门,即集电极开路门电路,OD门,即漏极开路门电路,必须外界上拉电阻和电源才能将开关电平作为高低电平用。否则它一般只作为开关大电压和大电流负载,所以又叫做驱动门电路。 5,TTL和COMS电路比较: 1)TTL电路是电流控制器件,而coms电路是电压控制器件。 2)TTL电路的速度快,传输延迟时间短(5-10ns),但是功耗大。COMS电路的速度慢,传输延迟时间长(25-50ns),但功耗低。COMS电路本身的功耗与输入信号的脉冲频率有关,频率越高,芯片集越热,这是正常现象。 3)COMS电路的锁定效应: COMS电路由于输入太大的电流,内部的电流急剧增大,除非切断电源,电流一直在增大。这种效应就是锁定效应。当产生锁定效应时,COMS的内部电流能达到40mA以上,很容易烧毁芯片。 防御措施:1)在输入端和输出端加钳位电路,使输入和输出不超过不超过规定电压。 2)芯片的电源输入端加去耦电路,防止VDD端出现瞬间的高压。 3)在VDD和外电源之间加线流电阻,即使有大的电流也不让它进去。

硬件工程师面试题集(含答案-很全)

硬件工程师面试题集 (DSP,嵌入式系统,电子线路,通讯,微电子,半导体) 1、下面是一些基本的数字电路知识问题,请简要回答之。 (1) 什么是Setup和Hold 时间? 答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。建立时间(Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳定不变的时间。输入数据信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个T就是建立时间通常所说的SetupTime。如不满足Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入触发器。保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。如果Hold Time 不够,数据同样不能被打入触发器。 (2) 什么是竞争与冒险现象?怎样判断?如何消除? 答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 (3) 请画出用D 触发器实现2 倍分频的逻辑电路 答:把D 触发器的输出端加非门接到D 端即可,如下图所示: (4) 什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求? 答:线与逻辑是两个或多个输出信号相连可以实现与的功能。在硬件上,要用OC 门来实现(漏极或者集电极开路),为了防止因灌电流过大而烧坏OC 门,应在OC 门输出端接一上拉电阻(线或则是下拉电阻)。 (5) 什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别? 答:同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系.电路设计可分类为同步电路设计和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。异步电路具有下列优点:无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性。 (7) 你知道那些常用逻辑电平?TTL 与COMS 电平可以直接互连吗? 答:常用的电平标准,低速的有RS232、RS485、RS422、TTL、CMOS、LVTTL、LVCMOS、ECL、ECL、LVPECL 等,高速的有LVDS、GTL、PGTL、CML、HSTL、SSTL 等。 一般说来,CMOS 电平比TTL 电平有着更高的噪声容限。如果不考虑速度和性能,一般TTL 与CMOS 器件可以互换。但是需要注意有时候负载效应可能引起电路工作不正常,因为有些TTL 电路需要下一级的输入阻抗作为负载才能正常工作。 (6) 请画出微机接口电路中,典型的输入设备与微机接口逻辑示意图(数据接口、控制接口、锁存器/缓冲器)

工程部人员招聘要求

精心整理 工程部人员招聘要求 暖通工程师招聘要求:1.大学本科及以上暖通专业;中级及以上工程师职称或取得本专业的执业资格证书。?2.良好的文字表达能力和沟通协调能力,良好的团队合作意识;能承受较强的工作压力。?3.熟悉暖通施工规范与流程,具有扎实的工程管理 先。 录。?10、负责大楼内配电系统、照明系统、广播音响系统、消防监控设备、电梯、电话、网络线路等系统的运行、维护及派工单的管理工作。11.大学本科及以上强电专业;中级及以上工程师职称或取得本专业的执业资格证书。

弱电工程师招聘要求:?1、?配合主管领导编制和审定本专业所负责设备的年、季、月度检修计划,建立相应的维修记录档案,并监督实施。审定本年、季、月的维护及大修计划,并督促计划的有效实施。?2、?检查下属员工的岗位纪律和工作态度,发现不良现象及时纠正,审阅运行及值班日志,及时发现隐患并采取相应措施。?3、?负责本专业员工的培训、督导、考核和评估工作。?4、?负责配合主管领导对员工进 ?3. 时故障;?3、?做好与物业相关部门的协调;?4、?公司安排的临时工作;?二、任职资格?1、应持有技术监督局颁发的相关操作证。?2、能够独立完成电梯的日常维护保养任务,能够独立维修电梯的一般故障。?3、高中、技校、职高以上学历。(工

作经验丰富者无此条件限制)?4、工作细致,责任感强,良好的沟通能力、团队精神。?5、具有相关经验2年以上者优先录用。 高压维修工招聘要求:??1、完成上级领导交办的各种事宜;?2、负责高压配电室的保养、维护、维修工作;?3、负责抄表、值班等工作。?任职资格:?4、男性,18 周岁以上,40周岁以下;?5、高中学历以上,必须有高压证;6、具有相关电工经验。?? 2 力? ?2.? ?岗位要求:

电子硬件工程师要求掌握的东西

电子硬件工程师要求掌握的东西 电子硬件工程师要求掌握的东西2010-11-05 10:21(转载) 觉得一个电子工程师/硬件工程师应该有下面的能力: 1、模拟/数字电路的分析和设计。教科书上讲的都应该会,包括分离元件和运放的信号放大,滤波,波形产生,稳压电源,逻辑化简,基本触发器,基本计数器、寄存器,脉冲产生和整形,ADC、DAC,锁相环等。要能定性和定量的分析和设计电路的功能和性能,比如说稳定性、频率特性等。这些东西一般需要日积月累才能到见多识广,然后熟能生巧。 2、计算机组成原理和结构。现在的电子设备基本上没有不用到计算机的,所以对计算机一定要了解最好是熟悉。要明白计算机是怎么工作的,软件在计算机内是怎么运行的(最好自己写一写程序),要熟悉常用计算机系统的外围电路和接口,并且要明白CPU和外围电路是怎么协调工作的等等。最好能熟悉MCS-51,写程序不是问题,重要的是思路,但一定要做出来。 3、PCB。基本要求是4层板,要了解PCB对EMI、ESD的影响并想办法避免。PCB能做得既美观又没有问题是需要花时间来训练的。 4、VHDL。在国外这是要求掌握基本技能,在国内也正在普及。主要是用来开发FPGA/CPLD器件和逻辑仿真,还有IC设计也常用VHDL作输入。就目前来说,如果对自己要求不是很高的话可以不掌握。 如果时间和精力允许的话,可以学一学操作系统、数据结构等,当然首先必须掌握好C(C++)语言,以便将来可以做(软/硬件)系统方面的工作。但模电/数电基础一定要好,这是学习其他的基础。开始时一般从分析电路入手,要搞清楚一个电路的电流是怎么流的,电压是怎么产生的,电感、电容是怎么冲放电的等等。从简单到复杂,慢慢养成习惯,很多东西自然而然就明白了。

硬件工程师考试试题 答案

硬件工程师考试试题答案 模拟电路 1.基尔霍夫定理的内容是什么? a.基尔霍夫电流定律:在电路的任一节点,流入、流出该节点电流的代数和为零.基尔霍 夫电压定律:在电路中的任一闭合电路,电压的代数和为0. b.公式:I1+ I2+I3+In=I OUT 2.设计一个20倍运放,说明高频运放及低频运放区别,在选用运放时注意哪几个参数? a. b. 低频运算放大器工作频率,相对频带宽度却很宽,自20 Hz至20KHz,高低频之比1000 。高频运算放大器工作频率高,几百KHz万MHz,相对于其中心频率却较窄。如果高频运算放大器用于低频电路,就会产生很大的高频噪声,所以用时注意。 c.差模放大倍数大、差模输入电阻大、共模抑制比CMMR 高;输入失调电压及其温漂、输入失调电流及其温漂小,以及噪声小。 3.画出如下B点的波开: B

4. 什么叫差模信号?什么叫共模信号?在设计电路中如何处理差模干扰及共模干扰?设计逻辑门电路及运放大器时,悬空引脚如何处理? a. 小相等、极性相反的一对信号称为差模信号。差动放大电路输入差模信号(u il =-u i2) 时,称为差模输入。两个大小相等、极性相同的一对信号称为共模信号。差动放大电路输入共模信号(u il =u i2)时,称为共模输入。在差动放大器中,有用信号以差模形式输 入,干扰信号用共模形式输入,那么干扰信号将被抑制的很小。 b. 差模干扰设计正负2条信号线紧靠,2条信号线平行,包地走线;共模干扰设计增加屏 蔽,布线远高电压大电流走线,采用稳定的电源和高品质开关电源(低噪声电源)。 c. 逻辑门电路时,悬空引脚应接高电平;运放大器悬空引脚正极端接运放输出,负端接低电平。 数字电路 5. 用逻辑门画出D 触发器,实现2倍分频的逻辑电路?( verilog HDL 实现) a. b. module divide2( clk , clk_o, reset); input clk , reset;

电子工程师招聘笔试题及详细解析(不看后悔)

一、 二、 三、基础题(每空1分,共40分) 1、晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和_状态。 1.截止状态:基极电流Ib=0,集电极电流Ic=0,b-ePN结临界正向偏置到反向偏置,b-cPN结反向偏置。 2.放大状态:集电极电流随基极电流变化而变化,Ic=βIb,b-ePN结正向偏置,b-cPN结反向偏置。 3.饱和状态:集电极电流达到最大值,基极电流再增加集电极流也不会增加,这时的一个特征是b-ePN结、b-cPN结都正向偏置 2、TTL门的输入端悬空,逻辑上相当于接高电平。 3、TTL电路的电源电压为5V,CMOS电路的电源电压为3V-18V 。 4、在TTL门电路的一个输入端与地之间接一个10K电阻,则相当于在该输入端输入低电平;在CMOS门电 路的输入端与电源之间接一个1K电阻,相当于在该输入端输入高电平。 5、二进制数(11010010)2转换成十六进制数是D2。 6、逻辑电路按其输出信号对输入信号响应的不同,可以分为组合逻辑电路和时序逻辑电路两大类。 7、组成一个模为60的计数器,至少需要6个触发器。 一个触发器相当于一位存储单元,可以用六个触发器搭建异步二进制计数器,这样最多能计63个脉冲 8、在数字电路中,三极管工作在截止和饱和状态。 9、一个门电路的输出端能带同类门的个数称为扇出系数。 10、使用与非门时多余的输入脚应该接高电平,使用或非门时多余的输入脚应该接低电平。 与非门:若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。所以多余的输入脚接高电平或非门:若当输入均为低电平(1),则输出为高电平(0);若输入中至少有一个为高电平(0),则输出为低电平(1)。所以多余的输入脚接低电平 11、贴片电阻上的103代表10k。 12、USB支持控制传输、同步传输、中断传输和批量传输等四种传输模式。 13、一个色环电阻,如果第一色环是红色,第二色环是红色,第三色环是黄色,第四色环是金色,则该电阻 的阻值是220k±10%。 14、MOV A,40H 指令对于源超作数的寻址方式是直接寻址。 指令中直接给出操作数地址(dir)的寻址方式称为直接寻址。以寄存器中的内容为地址,该地址的内容为操作数的寻址方式称为寄存器间接寻址

一个硬件工程师高手的设计经验分享(上)

推荐到论坛 一:成本节约 现象一:这些拉高/拉低的电阻用多大的阻值关系不大,就选个整数5K 吧 点评:市场上不存在5K 的阻值,最接近的是 4.99K(精度1%),其次是5.1K(精度5%),其成本分别比精度为20%的4.7K 高4倍和2 倍。20%精度的电阻阻值只有1、1.5、2.2、3.3、4.7、6.8几个类别(含10的整数倍);类似地,20%精度的电容也只有以上几种值,如果选了其它的值就必须使用更高的精度,成本就翻了几倍,却不能带来任何好处。 现象二:面板上的指示灯选什么颜色呢?我觉得蓝色比较特别,就选它吧 点评:其它红绿黄橙等颜色的不管大小(5MM 以下)封装如何,都已成熟了几十年,价格一般都在5毛钱以下,而蓝色却是近三四年才发明的东西,技术成熟度和供货稳定度都较差,价格却要贵四五倍。目前蓝色指示灯只用在不能用其它颜色替代的场合,如显示视频信号等。 现象三:这点逻辑用74XX 的门电路搭也行,但太土,还是用CPLD吧,显得高档多了 点评:74XX的门电路只几毛钱,而CPLD至少也得几十块,(GAL/PAL虽然只几块钱,但公司不推荐使用)。成本提高了N 倍不说,还给生产、文档等工作增添数倍的工作。现象四:我们的系统要求这么高,包括MEM、CPU、FPGA等所有的芯片都要选最快的 点评:在一个高速系统中并不是每一部分都工作在高速状态,而器件速度每提高一个等级,价格差不多要翻倍,另外还给信号完整性问题带来极大的负面影响。 现象五:这板子的PCB 设计要求不高,就用细一点的线,自动布吧 点评:自动布线必然要占用更大的PCB 面积,同时产生比手动布线多好多倍的过孔,在批量很大的产品中,PCB 厂家降价所考虑的因素除了商务因素外,就是线宽和过孔数量,它们分别影响到PCB 的成品率和钻头的消耗数量,节约了供应商的成本,也就给降价找到了 理由。 现象六:程序只要稳定就可以了,代码长一点,效率低一点不是关键 点评:CPU 的速度和存储器的空间都是用钱买来的,如果写代码时多花几天时间提高一下程序效率,那么从降低CPU 主频和减少存储器容量所节约的成本绝对是划算的。CPLD/FPGA设计也类似。 二:低功耗设计 现象一:我们这系统是220V供电,就不用在乎功耗问题了 点评:低功耗设计并不仅仅是为了省电,更多的好处在于降低了电源模块及散热系统的成本、

电子工程师招聘笔试题及详细解析.doc

一、基础题(每空 1 分,共 40 分) 1、晶体三极管在工作,射和集均于正向偏置,晶体管工作在和 _状。 1. 截止状态:基极电流 Ib=0 ,集电极电流 Ic=0 , b-ePN 结临界正向偏置到反向偏置,b-cPN 结反向偏置。 2. 放大状态:集电极电流随基极电流变化而变化, Ic= βIb , b-ePN 结正向偏置, b-cPN 结反向偏置。 3. 饱和状态:集电极电流达到最大值,基极电流再增加集电极流也不会增加,这时的一个特征是b-ePN 结、 b-cPN 结都正向偏置 2、 TTL 的入端空,上相当于接高平。 3、 TTL 路的源5V, CMOS路的源3V-18V 。 4、在 TTL 路的一个入端与地之接一个10K阻,相当于在入端入 低平;在CMOS路的入端与源之接一个1K阻,相当于在入端入高平。 5、二制数() 2 成十六制数是D2。 6、路按其出信号入信号响的不同,可以分合路和序路两大。 7、成一个模60 的数器,至少需要 6 个触器。 一个触发器相当于一位存储单元,可以用六个触发器搭建异步二进制计数器,这样最多能计63 个脉冲 8、在数字路中,三极管工作在截止和和状。 9、一个路的出端能同的个数称扇出系数。 10、使用与非多余的入脚接高平,使用或非多余的入脚接低平。 与非门:若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。所以多余的输入脚接高电平或非门:若当输入均为低电平(1),则输出为高电平(0);若输入中至少有一个为高电平(0),则输出为低电平(1)。所以多余的输入脚接低电平 11、片阻上的103 代表10k 。 12、USB支持控制、同步、中断和批量等四种模式。 13、一个色阻,如果第一色是色,第二色是色,第三色是黄色,第四色是金色,阻 的阻是220k± 10%。 14、MOV A, 40H 指令于源超作数的址方式是直接址。 指令中直接出操作数地址(dir )的址方式称直接址。以寄存器中的内容地址,地址的内容操 作数的址方式称寄存器接址 15、 8051 系列单片机的 ALE信号的作用是地址存控制信号。 Address lock enable:地址锁存允许端 15、MCS-8051系列片机字是 ______位。 16、一个 10 位地址、 8 位出的 ROM,其存容量。 17、列和的区是 _________。 18、do?? while 和 while ?? do 的区是 _______。 19、在算机中,一个字所包含二制位的个数是______。 20、8051 复位后, PC=______。若希望从片内存器开始行,EA 脚接 ______ 平, PC超 ______

网络工程师招聘要求

1.具备对IT基础设施建设的整体策划能力。 2.熟悉局域网和相关网络知识,具有网络布线和局域网组网经验,熟悉硬件防火墙、IDS/IPS、路由器、交换机、局域网/广域网通信链路的设备选型、设备配置; 3.精通WINDOWS系统的使用、管理和维护工作;精通WINDOWS2003 SERVER的配置、使用、管理和维护工作. 4.熟悉活动目录AD,ISA2006的架设和管理。 5.熟悉MAIL、WEB、FTP等服务器的架设和管理。 6.熟悉数据库技术,掌握MSSQL和MySQL数据库,掌握相关管理工具(优化、跟踪、升级补丁和备份),熟练使用SQL语言 7.熟悉病毒的防护与防火墙的安装配置,具有良好的网络安全意识和技能。 8.熟悉数据备份和基本的容灾防灾。能够进行数据备份和灾难恢复。 1、具有一年或以上企业网络、电话系统维护经验; 2、熟悉微软的域环境,能够独立完成域环境维护; 3、熟悉办公电脑维修和维护 4、打印复印设备的维修和维护; 5、熟悉监控、考勤、门禁系统维修和维护; 6、红外防盗系统的维修和维护 7、熟悉会议系统设备的维修和维护。 二、招聘要求: 1、熟悉企业服务器、路由器、交换机和个人电脑的安装、配置和维护; 2、熟悉运用各类网络安全知识和技术,如防火墙、病毒防护等; 3、熟悉主流的局域网、广域网技术(交换技术、路由技术等)中的一种或几种技术; 4、具有实际的网络实施经验,具有在实施过程中处理突发事件的能力; 5、具备很强的合作、敬业精神和拼搏精神,沟通意识与技巧。 6、有MSCE CCNP RHCE 证书者优先. 1、计算机网络相关专业,大专或以上学历; 2、具有三年或以上中小企业网络的构建、安装和维护经验; 3、精通企业服务器、路由器、交换机和个人电脑的安装、配置和维护; 4、熟悉运用各类网络安全知识和技术,如防火墙、病毒防护、身份认证、VPN等; 5、熟悉主流的局域网、广域网技术(交换技术、路由技术,语音技术,网络协议等)中的一种或几种技术; ①性别:限男性,本科或以上,计算机及相关专业; ②精通计算机及网络知识,精通服务器、交换机、路由器的使用和维护,具备较强的动手能力; ③待人诚恳、思路缜密、工作细致,服务意识及责任心强; ④有良好的沟通能力,较强的分析、解决问题能力,思路清晰,看待问题细致; ⑤熟练使用办公软件、办公自动化设备,熟识Microsoft Office(Word、Excel、Powerpoint及Access) ⑥2年以上相关工作经验,有实际管理大型网络的工作经验; ⑦英语能力:能读/能写 二、工作职责: ①从事信息技术部的个人计算机、服务器及网络维护、信息技术保障等的IT管理员工作;

硬件工程师的面试题

硬件工程师的面试题 1、下面是一些基本的数字电路知识问题,请简要回答之。 (1) 什么是 Setup和 Hold 时间? 答:Setup/Hold Time 用于测试芯片对输入信号和时钟信号之间的时间要求。建立时间 (Setup Time)是指触发器的时钟信号上升沿到来以前,数据能够保持稳 定不变的时间。输入数据信号应提前时钟上升沿 (如上升沿有效)T 时间到达芯片,这个 T就是建立时间通常所说的 SetupTime。 如不满足 Setup Time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿到来时,数据才能被打入 触发器。保持时间(Hold Time)是指触发器的时钟信号上升沿到来以后,数据保持稳定不变的时间。如果 Hold Time 不够,数据同样不能被打入触发器。 (2) 什么是竞争与冒险现象?怎样判断?如何消除? 答:在组合逻辑电路中,由于门电路的输入信号经过的通路不尽相同,所产生的延时也就会不同,从而导致到达该门的时间不一致,我们把这种现象叫做竞争。由于竞争而在电路输出端可能产生尖峰脉冲或毛刺的现象叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。 (3) 请画出用 D 触发器实现 2 倍分频的逻辑电路 答: (4) 什么是"线与 "逻辑,要实现它,在硬件特性上有什么具体要求? 答:线与逻辑是两个或多个输出信号相连可以实现与的功能。在硬件上,要用 OC 门来实现( 漏极或者集电极开路 ),为了防止因灌电流过大而烧坏 OC 门, 应在 OC 门输出端接一上拉电阻 (线或则是下拉电阻)。 (5) 什么是同步逻辑和异步逻辑?同步电路与异步电路有何区别?

硬件工程师招聘需求

产品二部硬件需求表 岗位一:高级硬件研发工程师 需求人数:2人 岗位要求: 1,电子信息或通讯相关专业,大学本科以上学历; 2,五年以上电子产品硬件开发设计工作经历,或,四年以上intel 产品硬件设计工作经验; 3,有从立项到生产导入的全程经历,导入生产,生产指引文件的编写,指导批量生产 4,具备扎实的数字,模拟电子及电路分析专业基础知识及技能; 5,能熟练使用ORCAD、Cadence等软件,有较强的硬件分析调试能力; 6,根据产品规格要求,能独立完成元器件选型,原理图设计及优化,PCB layout 独立设计或跟进指导; 7,能独立完成电路板调试,软硬件联调,测试及改进优化工作; 8,元器件的选型,包括性能与成本等综合方面进行器件评估,与供应商保持方案级别的紧密沟通; 9,熟悉现有电源IC 厂商的芯片性能,有独立硬件调试,焊接的能力强; 10,能独立并精通原理设计,LAYOUT,熟悉差分线,等长线,DDR 总线等常用线的走线规则 11,熟悉生产制造工艺流程,熟悉SMT; 12,具有良好的中英文沟通和读写能力; 13,人品端正,工作细心,具有较强的团队合作意识。 岗位职责: 1、负责产品开发过程中的相关硬件设计开发,调试及优化工作; 2、负责元器件承认工作及编写相关技术文档; 3、编写或协调完成产品生产测试及维修指导技术文档,BOM文档等; 4、负责研发样机的制作及调试,客户样机测试优化,生产及售

后技术服务; 5、负责部门部分培训工作; 6、定期向部门负责人汇报沟通工作进展及问题。 岗位二:硬件助理工程师 需求人数:2人 岗位要求: 1、本科或硕士毕业生,电子、通信或计算机类相关专业毕业; 2、专业基础扎实,具备基础的数字电路原理,能够独立阅读原理图; 3、有做过单片机课题研究,熟悉电子产品的开发及相关业务领域的知识; 4、自学能力强,具有扩散性思维,平时注重独立解决问题,能静心刻苦钻研技术; 5、吃苦耐劳,服从工作安排,具备良好的团队合作精神。 岗位职责: 1、在上级领导的指导下定期完成量化的工作要求,并能独立处理和解决所负责的任务; 2、根据项目进度和任务分配,完成符合功能要求和质量标准的硬件开发产品; 3、依据产品设计说明,设计符合功能要求的逻辑设计、原理图; 4、编写调试程序,测试开发的硬件设备; 5、编制项目文档及质量记录 岗位三:硬件工程师 需求人数:3人 岗位要求: 1,电子信息或通讯相关专业,大学本科以上学历; 2,三年以上电子产品硬件开发设计工作经历,或,两年以上intel

工程部人员招聘要求

工程部人员招聘要求集团文件发布号:(9816-UATWW-MWUB-WUNN-INNUL-DQQTY-

工程部人员招聘要求 暖通工程师招聘要求:1.大学本科及以上暖通专业;中级及以上工程师职称或取得本专业的执业资格证书。2.良好的文字表达能力和沟通协调能力,良好的团队合作意识;能承受较强的工作压力。3.熟悉暖通施工规范与流程,具有扎实的工程管理专业知识;熟悉掌握相关的绘图软件、办公软件。4.具有房地产行业工作经验优先。 强电工程师招聘要求:1、主管电气专业的全面工作,指导监管所管辖设备经常处在优良的技术状态下安全运行.2、配合主管领导编制和审定本专业所负责设备的年、季、月度检修计划,建立相应的维修记录档案,并监督实施。审定本年、季、月的维护及大修计划,并督促计划的有效实施。3、检查下属员工的岗位纪律和工作态度,发现不良现象及时纠正,审阅运行及值班日志,及时发现隐患并采取相应措施。检查工作现场卫生状况,保持良好的工作环境。4、负责本专业员工的培训、督导、考核和评估工作。5、负责配合主管领导对员工进行安全教育及训练,并定期或不定期实施安全检查。7、严格控制维修材料的出库及去向,努力降低成本及能耗。8、确保楼宇输配电设备以及其它用电设备的安全,特别是防火安全、人身安全,要严格要求员工遵守劳动安全方面的法令法规。9、定期检测大楼内及广场照明度,制定节电措施和节约计划。负责能源消耗统计、及设备运行状况检查记录。10、负责大楼内配电系统、照明系统、广播音响系统、消防监控设备、电梯、电话、网络线路等系统的运行、维护及派工单的管理工作。11.大学本科及以上强电专业;中级及以上工程师职称或取得本专业的执业资格证书。

电子硬件工程师要求

电子硬件工程师要求 基于实际经验与实际项目详细理解并掌握成为合格的硬件工程师的最基本...基本上就可以成为一个合格的电子工程师:第一部分:硬件知识一、数字信... 基于实际经验与实际项目详细理解并掌握成为合格的硬件工程师的最基本知识。 1)基本设计规范 2)CPU基本知识、架构、性能及选型指导 3)MOTOROLA公司的PowerPC系列基本知识、性能详解及选型指导 4)网络处理器(INTEL、MOTOROLA、IBM)的基本知识、架构、性能及选型 5)常用总线的基本知识、性能详解 6)各种存储器的详细性能介绍、设计要点及选型 7)Datacom、Telecom领域常用物理层接口芯片基本知识,性能、设计要点及选型 8)常用器件选型要点与精华 9)FPGA、CPLD、EPLD的详细性能介绍、设计要点及选型指导 10)VHDL和Verilog HDL介绍 11)网络基础 12)国内大型通信设备公司硬件研究开发流程 最流行的EDA工具指导 熟练掌握并使用业界最新、最流行的专业设计工具 1)Innoveda公司的ViewDraw,Power PCB,Cam350 2)CADENCE公司的OrCad,Allegro,Spectra 3)Altera公司的MAX+PLUS II 4)学习熟练使用VIEWDRAW、ORCAD、POWERPCB、SPECCTRA、ALLEGRO、CAM350、MAX+PLUS II、ISE、FOUNDATION等工具 5)XILINX公司的FOUNDATION、ISE 一.硬件总体设计 掌握硬件总体设计所必须具备的硬件设计经验与设计思路 1)产品需求分析 2)开发可行性分析 3)系统方案调研 4)总体架构,CPU选型,总线类型 5)数据通信与电信领域主流CPU:M68k系列,PowerPC860,PowerPC8240,8260体系结构,性能及对比6)总体硬件结构设计及应注意的问题 7)通信接口类型选择 8)任务分解 9)最小系统设计 10)PCI总线知识与规范 11)如何在总体设计阶段避免出现致命性错误 12)如何合理地进行任务分解以达到事半功倍的效果 13)项目案例:中、低端路由器等 二.硬件原理图设计技术 目的:通过具体的项目案例,详细进行原理图设计全部经验,设计要点与精髓揭密。 1)电信与数据通信领域主流CPU(M68k,PowerPC860,8240,8260等)的原理设计经验与精华;

硬件工程师面试题

一、编制原则: 1、应聘者与空缺职位的匹配度(选择合适人选) 2、信度(突破人/时/空因素,结果一致性) 3、效度(面试结果与实际工作绩效的相关度) 4、普遍适用性(通用常规岗位,针对技能、潜力、素质及性格特点等方面) 二、硬件工程师职位考察要素及权重(满分100) (一)应届生招聘 (A类,A1:嵌入式软件工程师,A2:逻辑工程师,A3:算法工程师,A4:PCB工程师,A5:射频工程师,A6:测试工程师) 1、业务技术能力40% 2、沟通表达能力15% 3、抗压能力10% 4、主动学习能力20% 5、稳定性15% 附:A类结构化面试评分表 主要特质要点分值初试复试(一)复试(二)备注 业务能力(40)理论概念10 工具使用10 语言能力5 项目经验12 管理经验3 沟通表达能力(15)逻辑性3 条理性4 反应能力3 总结性5 抗压能力(10)原工作强度5 加班看法2 调节方法3 主动学习能力(20)自我激励2 执行力3 学习计划5 问题解决10 稳定性(15)工作周期5 离职原因5 发展规划5 合计100 岗位匹配度5

面试人 其它补充说明 (二)社会招聘 (B类,B1:嵌入式软件工程师,B2:逻辑工程师,B3:算法工程师,B4:PCB工程师,B5:射频工程师,B6:测试工程师) 1、业务技术能力60% 2、沟通表达能力10% 3、抗压能力10% 4、主动学习能力10% 5、稳定性10% 附:软件测试岗位结构化面试评分表 主要特质要点分值初试复试(一)复试(二)备注 业务能力(60)理论概念10 测试工具15 语言能力10 项目经验20 管理经验5 沟通表达能力(10)逻辑性2.5 条理性2.5 反应能力2.5 总结性2.5 抗压能力(10)原工作强度5 加班看法2 调节方法3 主动学习能力(10)问题解决2 执行力3 学习计划5 稳定性(10)工作周期5 离职原因3 发展规划2 合计100 岗位匹配度5 面试人 其它补充说明 (三)项目经理招聘 (C类)

电子工程师招聘笔试题及详细解析(不看后悔)分析

一、基础题(每空1分,共40分) 1、晶体三极管在工作时,发射结和集电结均处于正向偏置,该晶体管工作在饱和_状态。 1.截止状态:基极电流Ib=0,集电极电流Ic=0,b-ePN结临界正向偏置到反向偏置, b-cPN结反向偏置。 2.放大状态:集电极电流随基极电流变化而变化,Ic=βIb,b-ePN结正向偏置,b-cPN结反向偏置。 3.饱和状态:集电极电流达到最大值,基极电流再增加集电极流也不会增加,这时的一个特征是b-ePN结、b-cPN结都正向偏置 2、TTL门的输入端悬空,逻辑上相当于接高电平。 3、TTL电路的电源电压为5V, CMOS电路的电源电压为3V-18V 。 4、在TTL门电路的一个输入端与地之间接一个10KΩ电阻,则相当于在该输入端输入低电平;在CMOS门电路的 输入端与电源之间接一个1KΩ电阻,相当于在该输入端输入高电平。 5、二进制数(11010010)2转换成十六进制数是D2。 6、逻辑电路按其输出信号对输入信号响应的不同,可以分为组合逻辑电路和时序逻辑电路两大类。 7、组成一个模为60的计数器,至少需要6个触发器。 一个触发器相当于一位存储单元,可以用六个触发器搭建异步二进制计数器,这样最多能计63个脉冲 8、在数字电路中,三极管工作在截止和饱和状态。 9、一个门电路的输出端能带同类门的个数称为扇出系数。 10、使用与非门时多余的输入脚应该接高电平,使用或非门时多余的输入脚应该接低电平。 与非门:若当输入均为高电平(1),则输出为低电平(0);若输入中至少有一个为低电平(0),则输出为高电平(1)。所以多余的输入脚接高电平或非门:若当输入均为低电平(1),则输出为高电平(0);若输入中至少有一个为高电平(0),则输出为低电平(1)。所以多余的输入脚接低电平 11、贴片电阻上的103代表10kΩ。 12、USB支持控制传输、同步传输、中断传输和批量传输等四种传输模式。 13、一个色环电阻,如果第一色环是红色,第二色环是红色,第三色环是黄色,第四色环是金色,则该电阻 的阻值是220kΩ±10%。 14、MOV A,40H 指令对于源超作数的寻址方式是直接寻址。 指令中直接给出操作数地址(dir)的寻址方式称为直接寻址。以寄存器中的内容为地址,该地址的内容为操作数的寻址方式称为寄存器间接寻址 15、8051系列单片机的ALE信号的作用是地址锁存控制信号。 Address lock enable :地址锁存允许端 15、MCS-8051系列单片机字长是______位。 16、一个10位地址码、8位输出的ROM,其存储容量为。 17、队列和栈的区别是_________。 18、do……while和while……do的区别是_______。 19、在计算机中,一个字节所包含二进制位的个数是______。

软件工程师招聘要求

1、职位名称:资深J2EE软件架构工程师1名 岗位描述: 1.深入发掘项目需求为软件开发提供架构设计; 2.主持和参与系统逻辑模型和物理模型设计并实现原型; 3. 开发和维护统一的软件开发架构,发现和解决存在的软件设计问题; 4.从事关键性模块代码的编写,指导和培训编程工程师。 5.主持编写软件设计核心文档,并指导工程师按软件工程流程编写和提交设计文件和相关文档。 任职要求: 1.本科及以上学历,计算机、软件工程或相关专业; 2.精通J2EE系统架构,深入理解J2EE优缺点,具有大型基于J2EE平台应用软件的项目规划、架构设计、软件开发经验; 3.5年以上开发经验,3年以上J2EE应用平台开发经验,2年以上产品设计和架构设计经验; 4.具有分布式高容量系统架构设计经验,熟悉IP网络视频监控平台、网络视频编解码、网络视频存储系统平台或相关大型系统; 5.精通面向对象分析设计思想,逻辑分析能力强,具有丰富的OOA/OOD/OOP 经验; 6.熟悉Rational Rose、PowerDesigner等系统分析建模设计工具; 7.熟悉WebSphere/WebLogic/JBoss/Tomcat等主流J2EE应用服务器;熟悉Hibernate,Struts,Spring框架设计; 8.熟悉Oracle/SQL Server/MySQL等主流数据库管理系统、相关技术及工具; 9.具有良好的表达能力和沟通能力和一定的组织能力; 10.具备团队精神和合作精神,有激情,能够在一定的压力下工作。

2、职位名称: JAVA开发工程师2名 职位描述: 1.参与项目软件需求分析和软件概要设计; 2.进行软件详细设计和编码实现,确保软件模块开发进度; 3.开发和维护统一的软件开发架构,发现和解决存在的软件设计问题; 4.按软件工程流程编写和提交设计文件和相关文档。 任职要求: 1. 本科或以上学历,计算机软件或相关专业,具有J2EE项目开发经验;良好的编码习惯,有IP网络视频监控平台或网络存储等大规模并发系统软件平台开发经验者优先考虑; 2.熟练运用常用的Java模式编程,熟悉WebSphere/WebLogic/JBoss/Tomcat 等主流J2EE应用服务器;熟悉Hibernate,Struts,Spring框架设计; 3.能够熟练使用Eclipse,PowerDesigner开发工具。 4.具有Oracle,SQL Server数据库的使用经验,熟练进行SQL查询操作。 5.熟悉Struts,hibernate等常用开发框架,熟悉 html,javascript ,ajax(至少一种开发框架). 6.熟悉软件开发流程及良好文档编写能力; 7.良好的团队合作精神,较强的沟通、协调能力。有激情,能够在一定的压力下工作。 3、职位名称:软件测试工程师1名 职位描述: 1.参与软件产品的需求分析,关注项目需求的可测性,并能预先评估项目的风险; 2.软件产品的测试方案制定和评审,帮助工程师提高测试分析和用例设计水平;

[电子行业企业管理]电子硬件工程师要求

(电子行业企业管理)电子硬件工程师要求

目的:通过具体的项目案例,详细进行原理图设计全部经验,设计要点与精髓揭密。 1)电信与数据通信领域主流CPU(M68k,PowerPC860,8240,8260等)的原理设计经验与精华; 2)Intel公司PC主板的原理图设计精髓 3)网络处理器的原理设计经验与精华; 4)总线结构原理设计经验与精华; 5)内存系统原理设计经验与精华; 6)数据通信与电信领域通用物理层接口的原理设计经验与精华; 7)电信与数据通信设备常用的WATCHDOG的原理设计经验与精华;8)电信与数据通信设备系统带电插拔原理设计经验与精华; 9)晶振与时钟系统原理设计经验与精华; 10)PCI总线的原理图设计经验与精华; 11)项目案例:中、低端路由器等。 三.硬件PCB图设计

目的:通过具体的项目案例,进行PCB设计全部经验揭密,使你迅速成长为优秀的硬件工程师 1)高速CPU板PCB设计经验与精华 2)普通PCB的设计要点与精华 3)MOTOROLA公司的PowerPC系列的PCB设计精华 4)Intel公司PC主板的PCB设计精华 5)PC主板、工控机主板、电信设备用主板的PCB设计经验精华 6)国内著名通信公司PCB设计规范与工作流程 7)PCB设计中生产、加工工艺的相关要求 8)高速PCB设计中的传输线问题; 9)电信与数据通信领域主流CPU(PowerPC系列)的PCB设计经验与精华 10)电信与数据通信领域通用物理层接口(百兆、千兆以太网,ATM等)的PCB设计经验与精华 11)网络处理器的PCB设计经验与精华 12)PCB步线的拓扑结构极其重要性

硬件工程师考试试题和答案2010年

【https://www.360docs.net/doc/2a4977896.html,-2010年硬件工程师考试模拟试题及答案解析】: 2010年硬件工程师考试模拟试题及答案解析 一、单选题(共计23题,每题2分,共计46分) 1、笔记本计算机目前标配的PCMCIA接口大多数支持【B】卡。 A. Type I B. Type II C. Type III D. 以上都可以 2、逆变器的作用是将整流后的直流电变为【C】。 A. 方波电压 B. 正弦波电压 C. 高频交流电 D. 低频交流电 3、AMD 公司的移动Althlon 64-M处理器是AMD公司推出的第一款【B】CPU。 A. 超低功耗 B. 64位 C. 超级流水线技术 D. 8MB缓存 4、BIOS和CMOS RAM是系统中两个完全不同的部分,即BIOS的部分信息通过【A】写入CMOS RAM。 A. SETUP程序 B. Install程序 C. Program程序

D. Debug程序 5、ICH4-M芯片的信号PME#功能是(D ) A. PCI锁信号 B. DMA请求信号 C. PCI复位信号 D. 电源管理 6、若显示屏显示"Fan error"错误信息时,应该检测计算机的(A) A. CPU风扇 B. 内存 C. 显卡 D. 计时器 7、IBM笔记本计算机进入BIOS的方式是冷开机时按(A)键。 A. F1 B. F2 C. F8 D. F10 8、Mini PCI的RST#信号在开机过程中会产生【B】的跳变。 A. 低-高-低 B. 高-低-高 C. 高-低-保持 D. 低-高-保持 9、PS/2键盘接口出现故障,需要检测的信号有【B】。

A. 电源、时钟、地址信号 B. 电源、时钟、数据信号 C. 电源、数据信号、地线 D. 地线、电源、时钟 10、LCD灯管的启动电压最低值在【C】V以上。 A. 10 B. 100 C. 1000 D. 10000 11、如果笔记本计算机的电池损坏,最好的方法是更换电池组内损坏的电池。B A. 对 B. 错 12、笔记本计算机DDRII内存的工作电压是【D】。 A. 5V B. 3.3V C. 2.5V D. 1.8V 13、若主板不能加电,首先应检测的电路是【C】。 A. 复位电路 B. 软开机电路 C. +3.3V和+5V供电电路 D. CPU供电电路

相关文档
最新文档