实验十五测量电路等效参数

实验十五测量电路等效参数
实验十五测量电路等效参数

实验十五 用三表法测量电路等效参数

一、实验目的

1. 学会用交流电压表、 交流电流表和功率表测量元件的交流等效参数的方法。

2. 学会功率表的接法和使用。 二、原理说明

1. 正弦交流信号激励下的元件值或阻抗值,可以用交流电压表、 交流电流表及功率表分别测量出元件两端的电压U 、流过该元件的电流I 和它所消耗的功率P ,然后通过计算得到所求的各值,这种方法称为三表法, 是用以测量50Hz 交流电路参数的基本方法。

计算的基本公式为:

阻抗的模I U Z =

, 电路的功率因数 cos φ=UI P

等效电阻 R = 2I

P

=│Z │cos φ, 等效电抗 X =│Z │sin φ

或 X =X L =2πfL , X =Xc =

fC

π21

1. 阻抗性质的判别方法:可用在被 测元件两端并联电容或将被测元件与电容

串联的方法来判别。其原理如下: 图15-1 并联电容测量法

(1) 在被测元件两端并联一只适当容量的试验电容, 若串接在电路中电流表的读数增大,则被测阻抗为容性, 电流减小则为感性。

图15-1(a)中,Z 为待测定的元件,C'为试验电容器。 (b)图是(a)的等效电路,图中G 、B 为待测阻抗Z 的电导 和电纳,B'为并联电容C' 的电纳。在端电压有效值不变 的条件下,按下面两种情况进行分析:

① 设B +B'=B",若B'增大,B"也增大,则 图15-2

电路中电流I 将单调地上升,故可判断B 为容性元件。

② 设B +B'=B",若B'增大,而B"先减小而后再增大,电流I 也是先减小后上升,如图15-2所示,则可判断B 为感性元件。

由以上分析可见,当B 为容性元件时,对并联电容C'值无特殊要求;而当B 为感性元件时,B'<│2B │才有判定为感性的意义。B'>│2B │时,电流单调上升,与B 为容性时

相同,并不能说明电路是感性的。因此B'<│2B │是判断电路性质的可靠条件,

,

.

.

(a)

(b)

由此得判定条件为'C <

ω

B

2 。

(2) 与被测元件串联一个适当容量的试验电容,若被测阻抗的端电压下降,则判为容性,端压上升则为感性,判定条件为

'

1

C ω<│2X │式中X 为被测阻抗的电抗值,C'为串联试验电容值, 此关系式可自行证明。

判断待测元件的性质,除上述借助于试验电容C'测定法外,还可以利用该元件的电流

i 与电压u 之间的相位关系来判断。若i 超前于u ,为容性;i 滞后于u ,则为感性。

3. 本实验所用的功率表为智能交流功率表,其电压接线端应与负载并联,电流接线端应与负载串联。 三、实验设备

四、实验内容

测试线路如图15-3所示。

1. 按图15-3接线,并经指导教师检查 后,方可接通市电电源。

2. 分别测量15W 白炽灯(R)、30W 日 光灯镇流器(L) 和4.7μF 电容器( C)的等效 参数。 图15-3

Z

4. 验证用串、并试验电容法判别负载性质的正确性。

五、实验注意事项

1. 本实验直接用市电220V 交流电源供电, 实验中要特别注意人身安全,不可用手直接触摸通电线路的裸露部分,以免触电,进实验室应穿绝缘鞋。

2. 自耦调压器在接通电源前,应将其手柄置在零位上,调节时, 使其输出电压从零开始逐渐升高。每次改接实验线路、换拨黑匣子上的开关及实验完毕,都必须先将其旋柄慢慢调回零位,再断电源。必须严格遵守这一安全操作规程。

3. 实验前应详细阅读智能交流功率表的使用说明书,熟悉其使用方法。 六、预习思考题

1. 在50Hz 的交流电路中,测得一只铁心线圈的P 、I 和U ,如何算得它的阻值及电感量?

2. 如何用串联电容的方法来判别阻抗的性质?试用I 随X'C (串联容抗)的变化关系作定性分析,证明串联试验时,C'满足'

1

C <│2X │。 七、实验报告

1. 根据实验数据,完成各项计算。

2. 完成预习思考题1、2的任务。

3. 心得体会及其他。

数字钟设计报告——数字电路实验报告

. 数字钟设计实验报告 专业:通信工程 :王婧 班级:111041B 学号:111041226 .

数字钟的设计 目录 一、前言 (3) 二、设计目的 (3) 三、设计任务 (3) 四、设计方案 (3) 五、数字钟电路设计原理 (4) (一)设计步骤 (4) (二)数字钟的构成 (4) (三)数字钟的工作原理 (5) 六、总结 (9) 1

一、前言 此次实验是第一次做EDA实验,在学习使用软硬件的过程中,自然遇到很多不懂的问题,在老师的指导和同学们的相互帮助下,我终于解决了实验过程遇到的很多难题,成功的完成了实验,实验结果和预期的结果也是一致的,在这次实验中,我学会了如何使用Quartus II软件,如何分层设计点路,如何对实验程序进行编译和仿真和对程序进行硬件测试。明白了一定要学会看开发板资料以清楚如何给程序的输入输出信号配置管脚。这次实验为我今后对 EDA的进一步学习奠定了更好的理论基础和应用基础。 通过本次实验对数电知识有了更深入的了解,将其运用到了实际中来,明白了学习电子技术基础的意义,也达到了其培养的目的。也明白了一个道理:成功就是在不断摸索中前进实现的,遇到问题我们不能灰心、烦躁,甚至放弃,而要静下心来仔细思考,分部检查,找出最终的原因进行改正,这样才会有进步,才会一步步向自己的目标靠近,才会取得自己所要追求的成功。 2

二、设计目的 1.掌握数字钟的设计方法。 2熟悉集成电路的使用方法。 3通过实训学会数字系统的设计方法; 4通过实训学习元器件的选择及集成电路手册查询方法; 5通过实训掌握电子电路调试及故障排除方法; 6熟悉数字实验箱的使用方法。 三、设计任务 设计一个可以显示星期、时、分、秒的数字钟。 要求: 1、24小时为一个计数周期; 2、具有整点报时功能; 3、定时闹铃(未完成) 四、设计方案 一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器和定时器组成。干电路系统由秒信号发生器、“时、 3

数字钟设计报告——数字电路实验报告

数字钟设计实验报告 专业:通信工程 姓名:王婧 班级:111041B 学号:111041226

数字钟的设计 目录 一、前言 (3) 二、设计目的 (3) 三、设计任务 (3) 四、设计方案 (3) 五、数字钟电路设计原理 (4) (一)设计步骤 (4) (二)数字钟的构成 (4) (三)数字钟的工作原理 (5) 六、总结 (9) 1

一、前言 此次实验是第一次做EDA实验,在学习使用软硬件的过程中,自然遇到很多不懂的问题,在老师的指导和同学们的相互帮助下,我终于解决了实验过程遇到的很多难题,成功的完成了实验,实验结果和预期的结果也是一致的,在这次实验中,我学会了如何使用Quartus II软件,如何分层设计点路,如何对实验程序进行编译和仿真和对程序进行硬件测试。明白了一定要学会看开发板资料以清楚如何给程序的输入输出信号配置管脚。这次实验为我今后对 EDA的进一步学习奠定了更好的理论基础和应用基础。 通过本次实验对数电知识有了更深入的了解,将其运用到了实际中来,明白了学习电子技术基础的意义,也达到了其培养的目的。也明白了一个道理:成功就是在不断摸索中前进实现的,遇到问题我们不能灰心、烦躁,甚至放弃,而要静下心来仔细思考,分部检查,找出最终的原因进行改正,这样才会有进步,才会一步步向自己的目标靠近,才会取得自己所要追求的成功。 2

二、设计目的 1.掌握数字钟的设计方法。 2熟悉集成电路的使用方法。 3通过实训学会数字系统的设计方法; 4通过实训学习元器件的选择及集成电路手册查询方法; 5通过实训掌握电子电路调试及故障排除方法; 6熟悉数字实验箱的使用方法。 三、设计任务 设计一个可以显示星期、时、分、秒的数字钟。 要求: 1、24小时为一个计数周期; 2、具有整点报时功能; 3、定时闹铃(未完成) 四、设计方案 一个基本的数字钟电路主要由译码显示器、“时”,“分”,“秒”计数器和定时器组成。干电路系统由秒信号发生 3

交流电路元件参数的测定电路分析

深圳大学实验报告 课程名称:电路分析 实验项目名称:交流电路元件参数的测定学院: 专业: 指导教师: 报告人:学号:班级: 实验时间: 实验报告提交时间: 教务部制

实验目的与要求: 1.正确掌握交流电流表、电压表、功率相位组合表的用法。 2.加深对交流电路元件特性的了解。 3.掌握交流电路元件参数的实验测定方法。 方法、步骤: 电阻器、电容器和电感线圈是工程上经常使用的基本元件。在工作频率不高的条件下,电阻器、电容器可视为理想电阻和理想电容。一般电感线圈存在较大电阻,不可忽略,故可用一理想电感和理想电阻的串联作为其电路模型。 电阻的阻抗为: 电容的阻抗为: 电感线圈的阻抗为: 电阻器、电容器、电感线圈的参数可用交流电桥等仪器测出,若手头没有这些设备,可搭建一个简单的交流电路,通过测阻抗算出元件参数值。 1.三表法 利用交流电流表、交流电压表、相位表(或功率表)测量元件参数称为三表法。这种方法最直接,计算简便。元件阻抗为 对于电阻 对于电容 对于电感,, 由已知的电源角频率ω,可进一步确定元件参数。 2.二表法 若手头上没有相位表或功率表,也可只用电流表和电压表测元件参数,这种方法称为二表法。由于电阻器和电容器可看作理想元件,已知其阻抗角为0或90度,故用二表法测其参数不会有什么困难。 二表法测电感线圈参数的电路如图2所示。图中的电阻R是一个辅助测量元件。由 图2可见,根据基尔霍夫电压定律有,而,其中和为假想电压,分别代表线圈中等效电阻r和电感L的端电压。各电压相量关系如图3所示,由于电压U、U1、U2可由电路中测得,故图中小三角形Δaob的各边长已知,再利用三角 形的有关公式求出bc边和ac边的长度,即电压U r和U L可求。最后,由式、 及已知的电源角频率ω可求得线圈的参数。 3.一表法 只用一个交流电压表测量元件参数的方法称为一表法,其原理与二表法相同,不同 的是辅助测量电阻R的阻值应预先已知,这样电路中电流可求,可省去一个电流表。此法有更强的实用性。

交流电路参数的测定实验报告

交流电路参数的测定实验报告 一、实验目的: 1.了解实际电路器件在低频电路中的主要电磁特性,理解理想电路与实际电路的差异。明确在低频条件下,测量实际器件哪些主要参数。 2.掌握用电压表、电流表和功率表测定低频元件参数的方法。 3.掌握调压变压器的正确使用。 二、实验原理: 交流电路中常用的实际无源元件有电阻器、电感器和电容器。 在低频情况下,电阻器周围的磁场和电场可以忽略不计,不考虑其电感和分布电容,将其看作纯电阻。可用电阻参数来表征电阻器消耗电能这一主要的电磁特征。 电容器在低频时,可以忽略引线电感,忽略其介质损耗和漏导,可以用电容参数来表征其储存和释放电能的特征。 电感器的物理原型是导线绕制成的线圈,导线电阻不可忽略,在低频情况下,线匝间的分布电容可以忽略。用电阻和电感两个参数来表征。 交流电流元件的等值参数R、L、C可以用专用仪器直接测量。也可以用交流电流表、交流电压表以及功率表同时测量出U、I、P,通过计算获得,简称三表法。 本实验采用三表法,由电路理论可知,一端口网络电压电流及 将测量数据分别记入表一、表二、表三。每个原件各测三次,求其平均值。 三、仪器设备

1.调压变压器 2.交流电压表 3.功率表 4.交流电流表 5.电感电容电阻。 四、注意事项: 1.测量电路的电流限制在1A以内。 2.单相调压器使用时,先把电压调节手轮调在零位,接通电源后再从零位开始升压。每做完一项实验随手把调压器调回零再断开电源。 六、报告要求: 根据测试结果,计算各元件的等效参数,并与实际设备参数进行比较。 五、思考题 若调压变压器的输出端与输入端接反,会产生什么后果,

数字钟课程设计实验报告

《电子技术课程设计报告》 教学院:电气与电子信息工程学院 专业班级:xx级电子信息工程(x)班 学号:xxxxxxxxxxxx 学生:坏水 指导教师:xxxxxxxxxxxx 时间:2011.10.10~10.23 地点:电子技术实验室

课程设计成绩评定表

电子技术课程设计任务书 2011~2012学年第一学期 学生:坏水专业班级:xx电信本x班 指导教师:xxxxxxxxx 工作部门:电气与电子信息工程学院 一、课程设计题目:多功能数字钟电路的设计/直流稳压电源的设计 二、课程设计容(含技术指标): ①拟定多功能数字钟和直流稳压电源的组成框图,要现电路的基本功能,使用 的器件少,成本低; ②画出数字钟和直流稳压电源的主体电路逻辑图; ③测试多功能数字钟的逻辑功能,同时满足基本功能与扩展功能的要求; ④设计并安装各单元电路,要求布线整齐、美观,便于级联与调试;

四、基本要求 1.基本功能:要求设计出+5V的直流稳压电源。数字钟要求以数字形式显示时、分、秒的时间。小时计数器的计时要求为“12翻1”,要求具有手动校时功能。 2.扩展功能:定时控制,其时间自定;仿广播电台正点报时,自动报整点时数或触摸报整点时数(主要体现在理论知识上进行电路设计)。 (一)实训题目:直流稳压电源和多功能数字钟。 (二)实训目的: 1、巩固和加深学生对模拟电子技术,数字逻辑电路等课程基本知识的理解,综 合运用课程中所学到的理论知识去独立完成一个实际课题。 2、根据课程需要,通过查阅手册和文献资料,培养学生独立分析和解决实际问 题的能力。 3、通过电路方案的分析、论证和比较,设计计算和选用元气件,通过电路组装, 调试和检测环节,掌握电路的分析方法和设计方法。 4、熟用常用电子元气件的类型和特性,并掌握合理选用原则。 5、掌握电路图、PCB图的设计方法,学会电路的安装与调试。 6、掌握常用仪器、仪表的正确使用方法,学会电路整机指标的测试方法。(三)实训要求

实验十五 交流电路功率的测量

实验十五 交流电路功率的测量 实验目的 1.学习交流电路中功率及功率因数的测定方法; 2.加深对功率因数概念的理解,进一步了解交流电路中电阻、电容、电感等元件消耗功率的特点; 3.学习一种提高交流电路功率因数的方法. 仪器和用具 负载(铁芯电感为 40W 日光灯镇流器,阻值为 300Ω左右的变阻器)、电动型瓦特表(低功率因数瓦特表W -D34型额定电流为 0.5A 、1A ,额定电压为 150V 、300V 、600V ,功率因数20.φcos =)、铁磁电动型交流电压表、电磁型电流表、电容(0.5μF 、l μF 、2μF 、4μF 、10F 各一个)、调压变压器、示波器、音频信号发生器.-MF 20型晶体管万用表、双刀双掷开关两个等. 实验原理 一、交流功率及功率因数 在直流电路中、功率就是电压和电流的乘积,它不随时间改变.在交流电路中,由于电压和电流都随时间变化,因而它们的乘积也随时间变化,这种功率称为瞬时功率p . 设交流电路中通过负载的瞬时电流i 为 t ωI i sin m = (C.13.1) 负载两端的瞬时电压u 为 ()φt ωU u +=sin m (C.13.2) 则瞬时功率 ()()φt ωt ωI U i u p +=?=sin sin m m (C.13.3) 平均功率 R 图C.13.1

()()()[]???+-?=+==T T T dt φt ωφI U T dt φt ωt ωI U T pdt T P 0m m 0 m m 02cos cos 2 1 1sin sin 11 其中第二项积分为零,所以 φUI φI U dt φI U T P T cos cos 2 1 cos 211m m 0m m ===? (C.13.4) 平均功率不仅和电流、电压的有效值有关,并和功率因数φcos 有关. 由图C.13.1所示可知 I U φUI P R ==cos (C.13.5) 故平均功率也就是电路中电阻上消耗的功率,也称有用功率.由于电压与电流有效值的乘积称为总功率,也称视在功率S ,即 UI S = (C.13.6) 故 φUI φ UI S P cos cos == (C.13.7) 功率因数φcos 就是电源送给负载的有用功率P 和总功率S 的比值,它是反映电源利用率大小的物理量. 测量功率的方法很多,最常用的是瓦特表,此外示波器也可测量功率(示波器适用于测量高频情况下较小的功率). 二、瓦特表测量功率及功率因数 1.瓦特表测功率 本实验采用电动型瓦特表,电动型瓦特表的测量机构示意图如图C.13.2所示. 电动型瓦特表内部测量机构有两个线圈,线圈A 为固定线圈,它与负载串联而接人电路,通过固定线圈的电流就是负载电 流,因此称固定线圈A 为瓦特表的电流线圈;线圈B 为动圈,线圈本身电阻很小,往往与扩程用的高电阻相串联,测量时与负载相并联,动圈支路两端的电压就是负载电压1U ,因此图C.13.2 电动型仪表测量机构示意图 1.固定线圈;2.可动线圈;3、4.支架; 5.指针;6.游丝

单片机电子时钟课程设计实验报告

单片机电子时钟课程设 计实验报告 Pleasure Group Office【T985AB-B866SYT-B182C-BS682T-STT18】

《单片机原理与应用》课程设计 总结报告 题目:单片机电子时钟(带秒表)的设计 设计人员:张保江江润洲 学号: 班级:自动化1211 指导老师:阮海容 目录 1.题目与主要功能要求 (2) 2.整体设计框图及整机概述 (3) 3.各硬件单元电路的设计、参数分析及原理说明 (3) 4.软件流程图和流程说明 (4) 5.总结设计及调试的体会 (10) 附录 1.图一:系统电路原理图 (11) 2.图二:系统电路 PCB (12) 3.表一:元器件清单 (13) 4.时钟程序源码 (14)

题目:单片机电子时钟的设计与实现 课程设计的目的和意义 课程设计的目的与意义在于让我们将理论与实践相结合。培养我们综合运用电子课程中的理论知识解决实际性问题的能力。让我们对电子电路、电子元器件、印制电路板等方面的知识进一步加深认识,同时在软件编程、排错调试、焊接技术、相关仪器设备的使用技能等方面得到较全面的锻炼和提高,为今后能够独立完成某些单片机应用系统的开发和设计打下一个坚实的基础。 课程设计的基本任务 利用89C51单片机最小系统,综合应用单片机定时器、中断、数码显示、键盘输入等知识,设计一款单片机和简单外设控制的电子时钟。 主要功能要求 最基本要求 1)使用MCS-51单片机设计一个时钟。要求具有6位LED显示、3个按键输入。 2)完成硬件实物制作或使用Pruteus仿真(注意位驱动应能提供足够的电流)。 3)6位LED数码管从左到右分别显示时、分、秒(各占用2位),采用24小时标准计时制。开始计时时为000000,到235959后又变成000000。 4)使用3个键分别作为小时、分、秒的调校键。每按一次键,对应的显示值便加1。分、秒加到59后再按键即变为00;小时加到23后再按键即变为00。在调校时均不向上一单位进位 (例如分加到59后变为00,但小时不发生改变)。 5) 软件设计必须使用MCS-51片内定时器,采用定时中断结构,不得使用软件延时法,也不得使用其他时钟芯片。 6)设计八段数码管显示电路并编写驱动程序,输入并调试拆字程序和数码显示程序。7)掌握硬件和软件联合调试的方法。 8)完成系统硬件电路的设计和制作。 9)完成系统程序的设计。 10)完成整个系统的设计、调试和制作。

交流电路参数的测定三表法的实验原理

交流电路参数的测定三表法的实验原理 1.交流电路元件的等值参数R,L,C可以用交流电桥直接测得,也可以用交流电压表、交流电流表和功率表分别测量出元件两端的电压U、流过该元件的电流I和它消耗的功率P,然后通过计算得到。后一种方法称为“三表法”。“三表法”是用来测量50Hz频率交流电路参数的基本方法。 如被测元件是一个电感线圈,则由关系 可得其等值参数为 同理,如被测元件是一个电容器,可得其等值参数为 2.阻抗性质的判别方法。如果被测的不是一个元件,而是一个无源一端口网络,虽然从U,I,P三个量,可得到该网络的等值参数为R=|Z|cos,X=|Z|sin,但不能从X的值判断它是等值容抗,还是等值感抗,或者说无法知道阻抗幅角的正负。为此,可采用以下方法进行判断。 (1)在被测无源网络端口(入口处)并联一个适当容量的小电容。在一端口网络的端口再并联一个小电容C'时,若小电容C'=Zsinr,a,视其总电流的增减来判断。若总电流增加,则为容性;若总电流减小,贝刂为感性。图1(a)中,Z为待测无源网络的阻抗,C'为并联的小电容。图1(b)是图1(a)的等效电路,图中G,B为待测无源网络的阻抗Z的电导和电纳,B'为并联小电容C'的电纳。在端电压有效值不变的条件下,按下面两种情况进行分析: ①设B+B'=B",若B'增大,B"也增大,则电路中电流I单调地增大,故可判断B为容性。 ②设B+B'=B",若B'增大,而B"先减小再增大,则电流I也是先减小再增大,如图2所示,则可判断B为感性。 由以上分析可见,当B为容性时,对并联小电容的值C'无特殊要求;而当B为感性时,B'<|2B|才有判定为感性的意义。B'>|2B|时,电流单调增大,与B为容性时相同,但并不能说明电路是感性的。因此, B'<|2B|是判断电路性质的可靠条件。由此可得定条件为

交流电路元件参数的测定

深圳大学实验报告 课程名称:电路与电子学 实验项目名称:交流电路元件参数的测定 学院:信息工程学院 专业:无 指导教师:吴迪 报告人:王文杰学号:2013130073 班级:信工02 实验时间:2014/5/22 实验报告提交时间:2014/5/26 教务部制

一、实验目的与要求: 1.正确掌握交流数字仪表(电压表、电流表、功率表)和自耦调压器的用法。 2.加深对交流电路元件特性的了解。 3.掌握交流电路元件参数的实验测定方法。 二、方法、步骤: 电阻器、电容器和电感线圈是工程上经常使用的基本援建。在工作频率不高的条件下,电阻器、电容器可视为理想电阻和理想电容。一般电感线圈存在较大电阻,不可忽略,故可用一理想电感和理想电阻的串联作为电路模型。 电阻的阻抗为:Z=R 电容的阻抗为:Z=jX C=-j(1/ωC) 电感线圈的阻抗为:Z=r+ jX L=r+jωL=|Z|∠ 电阻器、电容器、电感线圈的参数可用交流电桥等一起测出,若手头没有这些设备,可大减一个简单的交流电路,通过测阻抗算出元件参数值。 1.三表法 利用交流电流表、交流电压表、相位表(或功率表)测量元件参数称为三表法、这种方法最直接,计算简便。实验电路如图1所示。元件阻抗为: 对于电阻 对于电容 对于电感 由已知的电源角频率ω,可进一步确定元件参数。

2.二表法 若手头上没有相位表或功率表,也可只用电流表和电压表测元件参数,这种方法称为二表法。由于电阻器和电容器可看作理想元件,已知其阻抗为0或者90度,故用二表法测其参数不会有什么困难。 二表法测电感线圈参数如图2所示。途中的电阻R是一个辅助测量元件。由图2课 件,根据基尔霍夫电压定律有,而,其中和为假想电压,分别代表线圈中等效电阻r和电感L的端电压。各电压相量关系如图3所示,忧郁U、U1、U2可由电路中测的,故途中小三角△aob的各边长已知,再利用三角形的有关公式(或准确地画出图3,由图3直接量的)求出bc边和ac边的长度,即电压U r 和U L可求。最后,由式及已知的电源角频率ω可求得线圈的参数。 3.一表法 只用一个交流电压表测量元件参数的方法称为一表法,其原理与二表法相同,不同

电子电路数字钟实验报告

电子电路课程设计总结报告 (数字钟) 项目名称:数字钟 学院:机械工程学院 专业: 班级: 姓名:穆明国 指导老师:

一、课程设计题目 (3) 二、课程设计的设计任务和基本要求 (3) 三、课程设计题目分析 (3) 四、课程设计的电路设计部分 (5) 五、课程设计的总电路图 (9) 六、元器件的使用说明 (11) 七、课程设计的心得体会 (15) 八、参考文献 (15)

一、课程设计题目: 数字钟 二、课程设计任务和基本要求: 1)设计数字钟电路(每人一组,独立完成) 基本功能:准确计时,以数字形式显示时、分、秒的时间;小时的计时要求为24进位,分和秒的计时要求为60进位;能快速校正时、分的时间。 扩展功能:定点闹时功能,比如在7时59分发出闹时信号,持续时间为1分钟;整点报时功能,比如计时到整点时发出声音,且几点响几声。 2)提交设计报告(书面形式) 画出所设计电路的结构方框图;分析各部分的工作原理;所含集成电路的管脚和功能说明;通过Multisim 等软件对所设计电路进行仿真,提交仿真电路的原理图(电子版)。 3)制作数字钟(两人一组共同完成) 实现基本功能,给定统一的元器件,按照自己的设计方案在面包板上搭建实际电路,并达到设计要求。 三、课程设计题目分析: ☆设计要点 ●设计一个精确的秒脉冲信号产生电路 ●设计60进制、24进制计数器 ●设计译码显示电路 ●设计操作方面的校时电路 ●设计整点报时电路 ☆工作原理 数字电子钟由信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路、整点报时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用555构成的振荡器加分频器来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天24h的累计。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。整点报时电路是根据计时系统的输出状态产生一个脉冲信号,然后去触发音频发生器实现报时。校时电路是来对“时、分、秒”显示数字进行校对调整。其数字电子钟系统框图如下:

数字电子钟课程设计实验报告

中北大学 信息与通信工程学院 通信工程专业 《电子线路及系统》课程设计任务书2016/2017 学年第一学期 学生姓名:张涛学号: 李子鹏学号: 课程设计题目:数字电子钟的设计 起迄日期:2017年1月4日~2017年7月10日 课程设计地点:科学楼 指导教师:姚爱琴 2017年月日 课程设计任务书

中北大学 信息与通信工程学院 通信工程专业 《电子线路及系统》课程设计开题报告2016/2017 学年第一学期 题目:数字电子钟的设计 学生姓名:张涛学号: 李子鹏学号:

指导教师:姚爱琴 2017 年 1 月 6 日 中北大学 信息与通信工程学院 通信工程专业 《电子线路及系统》课程设计说明书2016/2017 学年第二学期 题目:数字电子钟的设计 学生姓名:张涛学号: 李子鹏学号: 指导教师:姚爱琴 2017 年月日

目录 1 引言 (6) 2 数字电子钟设计方案 (6) 2.1 数字计时器的设计思想 (6) 2.2数字电路设计及元器件参数选择 (6) 2.2.2 时、分、秒计数器 (7) 2.2.3 计数显示电路 (8) 2.2.5 整点报时电路 (10) 2.2.6 总体电路 (10) 2.3 安装与调试 (11) 2.3.1 数字电子钟PCB图 (11) 3 设计单元原理说明 (11) 3.1 555定时器原理 (12) 3.2 计数器原理 (12) 3.3 译码和数码显示电路原理 (12) 3.4 校时电路原理 (12) 4 心得与体会 (12) 1 引言 数字钟是一种用数字电子技术实现时,分,秒计时的装置,具有较高的准确性和直观性等各方面的优势,而得到广泛的应用。此次设计数字电子钟是为了了解数字钟的原理,在设计数字电子钟的过程中,用数字电子技术的理论和制作实践相结合,进一步加深数字电子技术课程知识的理解和应用,同时学会使用Multisim电子设计软件。 2数字电子钟设计方案 2.1 数字计时器的设计思想 要想构成数字钟,首先应选择一个脉冲源——能自动地产生稳定的标准时间脉冲信号。而脉冲源产生的脉冲信号地频率较高,因此,需要进行分频,使得高频脉冲信号变成适合于计时的低频脉冲信号,即“秒脉冲信号”(频率为1Hz)。经过分频器输出的秒脉冲信号到计数器中进行计数。由于计时的规律是:60秒=1分,60分=1小时,24小时=1天,就需要分别设计60进制,24进制计数器,并发出驱动信号。各计数器输出信号经译码器、驱动器到数字显示器,是“时”、“分”、“秒”得以数字显示出来。 值得注意的是:任何记时装置都有误差,因此应考虑校准时间电路。校时电路一般

多功能数字钟实验报告

《多功能数字钟电路的设计、制作》 课程设计报告 班级:(兴) 2008级自动化 姓名:胡荣 学号:2008960623 指导教师:刘勇 2010年11月13日

目录 一、设计目的.................................1 二、设计内容及要求...........................1 三、总设计原理...............................1 四、主要元件及设备...........................2 五、单元电路的设计...........................5 1、数字电子计时器组成原理.................5 2、用74LS160实现12进制计数器..............6 3、校时电路...............................7 4、时基电路设计...........................8 六、设计总电路图.............................8 七、设计结果及其分析.........................8 八、设计过程中的问题及解决方案...............9 九、心得体会.................................9 十、附录.....................................10

多功能数字钟电路设计 一、设计目的 通过课程设计要实现以下两个目标:一、初步掌握电子线路的设计、组装及调试方法。即根据设计要求,查阅文献资料,收集、分析类似电路的性能,并通过组装调试等实践活动,使电路达到性能要求;二、课程设计为后续的毕业设计打好基础。毕业设计是系统的工程设计实践,而课程设计的着眼点是让我们开始从理论学习的轨道上逐渐引向实际方面,运用已学过的分析和设计电路的理论知识,逐步掌握工程设计的步骤和方法,同时,课程设计报告的书写,为今后从事技术工作撰写科技报告和技术资料打下基础。 二、设计内容及要求 1、功能要求: ①基本功能: 以数字形式显示时、分、秒的时间,小时计数器的计时要求为“12翻1”,并要求能手动快校时、快校分或慢校时、慢校分。 ②扩展功能: 定时控制,其时间自定;仿广播电台正点报时—自动报正点时数。 2、设计步骤与要求: ①拟定数字钟电路的组成框图,要求先实现电路的基本功能,后扩展功能,使用的器件少,成本低; ②设计各单元电路,并用Multisim软件仿真; ③在通用电路板上安装电路,只要求显示时分; ④测试数字钟系统的逻辑功能; ⑤写出设计报告。设计报告要求:写出详细地设计过程(含数字钟系统的整机逻辑电路图)、调试步骤、测试结果及心得体会。 三、总设计原理 数字电子钟原理是一个具有计时、校时、报时、显示等基本功能的数字钟主要由振荡器、分频器、计数器、译码器、显示器、校时电路、报时电路等七部分组成。石英晶体振荡器产生的信号经过分频器得到秒脉冲,秒脉冲送入计数器计数,计数结果通过“时”、“分”、“秒”译码器译码,并通过显示器显示时间。 四、主要元件及设备 1、给定的主要器件: 74LS00(4片),74LS160(4片)或74LS161(4片),74LS04(2片),74LS20(2片),74LS48(4片),数码管BS202(4只),555(1片),开关(1个),电阻47k(2个)电容10uF(1个)10nF(1个) 各元件引脚图如下图:

多功能数字钟电路设计

课程设计任务书 学生姓名: XXX 专业班级: 指导教师:工作单位: 题目: 多功能数字钟电路设计 初始条件:74LS390,74LS48,数码显示器BS202各6片,74LS00 3片,74LS04,74LS08各 1片,电阻若干,电容,开关各2个,蜂鸣器1个,导线若干。 要求完成的主要任务: 用中、小规模集成电路设计一台能显示日、时、分秒的数字电子钟,要求如下: 1.由晶振电路产生1HZ标准秒信号。 2.秒、分为00-59六十进制计数器。 3.时为00-23二十四进制计数器。 4.可手动校正:能分别进行秒、分、时的校正。只要将开关置于手动位置。可分别对秒、分、时进行连续脉冲输入调整。 5.整点报时。整点报时电路要求在每个整点前鸣叫五次低音(500HZ),整点时再鸣叫一次高音(1000HZ)。 时间安排: 第20周理论设计、实验室安装调试,地点:鉴主15楼通信实验室一 指导教师签名:年月日 系主任(或责任教师)签名:年月日

多功能数字钟电路设计 摘要 (1) Abstract (2) 1系统原理框图 (3) 2方案设计与论证 (4) 2.1时间脉冲产生电路 (4) 2.2分频器电路 (6) 2.3时间计数器电路 (7) 2.4译码驱动及显示单元电路 (8) 2.5校时电路 (8) 2.6报时电路 (10) 3单元电路的设计 (12) 3.1时间脉冲产生电路的设计 (12) 3.2计数电路的设计 (12) 3.2.1 60进制计数器的设计 (12) 3.2.2 24进制计数器的设计 (13) 3.3译码及驱动显示电路 (14) 3.4 校时电路的设计 (14) 3.5 报时电路 (16) 3.6电路总图 (17) 4仿真结果及分析 (18) 4.1时钟结果仿真 (18) 4.2 秒钟个位时序图 (18) 4.3报时电路时序图 (19) 4.4测试结果分析 (19) 5心得与体会 (20) 6参考文献 (21) 附录1原件清单 (22) 附录2部分芯片引脚图与功能表 (23) 74HC390引脚图与功能表 (23)

数字时钟设计实验报告

电子课程设计 题目:数字时钟

数字时钟设计实验报告 一、设计要求: 设计一个24小时制的数字时钟。 要求:计时、显示精度到秒;有校时功能。采用中小规模集成电路设计。 发挥:增加闹钟功能。 二、设计方案: 由秒时钟信号发生器、计时电路与校时电路构成电路。 秒时钟信号发生器可由振荡器与分频器构成。 计时电路中采用两个60进制计数器分别完成秒计时与分计时;24进制计数器完成时计时;采用译码器将计数器的输出译码后送七段数码管显示。 校时电路采用开关控制时、分、秒计数器的时钟信号为校时脉冲以完成校时。 三、电路框图: 图一 数字时钟电路框图 四、电路原理图: (一)秒脉冲信号发生器 秒脉冲信号发生器就是数字电子钟的核心部分,它的精度与稳定度决定了数字钟的质量。由振荡器与分频器组合产生秒脉冲信号。 ? 振荡器: 通常用555定时器与RC 构成的多谐振荡器,经过调整输出1000Hz 脉冲。 ? 分频器: 分频器功能主要有两个,一就是产生标准秒脉冲信号,一就是提供功能 扩展电路所需要的信号,选用三片74LS290进行级联,因为每片为1/10分频器,三片级联好获得1Hz 标准秒脉冲。其电路图如下: 译码器 译码器 译码器 时计数器 (24进制) 分计数器 (60进制) 秒计数器 (60进制) 校 时 电 路 秒信号发生器

图二秒脉冲信号发生器 (二)秒、分、时计时器电路设计 秒、分计数器为60进制计数器,小时计数器为24进制计数器。 ?60进制——秒计数器 秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器。当计数到59时清零并重新开始计数。秒的个位部分的设计:利用十进制计数器CD40110设计10进制计数器显示秒的个位。个位计数器由0增加到9时产生进位,连在十位部计数器脉冲输入端CP,从而实现10进制计数与进位功能。利用74LS161与74LS11设计6进制计数器显示秒的十位 ,当十位计数器由0增加到5时利用74LS11与门产生一个高电平接到个位、十位的CD40110的清零端,同时产生一个脉冲给分的个位。其电路图如下: 图三60进制--秒计数电路 ?60进制——分计数电路 分的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器。当计数到59时清零并重新开始计数。秒的个位部分的设计:来自秒计数电路的进位脉冲使分的个位加1,利用十进制计数器CD40110设计10进制计数器显示秒的个位。个位计数器由0

数字电路设计数字钟实验设计报告

数字钟实验设计报告 数字钟设计 一设计任务 1. 基本功能:以数字形式显示时、分、秒的时间,小时的计时要求为“ 24 翻 1 ”,分和秒的计时要求为60 进位; 2. 扩展功能:校时、正点报时及闹时功能; 二电路工作原理及分析 数字电子钟主要由以下几个部分组成:秒信号发生器,时、分、秒计数器,显示器,校时校分电路,报时电路。 2.1 数字钟的基本逻辑功能框图 图1 数字钟的基本逻辑功能框图 2.2 振荡器的设计 振荡器是数字钟的核心。振荡器的稳定度及频率的精确度决定了数字钟的准确程度。通常选用石英晶体构成振荡器电路。一般来说,振荡的频率越高,计时精度越高。如果精度要求不高则可以采用由集成逻辑门与R、C 组成的时钟源振荡器或集成电路计时器 555与R、C组成的多谐振荡器,电路参数如图2所示.接通电源后,电容C1被充电,当Vc上升到 2Vcc/3时,使vo为低电平,同时放电三极管T导通,此时电容C1通过R2和T放电,Vc下降。当Vc下降到Vcc/3时,vo翻转为高电平。电容C1放电所需时间为tpL=R2l n2 ?0.7R2C1当放电结束时,T截止,Vcc将通过R1、R2向电容器C1充电,一;Vc由Vcc/3上升到 2Vcc/3 所需的时间为 tpH=(R1+R2)C1ln2 ?0.7(R1+R2)C 当Vc 上升到2Vcc/3 时,电路又翻转为低电平。如此周而复始,于是,是在电路的输出端就得到一个周期性的矩形波。其振荡频率为 f=1/(tpL+tpH) ?1.43/[(R1+2R2)C] 振荡周期:T=T1+T2=(R1+2R2)C1In2 得 R1+2R2=T/C1In2=0.142k

单相电路参数测量和功率因数的提高

单相电路参数测量及功率因数的提高 一实验目的 1.掌握单相功率表的使用。 2.了解日光灯电路的组成、工作原理和线路的连接。 3.研究日光灯电路中电压、电流相量之间的关系。 4.理解改善电路功率因数的意义并掌握其应用方法。 二实验原理 1.日光灯电路的组成 日光灯电路是一个RL串联电路,由灯管、镇流器、起辉器组成,如图3-1所示。由于有感抗元件,功率因数较低,提高电路功率因数实验可以用日光灯电路来验证。 I 图3-1日光灯的组成电路 灯管:内壁涂上一层荧光粉,灯管两端各有一个灯丝(由钨丝组成),用以发射电子,管内抽真空后充有一定的氩气与少量水银,当管内产生辉光放电时,发出可见光。 镇流器:是绕在硅钢片铁心上的电感线圈。它有两个作用,一是在起动过程中,起辉器突然断开时,其两端感应出一个足以击穿管中气体的高电压,使灯管中气体电离而放电。二是正常工作时,它相当于电感器,与日光灯管相串联产生一定的电压降,用以限制、稳定灯管的电流,故称为镇流器。实验时,可以认为镇流器是由一个等效电阻R L和一个电感L串联组成。 起辉器:是一个充有氖气的玻璃泡,内有一对触片,一个是固定的静触片,一个是用双金属片制成的U形动触片。动触片由两种热膨胀系数不同的金属制成,受热后,双金属片伸张与静触片接触,冷却时又分开。所以起辉器的作用是使电路接通和自动断开,起一个自动开关作用。 2.日光灯点亮过程 电源刚接通时,灯管内尚未产生辉光放电,起辉器的触片处在断开位置,此

时电源电压通过镇流器和灯管两端的灯丝全部加在起辉器的二个触片上,起辉器的两触片之间的气隙被击穿,发生辉光放电,使动触片受热伸张而与静触片构成通路,于是电流流过镇流器和灯管两端的灯丝,使灯丝通电预热而发射热电子。与此同时,由于起辉器中动、静触片接触后放电熄灭,双金属片因冷却复原而与静触片分离。在断开瞬间镇流器感应出很高的自感电动势,它和电源电压串联加到灯管的两端,使灯管内水银蒸气电离产生弧光放电,并发射紫外线到灯管内壁,激发荧光粉发光,日光灯就点亮了。 灯管点亮后,电路中的电流在镇流器上产生较大的电压降(有一半以上电压),灯管两端(也就是起辉器两端)的电压锐减,这个电压不足以引起起辉器氖管的辉光放电,因此它的两个触片保持断开状态。即日光灯点亮正常工作后,起辉器不起作用。 3.日光灯的功率因数 日光灯点亮后的等效电路如图2 所示。灯管相当于电阻负载R A ,镇流器用内阻R L 和电感L 等效代之。由于镇流器本身电感较大,故整个电路功率因数很低,整个电路所消耗的功率P 包括日光灯管消耗功率P A 和镇流器消耗的功率P L 。只要测出电路的功率P 、电流I 、总电压U 以及灯管电压U R ,就能算出灯管消耗的功率P A =I ×U R , 镇流器消耗的功率P L =P ?P A ,UI P =?cos R A 图3-2日光灯工作时的等效电路 2.功率因数的提高 日光灯电路的功率因数较低,一般在0.5 以下,为了提高电路的功率因数,可以采用与电感性负载并联电容器的方法。此时总电流I 是日光灯电流 I L 和电容器电流 I C 的相量和:? ? ? +=C L I I I ,日光灯电路并联电容器后的相量图如图3 所示。由于电容支路的电流I C 超前于电压U 90°角。抵消了一部分日光灯支路电流中的无功分量,使电路的总电流I 减小,从而提高了电路的功率因数。电压与电流的相位差角由原来的 1?减小为?,故cos ?>cos 1?。 当电容量增加到一定值时,电容电流C I 等于日光灯电流中的无功分量,?= 0。cos ?=1,此时总电流下降到最小值,整个电路呈电阻性。若继续增加电容量,

9. 三相交流电路功率测量

三相交流功率的测量 一、实验目的 1. 掌握用一瓦特表法、二瓦特表法测量三相电路有功功率与无功功率的方法 2. 进一步熟练掌握功率表的接线和使用方法 二、原理说明 1.对于三相四线制供电的三相星形联接的负载(即Y o接法),可用一只功率表测量各相的有功功率P A、P B、P C,则三相负载的总有功功率ΣP=P A+P B+P C。这就是一瓦特表法,如图9-1所示。若三相负载是对称的,则只需测量一相的功率,再乘以3 即得三相总的有功功率。 图9-1 图 9-2 2. 三相三线制供电系统中,不论三相负载是否对称,也不论负载是Y接还是△接,都可用二瓦特表法测量三相负载的总有功功率。测量线路如图9-2所示。若负载为感性或容性,且当相位差φ>60°时,线路中的一只功率表指针将反偏(数字式功率表将出现负读数), 这时应将功率表电流线圈的两个端子调换(不能调换电压线圈端子),其读数应记为负值。而三相总功率∑P=P1+P2(P1、P2本身不含任何意义)。 除图9 -2的I A、U AC与I B、U BC接法外,还有I B、U AB与I C、U AC以及I A、U AB与I C、U BC两种接法。 3. 对于三相三线制供电的三 相对称负载,可用一瓦特表法测得 三相负载的总无功功率Q,测试原 理线路如图9-3所示。 图示功率表读数的倍,即为 对称三相电路总的无功功率。除了 此图给出的一种连接法(I U、U VW) 外,还有另外两种连接法,即接成图 9-3 (I V、U UW)或(I W、U UV)。

三、实验设备 四、实验内容 1. 用一瓦特表法测定三相对称Y0接以及不对称Y0接负载的总功率ΣP。实验按图9-4线路接线。线路中的电流表和电压表用以监视该相的电流和电压,不要超过功率表电压和电流的量程。 图 9-4 经指导教师检查后,接通三相电源,调节调压器输出,使输出线电压为220V,按表9-1的要求进行测量及计算。

数字钟电路设计

本次设计题目:数字钟电路设计 1 简述 数字钟是一种用数字显示秒、分、时的计时装置,与传统的机械钟相比,它具有走时准确,显示直观、无机械传动装置等优点,因而得到了广泛的应用。小到人们日常生活中的电子手表,大到车站、码头、机场等公共场所的大型数显电子钟。在控制系统中也常用来做定时控制的时钟源。 2 题目要求 (1)具用时、分、秒十进制数字显示的计时器功能; (2)具有手动校时、校分的功能; (3)通过开关能实现小时的十二进制和二十四进制转换; (4)具有整点报时功能。 主要集成芯片: 计时单元74160 报时单元74192 3 总体方案设计 数字钟由振荡器、分频器、计数器、译码显示、报时等电路组成。其中振荡器和分频器组成标准秒信号发生器,直接决定计时系统的精度。由不同进制的计数器、译码器和显示器组成计时系统。将标准秒信号送入采用60进制的“秒计数器”,每累计60sec就发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60min,发出一个“时脉冲”,该信号将被送到“时计数器”。“时计数器”采用12或24进制计数器,可实现对一天12h 或24h的累计。译码显示电路将“时”、“分”、“秒”计数器的输出状态通过6位7段译码显示器显示出来,可进行整点报时,计时出现误差时,可以用校时电路校时、校分。数字钟的原理框图如图2.1所示。

时显示器校分控制电路 校时控制电路秒计时器 分计时器时计时器秒显示器 分显示器报时分频 晶振 图2.1 数字钟原理框图 4 单元电路设计提示 本题目的设计采用自下而上的层次电路设计法。先设计单元电路,再设计总电路。 (1) 秒脉冲产生电路 秒脉冲产生电路在此例中的主要功能有两个:一是产生标准脉冲信号,二是可提供整点报时所需要的频率信号。可用1Hz 的秒脉冲时钟信号源替代。 V11 Hz 5 V 图2.2 1Hz 的秒脉冲时钟信号源 (2) 秒、分、时计时器电路 秒计时器本质上为对1Hz 的秒脉冲时钟信号源进行60进制计数的计数器,其由一个10进制计数器(个位)和一个6进制计数器(十位)串接组成。个位与十位计数器之间采用同步级联复位方式,将个位计数器的进位输出端RCO 接至十位计数器的时钟信号输入端CLK ,完成个位对十位计数器的进位控制。十位计数器选择Q B 和Q C 端做反馈端,经与非门输出至控制清零端CLR ,形成6进制计数形式。十位

数字时钟设计实验报告

数字时钟设计实验报告

电子课程设计题目:数字时钟

数字时钟设计实验报告一、设计要求: 设计一个24小时制的数字时钟。 要求:计时、显示精度到秒;有校时功能。采用中小规模集成电路设计。 发挥:增加闹钟功能。 二、设计方案: 由秒时钟信号发生器、计时电路和校时电路构成电路。 秒时钟信号发生器可由振荡器和分频器构成。 计时电路中采用两个60进制计数器分别完成秒计时和分计时;24进制计数器完成时计时;采用译码器将计数器的输出译码后送七段数码管显示。 校时电路采用开关控制时、分、秒计数器的时钟信号为校时脉冲以完成校时。 三、电路框图:

图一 数字时钟电路框图 四、电路原理图: (一)秒脉冲信号发生器 秒脉冲信号发生器是数字电子钟的核心部分,它的精度和稳定度决定了数字钟的质量。由振荡器与分频器组合产生秒脉冲信号。 ? 振荡器: 通常用555定时器与RC 构成的多谐振荡器,经过调整输出1000Hz 脉冲。 ? 分频器: 分频器功能主要有两个,一是产生标准秒脉冲信号,一是提供功能 扩展电路所需要的信号,选用三片74LS290进行级联,因为每片为1/10分频器,三片级联好获得1Hz 标准秒脉冲。其电路图如下: 图二 秒脉冲信号发生器 译译译时计 分计秒计 校 时 电 路 秒信号发生器

(二)秒、分、时计时器电路设计 秒、分计数器为60进制计数器,小时计数器为24进制计数器。 ?60进制——秒计数器 秒的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器。当计数到59时清零并重新开始计数。秒的个位部分的设计:利用十进制计数器CD40110设计10进制计数器显示秒的个位。个位计数器由0增加到9时产生进位,连在十位部计数器脉冲输入端CP,从而实现10进制计数和进位功能。利用74LS161和74LS11设计6进制计数器显示秒的十位,当十位计数器由0增加到5时利用74LS11与门产生一个高电平接到个位、十位的CD40110的清零端,同时产生一个脉冲给分的个位。其电路图如下: 图三60进制--秒计数电路 ?60进制——分计数电路 分的个位部分为逢十进一,十位部分为逢六进一,从而共同完成60进制计数器。当计数到59时清零并重新开始计数。秒的个位部分的设计:来自秒计数电路的进位脉冲使分的个位加1,利用十进制计数器CD40110设计10进制计数器显示秒的个位。个位计数器由0增加到9时产生进位,连在十位部计数器脉冲输入端CP,从而实现10进制计数和进位功能。利用74LS161和74LS11设计6进制计数器显示秒的十位,当十位计数器由0增加到5时利用74LS11与门产生一个高电平接到个位、十位的CD40110的清零端,同时产生一个脉冲给时的个位。其电路图如下:

相关文档
最新文档