第四章主存储器习题(可编辑修改word版)

第四章主存储器习题(可编辑修改word版)
第四章主存储器习题(可编辑修改word版)

第四章主存储器习题

一、选择题:将正确的答案序号填在横线上

1.存储器是计算机系统的记忆设备,它主要用来存放。

A.数据B.程序C.微程序D.程序和数据

2.若存储器的存储周期250ns,每次读出16 位,则该存储器的数据传送率为_ _。

A. 4×106B/秒B.4MB/秒

C.8×106B/秒D.8Mb/ 秒

3.按字节编址的存储器中,每个编址单元中存放信息。

A.1位B.8 位C.16 位D.64 位

4.和外存储器相比,内存储器的特点是。

A. 容量大、速度快、成本低B.容量大、速度慢、成本高

C.容量小、速度快、成本高D.容量小、速度快、成本低

5.下列存储器中,属于非易失性存储器的是。

A.RAM B.静态存储器 C.动态存储器D.ROM

6.下列部件中存取速度最快的是。

A.寄存器B.Cache C.内存D.外存

7.EPROM 是指。

A.读写存储器B.紫外线擦除可编程只读存储器C.闪速存储器D.电擦除可编程只读存储器

8.若某单片机的系统程序不允许用户在执行时改变,则可以选用作为存储芯片。

A.SRAM B. Cache C. EEPROM D.辅助存储器

9.存储周期是指。

A.存储器的读出时间

B.存储器进行连续写操作所允许的最短时间间隔

C.存储器的写入时间

D.存储器进行连续读或写操作所允许的最短时间间隔

10.设某静态RAM 芯片容量为8K×8位,若由它组成32K×8的存储器,所用的芯片数及这种芯片的片内地址线的数目分别是_。

A.4 片,13 根B.4 片,12 根

C.6 片,11 根D.4 片,16 根

11.若SRAM 中有 4K 个存储单元,采用双译码方式时要求译码输出线为_ _根。

A. 4096 B.64 C.128 D.1024

12.半导体静态存储器SRAM 能够存储信息是。

A.依靠双稳态电路B.依靠定时刷新

C.依靠读后再生D.信息不再变化

13.Cache 是指。

A.高速缓冲存储器 B. 主存

C.ROM D. 外部存储器

14.磁盘按盘片的组成材料分为软盘和。

A.磁带 B. 硬盘

C.磁鼓 D. 磁泡

15.磁表面存储器是以作为记录信息的载体。

A.塑料介质 B. 磁介质

C.材料 D. 磁头

16.对磁盘上存储的信息的访问是通过它所在磁道号和实现的。

A.扇型区域 B. 扇区号

C.柱面号 D. 标记

17.内存若为16MB,则表示其容量为KB.

A.16 B.1024

C.16000 D.16384

18.若CPU 的地址线为25 根,则能够直接访问的存储器的最大寻址空间是。

A.1M B.5M

C.16M D.32M

19.CPU 可以直接访问的存储器是。

A.磁带B.磁盘

C.主存储器D.外存

20.某RAM 芯片,其存储容量为1024×16位,该芯片的地址线和数据线数目分别为_。

A.10,16

B.20,18

C.18,20

D.19, 21

21.计算机的存储器系统是指。

A.RAM

B.主存储器

C.ROM

D.Cache、主存储器和外存储器

22.若存储体中有1K 个存储单元,采用双译码方式时要求译码输出线为

A.64

B.32

C.560

D.9

23.某计算机字长32 位,存储容量为1MB,若按字编址,它的寻址范围是_

A.0~512K

B.0~256K

C.0~256KW

D.0~1K

24.内存储器容量为256KB 时,若首地址为00000H,那么地址的末地址的十六进制表示是

A.2FFFFH

B.4FFFFH

C.1FFFFH

D.3FFFFH

25.RAM 芯片串联时可以

A.提高存储器的速度B.降低存储器的价格

C.增加存储单元的数量D.增加存储器的字长

26.与动态MOS 存储器相比,双极性半导体存储器的特点是

A.速度快,功耗大B.集成度高

C.速度慢D.容量大

27.下列元件中存取速度最快的是

A.寄存器B.内存

C.外存D.cache

28.对于没有外存储器的计算机来说,监控程序可以存放在

A.CPU B.RAM

C.ROM D.RAM 和ROM

29.评价磁记录方式的基本要素一般有、同步能力、可靠性。

A.密度B.记录方式

C.控制方式D.记录密度

30.某一 SRAM 芯片,其容量为512×8位,除电源线、接地线和刷新线外,该芯片的最小引

脚数目应为。

A.24 B.26

C.50 D.19

31.计算机的主存容量与地址总线的有关,其容量为。

A.根数,2 地址根树B.频率,2 地址根树

C.速度,2G D.电压,1024KB

32.三级存储器系统是指这三级。

A.高缓、外存、内存B.高缓、外存、EPROM

C.外存、内存、串口D.高缓、内存、EPROM

33.在大量数据传送中常用且有效的检验方法是。

A.奇偶校验法B.海明码校验

C.判别校验D.CRC 校验

34.组成2M×8bit的内存,可以使用进行并联。

A.2M×16bit B.4×8bit

C.2M×4bit D.4×16bit

35.某计算机字长32 位,存储容量8MB,若按双字编址,它的寻址范围是。

A.0~1M B. 0~2M

C.0~624K D. 0~720K

36.某计算机字长16 位,存储容量2MB,若按半字编址,它的寻址范围是。

A.0~6M B. 0~2M

C.0~1M D. 0~10M

二、填空题

1.存储器的作用是。

2.对存储器可进行的基本操作有两个: 和。

3.如果任何存储单元的内容都能被随机访问,且访问时间和存储单元的物理位置无关,这种存储器称为。

4.内存是计算机主机的一个组成部分,它用来存放程序和数据。

5.在断电后信息即消失的存储器称为的存储器。属于非永久性存储器。

6.由是一种常见的三级存储系统结构。

7.中的信息不能被 CPU 直接访问。

8.外存用于存储的信息。

9.MOS 型半导体随机存储器可分为和两种,后者在使用过程中每2ms 内要刷新一次。

10.只读存储器ROM 的特点是。

11.只读存储器主要用来存放一些不需要。

12.按照制造工艺的不同,可将ROM 分为三类:、、。

13.MROM 中的内容由。

14.PROM 中的内容一旦写入,就无法改变了,属于。

15.主存与辅存的区别主要是。

16.双极型半导体工作速度比MOS 型半导体快,因此就是由双极型半导体构成。

17.计算机内存储器可以采用。

18.常用的刷新控制方式有:集、和三种。

19.一个16K×32位的存储器,地址线和数据线的总和是。

20.一个 512KB 的存储器,地址线和数据线的总和是。

21.一个16K×16位的存储器,地址线和数据线的总和是。

22.某计算机字长是16 位它的存储容量是64KB,按字编址,该机的寻址范围是。

23.某计算机字长是64 位它的存储容量是1MB,按字编址, 该机的寻址范围是。

24.某计算机字长是32 位它的存储容量是64KB,按字编址, 该机的寻址范围是。

25.某一 RAM 芯片其容量为512×8位,除电源和接地端外该芯片引线的最少数目是。

26.某RAM 存储器容量为32K×16位则地址线为根,数据线为根。

27.某RAM 存储器容量为128K×16位则地址线为17 根,数据线为根。

28.存储器与其他部件之间主要通过数据线,和进行连接。

29.内存容量为256KB 时,若首地址为00000H,那么末地址为。30.16 位机中,若存储器的容量为1MB,则访存时所需地址线应有根。

31.存储器芯片并联的目的是为了。

32.存储器串联的目的是为了。

33.存储器串联时,需要将地址码分成两个部分,一部分送,一部分经译码后送存储芯片的位。

34.要组成容量为4M×8位的存储器,需要片4M×1位的芯片,或需片1M×8位的存储芯片。

35.构成32MB 的存储器,需要1M×1位的芯片片

36.Cache 是指。

37.在图4-28 多级存储系统中,上一层次的存储器比下一层次存储器、,每一字节存储容量的成本高。

38.Cache 介于主存与CPU 之间,其速度比主存快,容量比主存。

39.引入cache 的目的是弥补CPU 与主存间存在的差。

40.将辅存当作主存用,扩大程序可访问的存储空间,这样的结构称为。

41.虚拟存储器的建立主要用来解决问题。

42.选择替换算法的主要依据是。

43.常用的替换算法有,和三种。

三、计算题

1.某主存容量为 1MB,用256K×1位/每片 RAM 组成,应使用多少片?采用什么扩展方式?

应分成几组?每组几片?

2.某主存容量为 256KB,用256K×1位/每片 RAM 组成,应使用多少片?采用什么扩展方式?应分成几组?每组几片?

四、综合设计题:设某计算机系统中,CPU 有 16 根地址线,8 个数据线,并用 MREQ 作为访存控制线信号,由 R/W 做读写命令信号(高电平为读命令,低电平为写命令)。现有若干片 8KB 的SRAM 和一片 8KB 的EPROM 存储芯片,其逻辑图如图所示。

要求组成一个 32KB 的RAM 用户程序区,起始地址为 2000H;将最高地址的 8KB 范围作为系统 ROM 区。选用 74138 译码器译码,采用全译码方式。画出 CPU 与存储芯片连接的

D D D D D D D D W

C

A12

A11 A10 A A A A A A A A A A

D D D D D D D D OE

C

A12 A11 A10 A A A A A A A A A A

逻辑图,并写出每片存储芯片的地址范围(用十六进制表示)。

相关主题
相关文档
最新文档