集成电路封装模塑料

集成电路封装模塑料
集成电路封装模塑料

料。它的用量占总个封装模塑料的40%~90%(质量分数)。由此组成模塑料填料体系可以减少模塑料飞边的产生。

(2)提高耐湿性

(a)最大粒径149μm的合成低α线球状二氧化硅;(b)最大粒径74μm的低线角形二氧化硅。(a)+(b)合计量中含有6%(质量分数)以上为粒径44μm以上的混合填料。用它作为封装用模塑料的填料,可以减少吸适量3%左右。

(3)低应力的填料

用氨基聚醚型有机硅氧烷处理平均粒径为8μm的棱角状二氧化硅及平均粒径为6~8μm的球状二氧化硅,按以下配方(质量份)组成模塑料,再测定其热应力,结果见图15-10。

(4)流动性提高

为提高模塑料的流动性,可采用粒径为亚微米级到10μm的二氧化硅作填料。

(5)改善热力学性能的填料

用β-锂霞石代替不分二氧化硅作为填料,可降低成形料的线膨胀系数。用球状矾土粉末量作填料可提高热传导率。

(6)减少模具磨损的填料

用部分到一般量的平均粒径为10μm以下的硫酸钙代替二氧化硅作填料可减少模具的磨损。

(7)提高机械性能的填料

在40%~60%(质量分数)的Al2O3和40%~60%(质量分数)的SiO2混合填料中添加1%-80%(质量分数)平均直径为0.1~0.5μm、平均长度为1~200μm的陶瓷纤维、由此制成的模塑料的冲击压缩强度能提高。

4、集成电路封装用模塑料的发展动向

4.1自20世纪70年代中期开始我国研制电子元器件塑封用模塑料,为了满足军事工业的需要研制了聚烷树脂和聚苯甲基烷氧烷树脂作为模塑料的基材,虽然它们有很好的耐高、低温性和耐潮防水性,,但它们的粘接性很差,PCT试验后泄漏铝很高。80年代初期收到从美国海索公司、日本日东电工环航模塑料的启发,转向研制环氧型模塑料。1986年,实现了基础树脂邻甲酚甲醛环氧树脂、低氯含量Novolac酚醛树脂和用于12KIC封装用环氧膜塑料的生产。经过十几年来我国个研究院所、大学和工厂的共同努力,在高纯度邻甲酚环氧树酯、Novolac酚醛树脂、模塑料配制技术等方面有了很大的进步。

李善君等指出天然石英粉往往含有放射性杂质,它在衰老时放出α粒子会引起存芯片工作的“软误差”,而由气体硅烷制造的高纯度石英粉可以大幅度降低因放射性产生的软误差。

张知方等人报道研制成功,高纯度的邻甲酚甲醛环氧树脂,其质量已接近日本住友ESCN同类产品。

俞亚君报道了萘环类多功能环氧树脂作为乃热低吸水性模塑料基材,可解决超大规模集成电路在安装时的软焊开列问题。

上海富晨化工有限公司根据封装用模塑料市场情况,开发出新一代高性能快固化封装绝缘树脂,具有低收缩、低吸水率、耐热冲击性好、绝缘耐热温度高(F、H、C、N级均有)、固化物导热好、固化后热应力低等特点,而且可以以任意温度固化,固化方便,工艺性能优异。

上述的研究成果都处于实验室阶段,总体上来说我国的电子封装用模塑料技术水平、产品质量、可靠性等和国际先进水平还有很大的差距,还不能满足大规模集合成电路封装的要求。

随着电子工业的飞速发展,集成度迅速从16K比特发展到64K比特,又飞跃到256K比特,目前发达国家已实现了1024比特超大规模集成电路(VLSL)的工业化生产,线径0.03μm.,集成度的提高、元件的小型、扁平化均对EMC提出了更高的要求。

(1)树脂纯度的提高 IC中的铝电极极易受到树脂中的N a+、CL-的腐蚀,因此必须严加控

制,要求进一步提高环氧树脂净化技术,目前已使高纯度的邻甲酚甲醛树脂实现了工业化生产(Na+含量<1×106,CL-<1×106,,可水解释氯<350×106);超高纯度的树脂正在创造条件进入工业化生产阶段(Na+、CL-含量同前,可水解氯量进一步下降Na+含量<150*106)。

(2)提高封装料可靠性的关键技术是实现低应力化。封装后的IC在经受严格的冷、热冲击,高压水蒸煮的试验时,致使封装失败的原因是内应力引起的封装料和元件界面发生开裂。所以在实现封装料的低应力化时,只有采取降低线膨胀系数和降低弹性率。降低线膨胀系数的最好方法是在封装料中使用高填充量的二氧化硅。据研究,当填料量应达到60%~70%(体积分数),甚至更高,线膨胀系数可抵达1.0×10-5/℃ ,固化收缩几乎是零。高填充量会是模塑料的熔融流动性变差,对测试使用平均粒度为6~8μm球型熔融二氧化硅。

4.2通用级模塑料

通用级模塑料主要作为电器绝缘和结构件的制造,虽然树脂的纯度要求没有电子级那么高,但对力学性能要求却横傲。为了提高材料扥爱热性、层间剪切强度,对树脂体系和纤维增强方法进行了深入的研究。例如美国3M公司最近推出名为Scotchply PR-500的产品,制造过程中采用真空混炼,模塑时无需排泡,制品有很高的耐冲击强度,短梁剪切强度达到83~90Mpa,弯曲模量为 3 500Mpa。

该公司另一个新产品SP381S-2是特种玻璃纤维增强的环氧树脂预浸料,它具有很好的耐低温、防湿热型,能在-54~104℃范围内使用,使热压缩强度为531Mpa,室温下短梁剪切强度为93.2Mpa,分别是E玻璃纤维增强预浸料的1.36倍和1.21倍。

参考文献:

[1](日)特许公报。昭62-223246

[2](日)特许公报。昭62-240313

[3](日)特许公报。昭62-153336

[4] 江原俊治。电子材料。1986,86(12);75-79

[5] 王立刚,沈伟,王天堂,陆士平.新型绝缘树脂性能及应用[J].热固性树脂,2003,(4):33-36.

[6] 唐传林,季承钧,单书发.绝缘材料工艺原理[M].北京:机械工业出版社,1993.

(作者:上海富晨化工有限公司王立刚、沈伟、王天堂、陆士平 200233)

电子元件封装大全及封装常识

修改者:林子木 电子元件封装大全及封装常识 一、什么叫封装 封装,就是指把硅片上的电路管脚,用导线接引到外部接头处,以便与其它器件连 接.封装形式是指安装半导体集成电路芯片用的外壳。它不仅起着安装、固定、 密封、保护芯片及增强电热性能等方面的作用,而且还通过芯片上的接点用导线 连接到封装外壳的引脚上,这些引脚又通过印刷电路板上的导线与其他器件相连 接,从而实现内部芯片与外部电路的连接。因为芯片必须与外界隔离,以防止空 气中的杂质对芯片电路的腐蚀而造成电气性能下降。另一方面,封装后的芯片也 更便于安装和运输。由于封装技术的好坏还直接影响到芯片自身性能的发挥和与 之连接的PCB(印制电路板)的设计和制造,因此它是至关重要的。 衡量一个芯片封装技术先进与否的重要指标是芯片面积与封装面积之比,这个比 值越接近1 越好。封装时主要考虑的因素: 1、芯片面积与封装面积之比为提高封装效率,尽量接近1:1; 2、引脚要尽量短以减少延迟,引脚间的距离尽量远,以保证互不干扰,提高性 能; 3、基于散热的要求,封装越薄越好。 封装主要分为DIP 双列直插和SMD 贴片封装两种。从结构方面,封装经历了最 早期的晶体管TO(如TO-89、TO92)封装发展到了双列直插封装,随后由PHILIP 公司开发出了SOP 小外型封装,以后逐渐派生出SOJ(J 型引脚小外形封装)、 TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、 TSSOP(薄的缩小型SOP)及SOT(小外形晶体管)、SOIC(小外形集成电 路)等。从材料介质方面,包括金属、陶瓷、塑料、塑料,目前很多高强度工作 条件需求的电路如军工和宇航级别仍有大量的金属封装。 封装大致经过了如下发展进程: 结构方面:TO->DIP->PLCC->QFP->BGA ->CSP; 材料方面:金属、陶瓷->陶瓷、塑料->塑料; 引脚形状:长引线直插->短引线或无引线贴装->球状凸点; 装配方式:通孔插装->表面组装->直接安装 二、具体的封装形式 1、SOP/SOIC 封装 SOP 是英文Small Outline Package 的缩写,即小外形封装。SOP 封装技术由 1968~1969 年菲利浦公司开发成功,以后逐渐派生出SOJ(J 型引脚小外形封 装)、TSOP(薄小外形封装)、VSOP(甚小外形封装)、SSOP(缩小型SOP)、 TSSOP(薄的缩小型SOP)及SOT(小外形晶体管)、SOIC(小外形集成电 路)等。 SOP(Small Out-Line package) 也叫SOIC,小外形封装。表面贴装型封装之一, 引脚从封装两侧引出呈海鸥翼状(L 字形)。材料有塑料和陶瓷两种。SOP 除了用 于存储器LSI 外,也广泛用于规模不太大的ASSP 等电路。在输入输出端子不 超过10~40 的领域,SOP 是普及最广的表面贴装封装。引脚中心距 1.27mm,引脚数从8~44。另外,引脚中心距小于1.27mm 的SOP 也称为SSOP;装配 高度不到1.27mm 的SOP 也称为TSOP。还有一种带有散热片的SOP。

集成电路芯片封装技术

集成电路芯片封装技术(书) 第1章 1、封装定义:(狭义)利用膜技术及细微加工技术,将芯片及其他要素在框架或基板上布置、 粘帖固定及连接,引出接线端子并通过可塑性绝缘介质灌封固定,构 成整体立体结构的工艺 (广义)将封装体与基板连接固定,装配成完整的系统或电子设备,并确保整个系统综合性能的工程 2、集成电路的工艺流程:芯片设计(上)芯片制造(中)封装测试(占50%)(下)(填空) 3、芯片封装实现的功能:传递电能传递电路信号提供散热途径结构保护与支持 4、封装工程的技术层次(论述题):P4图 晶圆Wafer -> 第零层次Die/Chip -> 第一层次Module -> 第二层次Card ->第三层次Board -> 第四层次Gate 第一层次该层次又称芯片层次的封装,是指把集成电路芯片与封装基板或引脚架之间的粘贴固定、电路连线与封装保护的工艺,使之成为易于取放输送,并可与下一层组装进行链接的模块 第二层次将数个第一层次完成的封装与其他电子元器件组成一个电路卡的工艺 第三层次将数个第二层次完成的封装组装成的电路卡组合成在一个主电路板上使之成为一个部件或子系统的工艺 第四层次将数个子系统组装成为一个完整电子产品的工艺过程 5、封装的分类与特点: 按照封装中组合集成电路芯片的数目——单芯片封装(SCP)多芯片封装(MCP) 按照密封材料——高分子材料封装陶瓷材料封装 按照器件与电路板互连方式——引脚插入型(PTH)表面贴装型(SMT) 6、DCA(名词解释):芯片直接粘贴,即舍弃有引脚架的第一层次封装,直接将IC芯片粘贴到基板上再进行电路互连 7、TSV硅通孔互连封装 HIC混合集成电路封装 DIP双列直插式引线封装

电子封装技术发展现状及趋势

电子封装技术发展现状及趋势 摘要 电子封装技术是系统封装技术的重要内容,是系统封装技术的重要技术基础。它要求在最小影响电子芯片电气性能的同时对这些芯片提供保护、供电、冷却、并提供外部世界的电气与机械联系等。本文将从发展现状和未来发展趋势两个方面对当前电子封装技术加以阐述,使大家对封装技术的重要性及其意义有大致的了解。 引言 集成电路芯片一旦设计出来就包含了设计者所设计的一切功能,而不合适的封装会使其性能下降,除此之外,经过良好封装的集成电路芯片有许多好处,比如可对集成电路芯片加以保护、容易进行性能测试、容易传输、容易检修等。因此对各类集成电路芯片来说封装是必不可少的。现今集成电路晶圆的特征线宽进入微纳电子时代,芯片特征尺寸不断缩小,必然会促使集成电路的功能向着更高更强的方向发展,这就使得电子封装的设计和制造技术不断向前发展。近年来,封装技术已成为半导体行业关注的焦点之一,各种封装方法层出不穷,实现了更高层次的封装集成。本文正是要从封装角度来介绍当前电子技术发展现状及趋势。

正文 近年来,我国的封装产业在不断地发展。一方面,境外半导体制造商以及封装代工业纷纷将其封装产能转移至中国,拉动了封装产业规模的迅速扩大;另一方面,国内芯片制造规模的不断扩大,也极大地推动封装产业的高速成长。但虽然如此,IC的产业规模与市场规模之比始终未超过20%,依旧是主要依靠进口来满足国内需求。因此,只有掌握先进的技术,不断扩大产业规模,将国内IC产业国际化、品牌化,才能使我国的IC产业逐渐走到世界前列。 新型封装材料与技术推动封装发展,其重点直接放在削减生产供应链的成本方面,创新性封装设计和制作技术的研发倍受关注,WLP 设计与TSV技术以及多芯片和芯片堆叠领域的新技术、关键技术产业化开发呈井喷式增长态势,推动高密度封测产业以前所未有的速度向着更长远的目标发展。 大体上说,电子封装表现出以下几种发展趋势:(1)电子封装将由有封装向少封装和无封装方向发展;(2)芯片直接贴装(DAC)技术,特别是其中的倒装焊(FCB)技术将成为电子封装的主流形式;(3)三维(3D)封装技术将成为实现电子整机系统功能的有效途径;(4)无源元件将逐步走向集成化;(5)系统级封装(SOP或SIP)将成为新世纪重点发展的微电子封装技术。一种典型的SOP——单级集成模块(SLIM)正被大力研发;(6)圆片级封装(WLP)技术将高速发展;(7)微电子机械系统(MEMS)和微光机电系统(MOEMS)正方兴未艾,它们都是微电子技术的拓展与延伸,是集成电子技术与精密

(完整版)元器件封装大全

元器件封装大全 A. 名称Axial 描述轴状的封装 名称 AGP (Accelerate Graphical Port) 描述加速图形接口 名称 AMR (Audio/MODEM Riser) 描述声音/调制解调器插卡 B. 名称 BGA (Ball Grid Array) 描述 球形触点阵列,表面贴 装型封装之一。在印刷基板 的背面按阵列方式制作出 球形凸点用以代替引脚,在 印刷基板的正面装配LSI 芯片,然后用模压树脂或灌 封方法进行密封。也称为凸 点阵列载体(PAC) 名称 BQFP (quad flat package with bumper) 描述 带缓冲垫的四侧引脚扁 平封装。QFP封装之一,在 封装本体的四个角设置突 (缓冲垫)以防止在运送过 程中引脚发生弯曲变形。 C.陶瓷片式载体封装 名称 C- (ceramic) 描述 表示陶瓷封装的记号。 例如,CDIP 表示的是陶瓷 DIP。 名称C-BEND LEAD 描述名称CDFP 描述

名称Cerdip 描述 用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。 名称CERAMIC CASE 描述 名称 CERQUAD (Ceramic Quad Flat Pack) 描述 表面贴装型封装之一, 即用下密封的陶瓷QFP,用 于封装DSP 等的逻辑LSI 电路。带有窗口的Cerquad 用于封装EPROM 电路。散热 性比塑料QFP 好,在自然空 冷条件下可容许 1.5~2W 的功率 名称CFP127 描述 名称 CGA (Column Grid Array)描述 圆柱栅格阵列,又称柱栅阵列封装 名称 CCGA (Ceramic Column Grid Array) 描述陶瓷圆柱栅格阵列 名称CNR 描述CNR是继AMR之后作为INTEL的标准扩展接口 名称CLCC 描述 带引脚的陶瓷芯片载体,引脚从封装的四个侧面引出,呈丁字形。带有窗口的用于封装紫外线擦除型EPROM 以及带有EPROM 的微机电路等。此封装也称为QFJ、QFJ-G.

集成电路芯片封装技术试卷

《微电子封装技术》试卷 一、填空题(每空2分,共40分) 1.狭义的集成电路芯片封装是指利用精细加工技术及,将芯片及其它要素在框架或基板上,经过布置、粘贴及固定等形成整体立体结构的工艺。 2.通常情况下,厚膜浆料的制备开始于粉末状的物质,为了确保厚膜浆料达到规定的要求,可用颗粒、固体粉末百分比含量、三个参数来表征厚膜浆料。 3.利用厚膜技术可以制作厚膜电阻,其工艺为将玻璃颗粒与颗粒相混合,然后在足够的温度/时间下进行烧结以使两者烧结在一起。 4.芯片封装常用的材料包括金属、陶瓷、玻璃、高分子等,其中封装能提供最好的封装气密性。 5.塑料封装的成型技术包括喷射成型技术、、预成型技术。 6.常见的电路板包括硬式印制电路板、、金属夹层电路板、射出成型电路板四种类型。 7. 在元器件与电路板完成焊接后,电路板表面会存在一些污染,包括非极性/非离子污染、、离子污染、不溶解/粒状污染4大类。 8. 陶瓷封装最常用的材料是氧化铝,用于陶瓷封装的无机浆料一般在其中添加玻璃粉,其目的是调整氧化铝的介电系数、,降低烧结温度。 9. 转移铸膜为塑料封装最常使用的密封工艺技术,在实施此工艺过程中最常发生的封装缺陷是现象。 10. 芯片完成封装后要进行检测,一般情况下要进行质量和两方面的检测。 11. BGA封装的最大优点是可最大限度地节约基板上的空间,BGA可分为四种类型:塑料球栅阵列、、陶瓷圆柱栅格阵列、载带球栅阵列。 12. 为了获得最佳的共晶贴装,通常在IC芯片背面镀上一层金的薄膜或在基板的芯片承载架上先植入。 13. 常见的芯片互连技术包括载带自动键合、、倒装芯片键合三种。 14. 用于制造薄膜的技术包括蒸发、溅射、电镀、。 15. 厚膜制造工艺包括丝网印刷、干燥、烧结,厚膜浆料的组分包括可挥发性组分和不挥发性组分,其中实施厚膜浆料干燥工艺的目的是去除浆料中的绝大部分。 16. 根据封装元器件的引脚分布形态,可将封装元器件分为单边引脚、双边引脚、与底部引脚四种。 17. 载带自动键合与倒装芯片键合共同的关键技术是芯片的制作工艺,这些工艺包括蒸发/溅射、电镀、置球、化学镀、激光法、移植法、叠层制作法等。 18. 厚膜浆料必须具备的两个特性,一是用于丝网印刷的浆料为具有非牛顿流变能力的粘性流体;二是由两种不同的多组分相组成,即和载体相。 19. 烧结为陶瓷基板成型的关键步骤,在烧结过程中,最常发生的现象为生胚片的现

集成电路封装知识

集成电路封装知识 典子封装是一个富于挑战、引人入胜的领域。它是集成电路芯片生产完成后不可缺少的一道工序,是器件到系统的桥梁。封装这一生产环节对微电子产品的质量和竞争力都有极大的影响。按目前国际上流行的看法认为,在微电子器件的总体成本中,设计占了三分之一,芯片生产占了三分之一,而封装和测试也占了三分之一,真可谓三分天下有其一。封装研究在全球范围的发展是如此迅猛,而它所面临的挑战和机遇也是自电子产品问世以来所从未遇到过的;封装所涉及的问题之多之广,也是其它许多领域中少见的,它需要从材料到工艺、从无机到聚合物、从大型生产设备到计算力学等等许许多多似乎毫不关连的专家的协同努力,是一门综合性非常强的新型高科技学科。 集成电路封装知识 典子封装是一个富于挑战、引人入胜的领域。它是集成电路芯片生产完成后不可缺少的一道工序,是器件到系统的桥梁。封装这一生产环节对微电子产品的质量和竞争力都有极大的影响。按目前国际上流行的看法认为,在微电子器件的总体成本中,设计占了三分之一,芯片生产占了三分之一,而封装和测试也占了三分之一,真可谓三分天下有其一。封装研究在全球范围的发展是如此迅猛,而它所面临的挑战和机遇也是自电子产品问世以来所从未遇到过的;封装所涉及的问题之多之广,也是其它许多领域中少见的,它需要从材料到工艺、从无机到聚合物、从大型生产设备到计算力学等等许许多多似乎毫不关连的专家的协同努力,是一门综合性非常强的新型高科技学科。 什么是电子封装(electronic packaging)? 封装最初的定义是:保护电路芯片免受周围环境的影响(包括物理、化学的影响)。所以,在最初的微电子封装中,是用金属罐(metal can) 作为外壳,用与外界完全隔离的、气密的方法,来保护脆弱的电子元件。但是,随着集成电路技术的发展,尤其是芯片钝化层技术的不断改进,封装的功能也在慢慢异化。通常认为,封装主要有四大功能,即功率分配、信号分配、散热及包装保护,它的作用是从集成电路器件到系统之间的连接,包括电学连接和物理连接。目前,集成电路芯片的I/O线越来越多,它们的电源供应和信号传送都是要通过封装来实现与系统的连接;芯片的速度越来越快,功率也越来越大,使得芯片的散热问题日趋严重;由于芯片钝化层质量的提高,封装用以保护电路功能的作用其重要性正在下降。电子封装的类型也很复杂。从使用的包装材料来分,我们可以 将封装划分为金属封装、陶瓷封装和塑料封装;从成型工艺来分,我们又可以将封装划分为预成型封装(p re-mold)和后成型封装(post-mold);至于从封装外型来讲,则有SIP(single in-line pack age)、DIP(dual in-line package)、PLCC(plastic-leaded chip carrier)、PQFP(p lastic quad flat pack)、SOP(small-outline package)、TSOP(thin small-outline package)、PPGA(plastic pin grid array)、PBGA(plastic ball grid array)、CS

芯片封装工艺及设备

《微电子封装技术》复习提纲 第一章绪论 ●微电子封装技术的发展特点是什么?发展趋势怎样?(P8、P9) 特点:微电子封装向高密度和高I/O引脚数发展,引脚由四边引出向面阵排列发展微电子封装向表面安装式封装(SMP)发展,以适合表面安装技术(SMT) 从陶瓷封装向塑料封装发展 从注重发展IC芯片向先发展后道封装再发展芯片转移 发展趋势:微电子封装具有的I/O引脚数更多 微电子封装应具有更高的电性能和热性能 微电子封装将更轻,更薄,更小 微电子封装将便于安装、使用和返修 微电子安装的可靠性会更高 微电子封装的性能价格比会更高,而成本却更低,达到物美价廉 ●微电子封装可以分为哪三个层次(级别)?并简单说明其内容。(P7) 用封装外壳将芯片封装成单芯片组件和多芯片组件的一级封装,将一级封装和其他元器件一同组装到印刷电路板上的二级封装以及再将二级封装插装到母版上的三级封装硅圆片和芯片虽然不作为一个封装层次,但却是微电子封装的出发点和核心。在IC芯片与各级封装之间,必须通过互连技术将IC芯片焊区与各级封装的焊区连接起来形成功能,也有的将这种芯片互连级称为芯片的零级封装 ●微电子封装有哪些功能?(P19) 电源分配、信号分配、散热通道、机械支撑、环境保护 ●芯片粘接方法分为哪几类?粘接的介质有何不同(成分)?(P12) Au-Si合金共熔法(共晶型) Pb-Sn合金片焊接法(点锡型) 导电胶粘接法(点浆型);环氧树脂 有机树脂基粘接法(点胶型);高分子化合物 ●简述共晶型芯片固晶机(粘片机)主要组成部分及其功能。 1 机械传动系统 2 运动控制系统 3 图像识别(PR)系统 4 气动/真空系统 5 温控系统 机械系统 ?目标:芯片+框架 ?组成部分: ? 1 框架供送部分进料(框架分离)、送料、出料 ? 2 芯片供送部分 ?目标:

集成电路芯片封装技术复习题

一、填空题 1、将芯片及其他要素在框架或基板上布置,粘贴固定以及连接,引出接线端子并且通过可塑性绝缘介质灌封固定的过程为狭义封装 ;在次基础之上,将封装体与装配成完整的系统或者设备,这个过程称之为广义封装。 2、芯片封装所实现的功能有传递电能;传递电路信号;提供散热途径;结构保护与支持。 3、芯片封装工艺的流程为硅片减薄与切割、芯片贴装、芯片互连、成型技术、去飞边毛刺、切筋成形、上焊锡、打码。 4、芯片贴装的主要方法有共晶粘贴法、焊接粘贴法、导电胶粘贴发、玻璃胶粘贴法。 5、金属凸点制作工艺中,多金属分层为黏着层、扩散阻挡层、表层金保护层。 6、成型技术有多种,包括了转移成型技术、喷射成型技术、预成型技术、其中最主要的是转移成型技术。 7、在焊接材料中,形成焊点完成电路电气连接的物质叫做焊料;用于去除焊盘表面氧化物,提高可焊性的物质叫做助焊剂;在SMT中常用的可印刷焊接材料叫做锡膏。 8、气密性封装主要包括了金属气密性封装、陶瓷气密性封装、玻璃气密性封装。 9、薄膜工艺主要有溅射工艺、蒸发工艺、电镀工艺、 光刻工艺。

10、集成电路封装的层次分为四级分别为模块元件(Module)、电路卡工艺(Card)、主电路板(Board)、完整电子产品。 11、在芯片的减薄过程中,主要方法有磨削、研磨、干式抛光、化学机械平坦工艺、电化学腐蚀、湿法腐蚀、等离子增强化学腐蚀等。 12、芯片的互连技术可以分为打线键合技术、载带自动键合技术、倒装芯片键合技术。 13、DBG切割方法进行芯片处理时,首先进行在硅片正面切割一定深度切口再进行背面磨削。 14、膜技术包括了薄膜技术和厚膜技术,制作较厚薄膜时常采用丝网印刷和浆料干燥烧结的方法。 15、芯片的表面组装过程中,焊料的涂覆方法有点涂、 丝网印刷、钢模板印刷三种。 16、涂封技术一般包括了顺形涂封和封胶涂封。 二、名词解释 1、芯片的引线键合技术(3种) 是将细金属线或金属带按顺序打在芯片与引脚架或封装基板的焊垫上而形成电路互连,包括超声波键合、热压键合、热超声波键合。 2、陶瓷封装 陶瓷封装能提供高可靠度与密封性是利用玻璃与陶瓷及Kovar 或Alloy42合金引脚架材料间能形成紧密接合的特性。

芯片常用封装及尺寸说明

A、常用芯片封装介绍 来源:互联网作者: 关键字:芯片封装 1、BGA 封装(ball grid array) 球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配 LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚 LSI 用的一种封装。封装本体也可做得比 QFP(四侧引脚扁平封装)小。例如,引脚中心距为 1.5mm 的360 引脚 BGA 仅为31mm 见方;而引脚中心距为0.5mm 的304 引脚 QFP 为 40mm 见方。而且 BGA 不用担心 QFP 那样的引脚变形问题。该封装是美国 Motorola 公司开发的,首先在便携式电话等设备中被采用,今后在美国有可能在个人计算机中普及。最初,BGA 的引脚(凸点)中心距为 1.5mm,引脚数为225。现在也有一些 LSI 厂家正在开发500 引脚的 BGA。 BGA 的问题是回流焊后的外观检查。 现在尚不清楚是否有效的外观检查方法。有的认为,由于焊接的中心距较大,连接可以看作是稳定的,只能通过功能检查来处理。美国 Motorola 公司把用模压树脂密封的封装称为 OMPAC,而把灌封方法密封的封装称为 GPAC(见 OMPAC 和 GPAC)。 2、BQFP 封装(quad flat package with bumper) 带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫) 以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和 ASIC 等电路中采用此封装。引脚中心距0.635mm,引脚数从84 到196 左右(见 QFP)。

集成电路芯片封装技术

题型填空20题40分简答7题35分论述2题25分 第一章集成电路芯片封装技术 1.集成电路的工艺流程:设计-单晶材料-芯片制造-封装-检测 2..集成电路芯片狭义封装是指利用(膜技术)及(微细加工技术),将芯片及其他要素在框架或基板上布置、粘贴固定及连接,引出接线端子并通过可塑性绝缘介质灌封固定,构成整体结构的工艺。 3.芯片封装所实现的功能:①传递电能,②传递电路信号,③提供散热途径,④结构保护与支持。 4.在选择具体的封装形式时主要考虑四种主要设计参数:性能,尺寸,重量,可靠性和成本目标。 5.集成电路封装的层次分为四级分别为模块元件(Module)、电路卡工艺(Card)、主电路板(Board)、完整电子产品。 封装工程的技术的技术层次?第一层次,又称为芯片层次的封装,是指把集成电路芯片与封装基板或引脚架之间的粘贴固定、电路连线与封装保护的工艺,使之成为易于取放输送,并可与下一层次的组装进行连接的模块元件。第二层次,将数个第一层次完成的封装与其他电子元器件组成一个电子卡的工艺。第三层次,将数个第二层次完成的封装组成的电路卡组合成在一个主电路版上使之成为一个部件或子系统的工艺。第四层次,将数个子系统组装成为一个完整电子产品的工艺过程。 6.封装的分类,按照封装中组合集成电路芯片的数目,芯片封装可分为:单芯片封装与多芯片封装两大类,按照密封的材料区分,可分为高分子材料和陶瓷为主的种类,按照器件与电路板互连方式,封装可区分为引脚插入型和表面贴装型两大类。依据引脚分布形态区分,封装元器件有单边引脚,双边引脚,四边引脚,底部引脚四种。 7.芯片封装所使用的材料有金属陶瓷玻璃高分子材料 8.集成电路的发展方向主要表现在以下几个方面?1芯片尺寸变得越来越大2工作频率越来越高3发热量日趋增大4引脚越来越多 对封装的要求,1小型化2适应高发热3集成度提高,同时适应大芯片要求4高密度化5适应多引脚6适应高温环境7适应高可靠性(在书12-13页,论述题要适当扩充) 第二章封装工艺流程 1.封装工艺流程一般可以分为两个部分,成型技术之前的工艺步骤称为前段操作,在成型之后的工艺步骤称为后段操作,前后段操作的区分标准在于对环境洁净度的要求不同 2.芯片封装技术的基本工艺流程硅片减薄硅片切割芯片贴装,芯片互联成型技术去飞边毛刺切筋成型上焊锡打码等工序 3.先划片后减薄:在背面磨削之前将硅片正面切割出一定深度的切口,然后再进行背面磨削。 4.减薄划片:在减薄之前,先用机械或化学的方式切割处切口,然后用磨削方法减薄到一定厚度之后采用ADPE腐蚀技术去除掉剩余加工量实现裸芯片的自动分离。 5.芯片贴装的方式四种:共晶粘贴法,焊接粘贴法,导电胶粘贴法,和玻璃胶粘贴法。 6. 芯片互连:将芯片焊区与电子封装外壳的I/O或基板上的金属布线焊区相连

2020年芯片封装大全(图文对照)

芯片封装大全(图文对照)

封装有两大类;一类是通孔插入式封装(through-holepackage);另—类为表面安装式封装(surfacemountedPackage)。每一类中又有多种形式。表l和表2是它们的图例,英文缩写、英文全称和中文译名。图6示出了封装技术在小尺寸和多引脚数这两个方向发展的情况。 DIP是20世纪70年代出现的封装形式。它能适应当时多数集成电路工作频率的要求,制造成本较低,较易实现封装自动化印测试自动化,因而在相当一段时间内在集成电路封装中占有主导地位。 但DIP的引脚节距较大(为2.54mm),并占用PCB板较多的空间,为此出现了SHDIP和SKDIP等改进形式,它们在减小引脚节 距和缩小体积方面作了不少改进,但DIP最大引脚数难以提高(最大引脚数为64条)且采用通孔插入方式,因而使它的应用受到 很大限制。 为突破引脚数的限制,20世纪80年代开发了PGA封装,虽然它的引脚节距仍维持在2.54mm或1.77mm,但由于采用底面引 出方式,因而引脚数可高达500条~600条。 随着表面安装技术(surfacemounted technology,SMT)的出现,DIP封装的数量逐渐下降,表面安装技术可节省空间,提高性能,且可放置在印刷电路板的上下两面上。SOP应运而生,它的引脚从两边引出,且为扁平封装,引脚可直接焊接在PCB板上,也不再需要插座。它的引脚节距也从DIP的2.54mm减小到1.77mm。后来有SSOP和TSOP改进型的出现,但引脚数仍受到限制。 QFP也是扁平封装,但它们的引脚是从四边引出,且为水平直线,其电感较小,可工作在较高频率。引脚节距进一步降低到1.00mm,以至0.65mm和0.5mm,引脚数可达500条,因而这种封装形式受到广泛欢迎。但在管脚数要求不高的情况下,SOP 以及它的变形SOJ(J型引脚)仍是优先选用的封装形式,也是目前生产最多的一种封装形式。 方形扁平封装-QFP(QuadFlatPackage) [特点]引脚间距较小及细,常用于大规模或超大规模集成电路封装。必须采用SMT(表面安装技术)进行焊接。操作方便,可靠性 高。芯片面积与封装面积的比值较大。 小型外框封装-SOP(SmallOutlinePackage) [特点]适用于SMT安装布线,寄生参数减小,高频应用,可靠性较高。引脚离芯片较远,成品率增加且成本较低。芯片面积与封装面积比值约为1:8 小尺寸J型引脚封装-SOJ(SmalOutlineJ-lead) 有引线芯片载体-LCC(LeadedChipCarrier) 据1998年统计,DIP在封装总量中所占份额为15%,SOP在封装总量中所占57%,QFP则占12%。预计今后DIP的份额会进一步下降,SOP也会有所下降,而QFP会维持原有份额,三者的总和仍占总封装量的80%。 以上三种封装形式又有塑料包封和陶瓷包封之分。塑料包封是在引线键合后用环氧树脂铸塑而成,环氧树脂的耐湿性好,成本也低,所以在上述封装中占有主导地位。陶瓷封装具有气密性高的特点,但成本较高,在对散热性能、电特性有较高要求时,或者用于国防军事需求时,常采用陶瓷包封。 PLCC是一种塑料有引脚(实际为J形引脚)的片式载体封装(也称四边扁平J形引脚封装QFJ(quadflatJ-leadpackage)),所以

LED封装工艺流程(精)

阐述LED 产品封装工艺流程 03、点胶 在LED 支架的相应位置点上银胶或绝缘胶。(对于GaAs 、SiC 导电衬底,具有背面电极的红光、黄光、黄绿芯片,采用银胶。对于蓝宝石绝缘衬底的蓝光、绿光LED 芯片,采用绝缘胶来固定芯片。) 06、自动装架 自动装架其实是结合了沾胶(点胶)和安装芯片两大步骤,先在LED 支架上点上银胶(绝缘胶),然后用真空吸嘴将LED 芯片吸起移动位置,再安置在相应的支架位置上。 自动装架在工艺上主要要熟悉设备操作编程,同时对设备的沾胶及安装精度进行调整。在吸嘴的选用上尽量选用胶木吸嘴,防止对LED 芯片表面的损伤,特别是兰、绿色芯片必须用胶木的。因为钢嘴会划伤芯片表面的电流扩散层。 07、烧结 烧结的目的是使银胶固化,烧结要求对温度进行监控,防止批次性不良。银胶烧结的温度一般控制在150℃,烧结时间2小时。根据实际情况可以调整到170℃,1小时。 绝缘胶一般150℃,1小时。 银胶烧结烘箱的必须按工艺要求隔2小时(或1小时)打开更换烧结的产品,中间不得随意打开。烧结烘箱不得再其它用途,防止污染。 08、压焊 压焊的目的将电极引到LED 芯片上,完成产品内外引线的连接工作。 LED 的压焊工艺有金丝球焊和铝丝压焊两种。右图是铝丝压焊的过程,先在LED 芯片电

极上压上第一点,再将铝丝拉到相应的支架上方,压上第二点后扯断铝丝。金丝球焊过程则在压第一点前先烧个球,其余过程类似。 压焊是LED 封装技术中的关键环节,工艺上主要需要监控的是压焊金丝(铝丝)拱丝形状,焊点形状,拉力。 对压焊工艺的深入研究涉及到多方面的问题,如金(铝)丝材料、超声功率、压焊压力、劈刀(钢嘴)选用、劈刀(钢嘴)运动轨迹等等。(下图是同等条件下,两种不同的劈刀压出的焊点微观照片,两者在微观结构上存在差别,从而影响着产品质量。)我们在这里不再累述。 09、点胶封装 LED 的封装主要有点胶、灌封、模压三种。基本上工艺控制的难点是气泡、多缺料、黑点。设计上主要是对材料的选型,选用结合良好的环氧和支架。(一般的LED 无法通过气密性试验)如右图所示的TOP-LED 和Side-LED 适用点胶封装。手动点胶封装对操作水平要求很高(特别是白光LED ),主要难点是对点胶量的控制,因为环氧在使用过程中会变稠。白光LED 的点胶还存在荧光粉沉淀导致出光色差的问题。 10、灌胶封装 Lamp-LED 的封装采用灌封的形式。灌封的过程是先在LED 成型模腔内注入液态环氧,然后插入压焊好的LED 支架,放入烘箱让环氧固化后,将LED 从模腔中脱出即成型。 11、模压封装 将压焊好的LED 支架放入模具中,将上下两副模具用液压机合模并抽真空,将固态环氧放入注胶道的入口加热用液压顶杆压入模具胶道中,环氧顺着胶道进入各个LED 成型槽中并固化。 12、固化与后固化

集成电路芯片封装技术

引线键合应用范围: 低成本、高可靠、高产量等特点使得它成为芯片互连的主要工艺方法,用于下列封装:: 1、陶瓷和塑料BGA、单芯片或者多芯片 2、陶瓷和塑料(CerQuads and PQFPs) 3、芯片尺寸封装(CSPs) 4、板上芯片(COB) 硅片的磨削与研磨:硅片的磨削与研磨是利用研磨膏以及水等介质,在研磨轮的作用下进行的一种减薄工艺,在这种工艺中硅片的减薄是一种物理的过程。 硅片的应力消除:为了堆叠裸片,芯片的最终厚度必须要减少到了30μm甚至以下。用于3D互连的铜制层需要进行无金属污染的自由接触处理。应力消除加工方法,主要有以下4种。 硅片的抛光与等离子体腐蚀:研磨减薄工艺中,硅片的表面会在应力作用下产生细微的破坏,这些不完全平整的地方会大大降低硅片的机械强度,故在进行减薄以后一般需要提高硅片的抗折强度,降低外力对硅片的破坏作用。在这个过程中,一般会用到干式抛光或者等离子腐蚀。 干式抛光是指不使用水和研磨膏等介质,只使用干式抛光磨轮进行干式抛光的去除应力加工工艺。等离子腐蚀方法是指使用氟类气体的等离子对工件进行腐蚀加工的去除应 力加工工艺。 T AIKO工艺:在实际的工程应用中,TAIKO工艺也是用 于增加硅片研磨后抗应力作用机械强度的一种方法。在此 工艺中对晶片进行研削时,将保留晶片外围的边缘部分(约 3mm左右),只对圆内进行研削薄型化,通过导入这项技 术,可实现降低薄型晶片的搬运风险和减少翘曲的作用, 如图所示。 激光开槽加工:在高速电子元器件上逐步被采用的低介电常数(Low-k)膜及铜质材料,由于难以使用普通的金刚石磨轮刀片进行切割加工,所以有时无法达到电子元件厂家所要求的加工标准。为此,迪思科公司的工程师开发了可解决这种问题的加工应用技术。减少应力对硅片的破坏作用 先在切割道内切开2条细槽(开槽),然后再使用磨轮刀片在2条细槽的中间区域实施全切割加工。通过采用该项加工工艺,能够提高生产效率,减少甚至解决因崩裂、分层(薄膜剥离)等不良因素造成的加工质量问题。 DFL7160将短脉冲激光聚焦到晶片表面后进行照射。激光脉冲被Low-k膜连续吸收,当吸收到一定程度的热能后,Low-k膜会瞬间汽化。由于相互作用的原理,被汽化的物质会消耗掉晶片的热能,所以可以进行热影响极少的加工。 GaAs化合物半导体的薄型晶片切割:GaAs晶片因为材料比较脆,在切割时容易发生破裂或缺损,所以难以提高通常磨轮刀片切割的进给速度。如果利用激光全切割技术,加工进给速度可以达到磨轮刀片切割进给速度的10倍以上,从而提高生产效率。(进给速度仅为一例。实际操作时,因加工晶片的不同会有所差异。)

集成电路芯片封装

第一章集成电路芯片封装概述 (P1)封装概念:狭义:利用膜技术及微细加工技术,将芯片及其他要素在框架或基板上布置、粘贴固定及连接,引出接线端子并通过可塑性绝缘介质灌封固定,构成整体 立体结构的工艺。 广义:将封装体与基板连接固定,装配成完整的系统或电子设备,并确保整 个系统综合性能的工程。 (P3)芯片封装实现的功能:1、传递功能2、传递电路信号3、提供散热途径4、结构保护与支持 (P4)封装工程的技术层次 封装工程始于集成电路芯片制成之后,包括集成电路芯片的粘贴固定、互连、封装、密封保护、与电路板的连接、系统组合,直到最终产品完成之前的所有过程。 第一层次:又称为芯片层次的封装,是指把集成电路芯片与封装基板或引脚架之间的粘贴固定、电路连线与封装保护的工艺,使之成为易于取放输送,并可与下 一层次组装进行连接的模块(组件)元件。 第二层次:将数个第一层次完成的封装与其他电子元器件组成一个电路卡的工艺。 第三层次:将数个第二层次完成的封装组装的电路卡组合成在一个主电路板上使之成为一个部件或子系统的工艺。 第四层次:将数个子系统组装成为一个完整电子产品的工艺过程。 在芯片上的集成电路元器件间的连线工艺也称为零级层次的封装,因此封装工程也可以用五个层次区分。 (P5)封装的分类:1、按封装集成电路芯片的数目:单芯片封装(SCP)和多芯片封装(MCP) 2、按密封材料区分:高分子材料(塑料)和陶瓷 3、按器件与电路板互连方式:引脚插入型(PTH)和表面贴装型(SMT) 4、按引脚分布形态:单边引脚、双边引脚、四边引脚和底部引脚 SMT器件有L型、J型、I型的金属引脚。 SIP:单列式封装SQP:小型化封装MCP:金属鑵式封装 DIP:双列式封装CSP:芯片尺寸封装QFP:四边扁平封装 PGA:点阵式封装BGA:球栅阵列式封装LCCC:无引线陶瓷芯片载体 第二章封装工艺流程 (P19)封装流程一般分为两个部分:用塑料封装(固封)之前的工艺步骤称为前段操作,在成型之后的工艺步骤称为后段操作。 塑料封装的成型技术:转移成型技术、喷射成型技术、预成型技术 芯片封装技术的基本工艺流程:硅片减薄、硅片切割、芯片贴装、芯片互连、成型技术、去飞边毛刺、切筋成型、上焊锡、打码等技术。 (P20)减薄后的芯片有如下优点:1、薄的芯片更有利于散热;2、减小芯片封装体积;3、提高机械性能、硅片减薄、其柔韧性越好,受外力冲击引起的应力也越小;4、晶片的厚度越薄,元件之间的连线也越短,元件导通电阻将越低,信号延迟时间越短,从而实现更高的性能;5、减轻划片加工量减薄以后再切割,可以减小划片加工量,降低芯片崩片的发生率。芯片切割技术减薄:先减薄---切割----裂片(热膨胀、机械) 先划片后减薄(DBG) 减薄划片(DBT) 贴装的方式:共晶粘贴法、焊接粘贴法、导电胶粘贴法、玻璃胶粘贴法。 共晶粘贴法:利用金-硅合金(一般是69%Au,31%的Si),363度时的共晶熔合反应使IC芯片粘贴固定。

芯片封装大全_图文对照_

IC BGA Ball Grid Array EBGA 680L LBGA 160L PBGA 217L Plastic Ball Grid Array SBGA 192L QFP Quad Flat Package TQFP 100L SBGA SC-70 5L SDIP SIP Single Inline Package SO Small Outline

TSBGA 680L CLCC CNR Communication and Networking Riser Specification Revision 1.2 CPGA Ceramic Pin Grid Array DIP Dual Inline Package Package SOJ 32L SOJ SOP EIAJ TYPE II 14L SOT220 SSOP 16L SSOP

DIP-tab Dual Inline Package with Metal Heatsink FBGA FDIP FTO220 Flat Pack HSOP28 ITO220 TO18 TO220 TO247 TO264 TO3 TO5 TO52

ITO3p JLCC LCC LDCC LGA LQFP PCDIP PGA Plastic Pin Grid Array TO71 TO72 TO78 TO8 TO92 TO93 TO99

PLCC PQFP PSDIP LQFP 100L METAL QUAD 100L PQFP 100L QFP Quad Flat Package TSOP Thin Small Outline Package TSSOP or TSOP II Thin Shrink Outline Package uBGA Micro Ball Grid Array uBGA Micro Ball Grid Array ZIP Zig-Zag Inline Package TEPBGA 288L TEPBGA

芯片封装的主要步骤是什么啊

芯片封装的主要步骤是什么啊? 悬赏分:0 - 解决时间:2007-6-21 13:53 芯片封装的主要步骤是什么啊?谁能告诉我啊?尽量说详细些,谢谢 提问者:zorariku - 试用期一级最佳答案 板上芯片(Chip On Board, COB)工艺过程首先是在基底表面用导热环氧树脂(一般用掺银颗粒的环氧树脂)覆盖硅片安放点,然后将硅片直接安放在基底表面,热处理至硅片牢固地固定在基底为止,随后再用丝焊的方法在硅片和基底之间直接建立电气连接。 裸芯片技术主要有两种形式:一种是COB技术,另一种是倒装片技术(Flip Chip)。板上芯片封装(COB),半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽然COB是最简单的裸芯片贴装技术,但它的封装密度远不如TAB和倒片焊技术。 COB主要的焊接方法: (1)热压焊 利用加热和加压力使金属丝与焊区压焊在一起。其原理是通过加热和加压力,使焊区(如AI)发生塑性形变同时破坏压焊界面上的氧化层,从而使原子间产生吸引力达到“键合”的目的,此外,两金属界面不平整加热加压时可使上下的金属相互镶嵌。此技术一般用为玻璃板上芯片COG。 (2)超声焊 超声焊是利用超声波发生器产生的能量,通过换能器在超高频的磁场感应下,迅速伸缩产生弹性振动,使劈刀相应振动,同时在劈刀上施加一定的压力,于是劈刀在这两种力的共同作用下,带动AI丝在被焊区的金属化层如(AI膜)表面迅速摩擦,使AI丝和AI膜表面产生塑性变形,这种形变也破坏了AI层界面的氧化层,使两个纯净的金属表面紧密接触达到原子间的结合,从而形成焊接。主要焊接材料为铝线焊头,一般为楔形。 (3)金丝焊 球焊在引线键合中是最具代表性的焊接技术,因为现在的半导体封装二、三极管封装都采用AU线球焊。而且它操作方便、灵活、焊点牢固(直径为25UM的AU丝的焊接强度一般为0.07~0.09N/点),又无方向性,焊接速度可高达15点/秒以上。金丝焊也叫热(压)(超)声焊主要键合材料为金(AU)线焊头为球形故为球焊。 COB封装流程 第一步:扩晶。采用扩张机将厂商提供的整张LED晶片薄膜均匀扩张,使附着在薄膜表面紧密排列的LED

集成电路封装工艺

集成电路封装工艺 摘要 集成电路封装的目的,在于保护芯片不受或少受外界环境的影响,并为之提供一个发挥集成电路芯片功能的良好环境,以使之稳定,可靠,正常的完成电路功能.但是集成电路芯片封装只能限制而不能提高芯片的功能. 关键词: 电子封装封装类型封装技术器件失效 Integrated Circuit Packaging Process Abstract The purpose of IC package, is to protect the chip from the outside or less environmental impa ct, and provide a functional integrated circuit chip to play a good environment to make it stable an d reliable, the completion of the normal circuit functions. However, IC chip package and not only restricted to enhance the function of the chip. 引言 电子封装是一个富于挑战、引人入胜的领域。它是集成电路芯片生产完成后不可缺少的一道工序,是器件到系统的桥梁。封装这一生产环节对微电子产品的质量和竞争力都有极大的影响。按目前国际上流行的看法认为,在微电子器件的总体成本中,设计占了三分之一,芯片生产占了三分之一,而封装和测试也占了三分之一,真可谓三分天下有其一。封装研究在全球范围的发展是如此迅猛,而它所面临的挑战和机遇也是自电子产品问世以来所从未遇到过的;封装所涉及的问题之多之广,也是其它许多领域中少见的,它需要从材料到工艺、从无机到聚合物、从大型生产设备到计算力学等等许许多多似乎毫不关连的专家的协同努力,是一门综合性非常强的新型高科技学科。 1.电子封装 什么是电子封装(electronic packaging)? 封装最初的定义是:保护电路芯片免受周围环境的影响(包括物理、化学的影响)。所以,在最初的微电子封装中,是用金属罐(metal can) 作为外壳,用与外界完全隔离的、气密的方法,来保护脆弱的电子元件。但是,随着集成电路技术的发展,尤其是芯片钝化层技术的不断改进,封装的功能也在慢慢异化。通常认为,封装主要有四大功能,即功率分配、信号分配、散热及包装保护,它的作用是从集成电路器件到系统之间的连接,包括电学连接和物理连接。目前,集成电路芯片的I/O线越来越多,它们的电源供应和信号传送都是要通过封装来实现与系统的连接;芯片的速度越来越快,功率也越来越大,使得芯片的散热问题日趋严重;由于芯片钝化层质量的提高,封装用以保护电路功能的作用其重要性正在下降。 2.部分封装的介绍 金属封装是半导体器件封装的最原始的形式,它将分立器件或集成电路置于一个金属容器中,用镍作封盖并镀上金。金属圆形外壳采用由可伐合金材料冲制成的金属底座,借助封接玻璃,在氮气保护气氛下将可伐合金引线按照规定的布线方式熔装在金属底座上,经过引线端头的切平和磨光后,再镀镍、金等惰性金属给与保护。在底座中心进行芯片安装和在

相关文档
最新文档