数电题库 ()

数电题库 ()
数电题库 ()

一、 填

空题

第一章

1. 与(38)10等值的二进制数是 ,等值8421BCD 码是 。

2. 无符号二进制数100111的等值十进制数是 ,等值八进制数

是 。

3. 十进制数(3

4.5)10=( )2=( )16

4. (47.25)D =( )B =( )H=( )O 。

5. (39.75 )10=( )2=( )8=( )16

6. 十进制数 98 的 8421BCD 码为 。

7. =⊕0A ,=⊕1A 。

8. 2016个1异或起来的结果是 。

9. 将2005个“1”异或起来得到的结果是 。

10. 逻辑代数中的“0”和“1”并不表示数量的大小,而是表示两种相互对立

的 。

第二章

1.逻辑代数的三个重要规则是 、 、 。 2.逻辑函数F=+??+AB A B C CD ,由反演规则可写出其反函数F = ,由对偶规则知其对偶式F ,= 。

3.逻辑函数F = AB +A B 的对偶函数 。

4、设F =B A +CD +AC +1,则非函数F = ,对偶函数F '= 。 5.已知函数的对偶式为B A + BC D C +,则它的原函数为 。 6. 由一组相同变量构成的任意两个最小项之积恒为 ,全体最小项之和恒为 。

7.函数F=B A +AC 的最小项表达式为 。

第三章

1. 数字电路中一般只用到三极管的 和 两种状态。

2. CMOS 器件的主要优点是 ,多余的输入端应该 。

3.三态门的输出有、、三种状态

4.三态门的应用主要是可实现,OC门可实现功能。

5.直接把两个OC门的输出连在一起实现“与”逻辑关系的接法叫。

6.实现数据传输的总线结构可选用,为实现“线与”逻辑功能,

应选用。

7.在TTL电路中,输入端悬空等效于电平;

8.TTL 与非门的多余输入端应接电平。

9.在CMOS或非门电路中,对未使用的输入端应当接。

第四章

1.半导体数码显示器的内部接法有两种形式:共接法和共接法。

2. 数字电路从整体来看,可以分为电路和电路两大类。

3. 对20个事件进行二进制编码,至少需要位二进制数。

4. 全班50名同学各分配一个二进制代码,而该功能用一逻辑电路来实现,则该电路称为,该电路的输出代码至少有位。

5.组合逻辑电路产生竞争冒险的内因是。

第五章

1. 触发器按功能可分为触发器、触发器、D触发器、T触发器等。2.一个 JK 触发器有个稳态,它可存储位二进制数。

3.触发器有两个互补的输出端Q和Q端,触发器的状态指的是端的状态,

其中现态表示为,次态表示为。

4.将JK触发器转换为D触发器,需要将J= ,K= ;

5. 当D= 时,D触发器可实现状态翻转的逻辑功能。

第六章

1.时序逻辑电路在某一时刻的输出不仅与信号有关,而且和电路的

有关。

2.数字电路按照是否有记忆功能通常可分为两类:、。

3.描述时序电路的逻辑表达式为、和驱动方程。

4.构成一个模6的同步计数器最少要个触发器

5.计数器的模值是12,应取触发器的个数至少为。

6.时序逻辑电路按其状态改变是否受统一定时信号控制,可将其分为

和两种类型

7.四位环型计数器初始状态是1000,经过5个时钟后状态为。

8.3位二进制减法计数器的初始状态为101,四个CP脉冲后它的状态

为。

第九章

1.单稳态触发器中,两个状态一个为态,另一个为态。单稳态

触发器受到外触发时进入态。多谐振荡器两个状态都为

态,施密特触发器两个状态都为态。

2.为了实现高的频率稳定度,常采用振荡器;

3.施密特触发器和单稳态触发器是一种电路,多谐振荡器是一种

电路。(脉冲变换/脉冲产生)

4.电源电压为+18V的555定时器,接成施密特触发器,则该触发器的正向阀值

点位V+及负向阀值点位V- 分别为、

5.由555定时器构成的三种电路中,和是脉冲的整形电路。

6.若将一个正弦波电压信号转换成同一频率的矩形波,应采用电路。第十章

1.A/D转换的基本步骤是、、、。

2.ADC与DAC有两个主要技术指标,分别是和。

3.12位D/A转换器的分辨率为

4.在逐次逼近型A/D和双积分型A/D中,转换速度快,抗干扰能力强。

5.8位D/A转换器当输入数字量10000000为5V。若只有最低位为高电平,则

输出电压为 V;当输入为10001000,则输出电压为 V。

6.有一个8位D/A转换器,设满度输出为25.5V,输入数字量为00110111,则

输出模拟电压为。

7.已知被转换的信号的上限截止频率为10kHz,则A/D转换器的采样频率应高

于 kHz;完成一次转换所用的时间应小于。

8.有一个6位的D/A转换器,设满度输出为6.3V,输入数字量为110111,则

输出模拟电压为。

二、 选择题

第1章

1. 一位8进制数可以用 位二进制数来表示。

A 、 1

B 、2

C 、 3

D 、4 2. 一位十六进制数可以用 位二进制数来表示。

A 、1

B 、2

C 、 4

D 、16 3. 将十进制数130转换为对应的八进制数 。 A 、202 B 、82 C 、120 D 、230

第2章

1.已知CD ABC F +=,ABCD 取值使F =0的情况是 。 A 、1010 B 、0110 C 、1101 D 、0011 2.下列函数中等于A 的是: 。

A 、A+1

B 、A (A+B )

C 、A+A B

D 、A+A 3.逻辑函数Y=AB+A C+BC+BCD

E 化简结果为: 。 A 、Y=AB+A C+BC B 、Y=AB+A C C 、Y=AB+BC D 、Y=A+B+C 4.下列逻辑代数运算错误的是: 。

A 、A+A=A ;

B 、A ?A =1;

C 、A ?A= A ;

D 、A+A =1 5.下列等式正确的是 。

A 、A + A

B + B = A+B B 、AB + B A = A +B

C 、A·

AB =A +B D 、 A·C B A ++=C B 6.下面表达式中, 是函数Y=BC+AB 的反函数。

A 、(B+C)·(A+B)

B 、()()

B A

C B ++ C 、 CB + BA

D 、(A + C)·B 7.函数AB B A F +=的对偶式为 。 A 、(B A +)()B A +? B 、B A B A +?+; C 、A B A ?+B + D 、))((B A B A ++

8.DE BC A Y +=的反函数为Y = 。

(A )E D C B A Y +++?= (B) E D C B A Y +++?=

(C) )(E D C B A Y +++?= (D) )(E D C B A Y +++?= 9.逻辑函数的F=BC B A B A ++的标准与或式为 。 A 、∑

)

7,5,4,3,2( B 、∑

)

6,4,3,2,1( C 、∑

)

5,3,2,1,0( D 、∑

)

7,6,5,4,3(

10.若A 、B 、C 为三个逻辑变量,则此三个变量的最小项有 个。 (A )4 (B )6 (C )8 (D )16 11.n 个变量可以构成 个最小项。

A 、 n

B 、 2n

C 、 2n

D 、2n-1

12.在四变量卡诺图中,逻辑上不相邻的一组最小项为 。

A 、m 1 与m 3

B 、m 4 与m 6

C 、m 5 与m 13

D 、m 2 与m 8 13.最小项ABCD 的逻辑相邻最小项是 。

A 、ABCD

B 、ABCD

C 、ABC

D D 、ABCD

第3章

1. 下列门电路属于双极型的是 。

A. OC 门

B. PMOS

C. NMOS

D. CMOS

2. 在数字电路中,晶体管的工作状态为: 。

(A )饱和 (B )放大 (C )饱和或放大 (D )饱和或截止 3.和TTL 电路相比,CMOS 电路最突出的优点在于 。 A .可靠性高 B .抗干扰能力强

C .速度快

D .功耗低 4.为实现“线与”逻辑功能,应选用 。

A 、与非门

B 、异或门

C 、集电极开路(OC )门

D 、 或非门 5. 为实现数据传输的总线结构,要选用 门电路。

(A )与非门 (B )三态门 (C )异或门 (D )集电极开路门(OC 门) 6.下列TTL 门电路输出为低电平的是 。

(A)

(B)

(C)

(D)

&

51Ω

Y

V IH

V 1

≥V IL

1

=悬空

Y

Y

51Ω

100Ω

7.以下TTL 电路中,输出Y

1~Y 4分别为:

。 A 、0010; B 、1111; C 、1011; D 、1001

1

Y 1

1

Y 2

Y 3

Y 4

8. 欲将2输入的与非门、异或门、或非门作非门使用,其多余的输入端的接法可依次为 。

(A )接高电平、高电平、低电平 (B )接高电平、低电平、低电平 (C )接高电平、高电平、高电平 (D )接低电平、低电平、低电平 9.CMOS 与非门多余输入端的处理方法为 。

A 、悬空

B 、接高电位

C 、接地

D 、接低电平

10. 如将TTL 与非门作非门使用,则多余输入端应做 处理。 A. 全部接高电平 B. 部分接高电平,部分接地 C. 全部接地 D. 部分接地,部分悬空

11.CMOS 或非门多余输入端的处理方法为 。

A 、悬空

B 、接5V 电压

C 、 接地

D 、接3.3V 电压

12.下面电路由74系列TTL 门电路构成,下列选项哪个是正确的 。 A 、VO=VOH B 、高阻态 C 、VO=VOL D 、不允许如此连接

V O

13.图中门电路为74系列TTL 门,要求当VI =VIH 时,发光二极管D 导通并发光,且发光二极管导通电流约为10mA ,下列说法正确的是 。

&

V I

V CC

D

&

V I

D R

(A)

(B)

R

A 、两个电路都不能正常工作

B 、两个电路都能正常工作

C 、电路(A )可以正常工作

D 、电路(B )可以正常工作

第4章

1. 下逻辑图的逻辑表达式为

5k 0.1k 5k 0.1k Ω

(A )AC BC AB Y = (B) BC AC AB Y ++= (C) BC AC AB Y ++= (D) BC AC AB Y =

2.组合电路一般由( )组合而成。

(A )门电路 (B )触发器 (C )计数器 (D )寄存器 3.组合电路的特点是 。

A 、含有记忆性元器件

B 、输出、输入间有反馈通路

C 、电路输出与以前状态有关

D 、全部由门电路构成 4.组合逻辑电路的竞争-冒险,是由于 引起的。 (A )电路不简单 (B )电路有多个输出

(C )电路中存在延迟 (D )电路中使用不同的门电路 5.下列各函数等式中无冒险现象的函数式有 。 A 、B A AC C B F ++= B 、B A BC C A F ++=

C 、B A B A BC C A F +++=

D 、C A B A BC B A AC C B F +++++= 6.函数C B AB C A F ++=,当变量的取值为 时,将不出现冒险现象。 A 、B=C=1 B 、B=C=0 C 、A=1,C=0 D 、A=0,B=0

7.8—3线优先编码器中,8条输入线0I ~7I 同时有效时,优先级最高为I 7线,则2Y 1Y 0Y 输出线的性质是 。

A 、000

B 、010

C 、101

D 、111 8.输入为三位二进制代码的译码器,它的输出最多有 个。 (A )3 (B )6 (C )7 (D )8 9.下列说法正确的是 。

A 、在组合逻辑电路设计过程中,第一步要写出函数表达式

B 、数据选择器、数值比较器和计数器都是常用的组合逻辑电路

C 、组合逻辑电路中可以包含触发器

D 、74LS138即3线-8线译码器是组合逻辑电路

10.用四选一数据选择器实现函数Y=0101A A A A +,应使 。

A 、D 0=D 2=0,D 1=D 3=1

B 、D 0=D 2=1,D 1=D 3=0

C 、

D 0=D 1=0,D 2=D 3=1 D 、D 0=D 1=1,D 2=D 3=0

11.一个16选1的数据选择器,其地址输入(选择控制输入)端有 个。 A 、 2 B 、 3 C 、 4 D 、 8

12.属于组合逻辑电路的部件是。

A、编码器

B、寄存器

C、触发器

D、计数器

13.以下列电路中,只有属于组合逻辑电路。

A、定时器

B、计数器

C、寄存器

D、译码器14.下列电路中,不属于组合逻辑电路的是。

(A)数据分配器(B)译码器(C)数据选择器(D)寄存器15.在下列电路中,只有属于组合逻辑电路。

A、触发器

B、计数器

C、数据选择器

D、寄存器

16. 如需要判断两个二进制的大小,可以使用电路。

(A)译码器(B)编码器(C)奇偶校验器(D)数值比较器

第5章

R=0时,触发器的次态。

1.当维持-阻塞D触发器的D

A、与CP和D有关

B、与CP和D无关

C、只与CP有关

D、只与D有关

2.对于JK触发器,若J=K=1,则可完成触发器的逻辑功能。

(A)RS (B)D (C)T (D)Tˊ

3.T触发器中,当T=1时,触发器实现功能。

A、置1

B、置0

C、计数

D、保持

4.下图中所有触发器的初始状态皆为0,图中触发器在时钟信号作用下,输出电压波形恒为0。

A、B、C、D、

5.要实现Q的翻转功能,JK触发器的输入端J、K取值应为:。

A、J=0,K=0

B、J=0,K=1

C、J=1,K=0

D、J=1,K=1

6.下列触发器中,没有约束条件的是。

A、基本RS触发器

B、主从RS触发器

C、同步RS触发器

D、边沿D触发器

7.如果触发器的次态仅取决于CP()时输入信号的状态,就可以克服空翻。

A、上升(下降)沿

B、高电平

C、低电平

D、无法确定8.为将D触发器转换为T触发器,下图所示电路的虚线框内应是。A.或非门B.与非门

C.异或门

9.对于D触发器,欲使Q n+1=Q n,应使输入D= 。

A.0

B.1

C.Q

D.Q

第6章

1.由4级触发器构成的二进制计数器,其模值为。

(A)10 (B)16 (C)4 (D)8 2.在下列电路中,只有属于时序逻辑电路。

A、编码器

B、计数器

C、数据选择器

D、加法器

3.下列说法不正确的是。

A、同步时序电路中,所有触发器状态的变化都是同时发生的

B、异步时序电路的响应速度与同步时序电路的响应速度完全相同

C、异步时序电路的响应速度比同步时序电路的响应速度慢

D、异步时序电路中,触发器状态的变化不是同时发生的

4.构成一个五进制的计数器至少需要个触发器。

A、5

B、4

C、3

D、2

5.某电路的输入波形u I 和输出波形u O 如图所示,则该电路为。

A、施密特触发器

B、反相器

C、单稳态触发器

D、JK触发器6.同步时序电路和异步时序电路比较,其差异在于后者。

A、没有触发器

B、没有统一的时钟脉冲控制

C、没有稳定状态

D、输出只与内部状态有关

7.一个4位串行数据输入4位移位寄存器,时钟脉冲频率为1 KHz,经过

可转换为4位并行数据输出。

A、8ms

B、4ms

C、8μs

D、4μs

8.指出下列电路中能够把串行数据变成并行数据的电路应该是。A、JK触发器B、3/8线译码器C、移位寄存器D、十进制计数器9.n位触发器构成的扭环形计数器,其无关状态数有。

A. 2n—n

B. 2n—2n

C. 2n

D. 2n—1

第7-8章

第9章

1.下列电路中只有一个稳定状态的是。

A、集成触发器

B、施密特触发器

C、单稳态触发器

D、多谐振荡器2.多谐振荡器与单稳态触发器的区别之一是。

A. 前者有2个稳态,后者只有1个稳态

B. 前者没有稳态,后者有2个稳态

C. 前者没有稳态,后者只有1个稳态

D. 两者均只有一个稳态,但后者的稳态需要一定的外界信号维持

3.可用于幅度鉴别的电路是。

(A)555定时器(B)单稳触发器

(C)施密特触发器(D)石英晶体多谐振荡器

4.以下各电路中,可以产生脉冲定时。

A、多谐振荡器

B、单稳态触发器

C、施密特触发器

D、石英晶体多谐振荡器

5.多谐振荡器可产生。

A、正弦波

B、矩形脉冲

C、三角波

D、锯齿波

6.为了将三角波换为同频率的矩形波,应选用。

A、施密特触发器

B、单稳态触发器

C、多谐振荡器

D、计数器

7.多谐振荡器是一种稳态电路。

A、无

B、单

C、双

D、多

8.在555定时器组成的三种电路中,能自动产生周期为T=0.7(R1+2R2)C的脉冲信号的电路是。

A、多谐振荡器;

B、单稳态触发器;

C、施密特触发器;

D、双稳态触发器

9.用555定时器构成单稳态触发器其输出脉宽为。

A、0.7RC

B、1.1RC

C、1.4RC

D、1.8RC

10.已知时钟脉冲频率为f cp,欲得到频率为0.2f cp的矩形波应采用。A.五进制计数器B.五位二进制计数器

C.单稳态触发器C.多谐振荡器

11.555定时器构成的单稳态触发器,若电源电压为+6V ,则当暂稳态结束时,定时电容C上的电压Vc为。

A. 6 V

B. 0 V

C. 2 V

D. 4 V

第10章

1.不属于A/D转换电路组成部分的电路是。

(A)采样-保持电路(B)量化电路(C)编码电路(D)译码电路

2.将一个时间上连续变化的模拟量转换为时间上断续(离散)的模拟量的过程称为。

A、取样

B、量化

C、保持

D、编码

3.A/D转换器中,转换速度最高的为。

A、并联比较型 B. 逐次渐近型 C. 双积分型 D. 计数型4.下列说法正确的是。

A、D/A转换器分为直接转换和间接转换两种类型

B、双积分型A/D转换器,属于间接转换器

C、各种类型的A/D转换器之前都需要加采样-保持电路

D、逐次渐进型A/D转换器是我们学过的转换速度最快的A/D转换器

三、化简题

注意:要有合理的过程、否则不能得全分 1、公式法换件逻辑函数表达式:

=++++++F AD AD AB AC BD ABEF BEF ;

F ABCD ABD BCD ABCBD BC =++++

))((BC AD C B A C B A B A L ++?+= =++F AB ABC CD

F AD AD AB A C BD ACF

G CDEG

H =++++++

1()F AB A B =++

2F AB AC CD BCD BCE BCG BCF =++++++ D C A C B A D C D C A ABD ABC Y ++?+++= Y=C B A ABC C B A C B A ++++ 2、用卡诺图法化简下列函数表达式。 Y(A,B,C,D)=∑m(0,1,2,3,4,5,6,7,13,15)

F(A,B,C,D)=Σm(6,7,8,9,10,11,13,14,15)

(,,,)(0,1,2.3,4,5,6,8,9,10,11,12,13,14,)F A B C D m =∑

F(A,B,C,D)=∑m(0,1,2,3,6,7,8,9)+∑d(10,11,12,13,14,15)

(,,,)(0,2,8,9,10,11)(1,5)=+∑∑F A B C D m d

L (A,B,C,D)=∑+∑)14,11,8,3()15,9,7,5,1(d m ∑∑+=)14,13,12,10,9,8,5,1()15,11,7,4,0(4d m F

∑∑+=)11,10,9,3,2,1()15,14,13,0(),,,(d m D C B A L

__________

)()()(C B A D B C A D C B D CD B A Y +++++=

四、 分析设计题 1、 译码器应用

1) 分析如图所示电路,写出Z1、Z2的逻辑表达式,列出真值表,说明电路的逻辑功能。

2) 为提高报警信号的可靠性,在有关部位安置了 3 个同类型的危险报警器,只有当 3 个危险报警器中至少有两个指示危险时,才实现关机操作。试按下列要求分别画出具有该功能的逻辑电路。

(1)用与非门电路实现。(6分)

(2)用译码器74138和适当门电路实现。附74138管脚图( 6分)

=+++。

3)应用74138和其他的逻辑门实现函数L ABC ABC ABC ABC (附74138的管脚图)

4)设计一个三输入码变换电路,该码变换电路真值表如下表所示。当输入控制信号A为0时,把无符号两位二进制码变换成反码,当输入控制信号A为1时,把无符号两位二进制码变换成补码。要求:

(1)求逻辑函数的最小项表达式和最简与或式;

(2)用74HC138译码器和其他逻辑门电路实现该电路功能。

5)用红、黄、绿三个指示灯表示三台设备的工作情况:绿灯亮表示全部正常;红灯亮表示有一台不正常;黄灯亮表示两台不正常;红、黄灯全亮表示三台都不正常。

(1)列出控制电路真值表,写出逻辑函数表达式。

(2)根据逻辑函数表达式,选用74LS138译码器和其他逻辑门电路实现此电路功能。

6)设计一个组合逻辑电路。电路输入DCBA为8421BCD码,当输入代码所对应的十进制数能被4整除时,输出L为1,其他情况为0。

(1).用或非门实现。

(2).用3线-8线译码器74HC138和逻辑门实现。

(0可被任何数整除,要求有设计过程,最后画出电路图)

2、数据选择器应用

1)八路数据选择器构成的电路如图所示, A 2 、A 1 、A 0 为数据输入端,根

分)

据图中对 D 0~ D 7 的设置,写出该电路所实现函数 Y 的表达式。(5

2)某汽车驾驶员培训班进行结业考试,有三名评判员,其中A为主评判员,B 和C为副评判员。在评判时按少数服从多数原则通过,但主评判员认为合格也通过,试分别用下列方法实现该逻辑电路。

(1)用八选一数据选择器74151实现。74151符号如下图,其中G为使能端,

低电平有效,C 、B 、A 为选择输入 ,Y 为输出,功能表达式为:7

i i i

Y m D ==∑,式中mi 为CBA 的最小项。

(2)用与非门实现分别画出逻辑图。

3)用如图所示的8选1数据选择器74LS151实现四位奇偶校验,当奇数个1输入时,输出为1,否则为0,画出电路图。

3、 电路分析、设计题

1)逻辑电路如下图,试分析其逻辑功能。

2)求出下列逻辑图的逻辑表达式,并进行化简。

3)设计一个组合逻辑电路,其输入为8421BCD码,当输入为偶数时,输出为1。(1)列出真值表;

(2)写出输出的最简与或表达式;

(3)用门电路实现该组合逻辑电路。

4)分析如图所示逻辑电路,写出输出端的逻辑函数表达式,列出真值表,说明电路能实现什么逻辑功能。

1

4、计数器应用

1

)用74LS161构成七进制计数器(附74161

管脚图)

2)如图所示为利用74LS161的同步置数功能构成的计数器。

分析(1)当D

3D

2

D

1

D

=0000时为几进制计数器?

(2)当D

3D

2

D

1

D

=0001时为几进制计数器?

3)分析下图由同步十进制计数器74161构成的计数器为几进制计数器,画出有效状态转换图。

4)用4位同步二进制加法计数器74HVC161和其他门电路画图,用反馈清零法构成十四进制计数器,并画出该十四进制计数器的状态图。

附表 集成同步四位二进制加计数器74HTC161的功能表

N N 计数器状态为HHHH 时输出为高电平,其余均为低电平。

5、 时序逻辑电路分析

1)分析以下时序电路的逻辑功能,并列出状态转换表,画出Q0~Q2的波形图。

2)试分析如图示时序电路。

Q 2

要求:(1)列写各触发器的驱动方程; (2)列写各触发器的状态方程

(3)画出状态图; (4)说明其逻辑功能。

3)分析如图所示的同步时序逻辑电路,要求写出各触发器的驱动方程、状态方程,画出完整的状态转换图(按Q 3Q 2Q 1排列),从而分析出电路的逻辑功能。

4)分析如图所示的同步时序逻辑电路,要求写出各触发器的激励方程、状态方程,画出完整的状态转换图(按Q 2Q 1Q 0排列),从而分析出电路的逻辑功能。

2

5)分析下图所示的时序逻辑电路,写出其激励方程、状态方程和输出方程,画出其状态转换表、状态转换图。

6)分析如图a 所示时序逻辑电路。(设触发器的初态均为0) (1)写出驱动方程、输出方程; (2)列出状态表;

(3)对应图b 所示输入波形,画出

、Q 1及输出Z 的波形。

CP

X

(a) (b )

6、定时器应用

1)由555定时器构成如下电路。 (1)试分析电路完成了何种功能;

(2)画出在输入信号

v I 作用下的输出波形v O 。

2)分析所示电路。 (1)说明电路功能;

(2)说明电路的充电和放电回路;

(3)计算电路的振荡频率,其中电容是0.1微法

(4)画出电容两端电压vc 和输出vo 的波形;

3)分析下图所示由555定时器组成的电路。

(1)该电路为单稳态触发器还是施密特触发器?

(2)当R=1k、C=20uF时,请计算电路的相关参数。

(对单稳态触发器而言计算脉宽,对无稳态触发器而言计算周期)

4)已知用555定时器构成的多谐振荡器的电路图,设电源电压为VCC,5脚不外加控制电压,写出振荡器振荡频率的计算公式,并定性画出该振荡器6脚VC 和3脚输出Vo的工作波形。

5)如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器。

(1)CB555构成什么功能电路?

(2)当2K的滑动电阻处于中心位置时,求CP2频率即555定时器3引脚输出信号频率。

(3)当74LS194的状态为0001,画出74LS160的状态转换图,说明它是几进制计数器,并求输出Y的频率。

6)电路如图所示,其中RA=RB=10kΩ,C=0.1μf,试问:

(1)在U

k 为高电平期间,由555定时器构成的是什么电路,其输出U

o

的频率f0;

(2)分析由JK触发器FF1、FF2、FF3构成的计数器电路,要求:写出驱动方程和状态方程,列出状态转换表,画出完整的状态转换图;

(3)设Q3、Q2、Q1的初态为000,U

k

所加正脉冲的宽度为Tw=5/f0,脉冲过后Q3、Q2、Q1将保持在哪个状态?

7)分析如图所示的555电路,555定时器芯片的功能如表所示。要求:

(1)说明555电路的功能;

(2)给出上限阈值电压和下限阈值电压的值;

(3)给定输入信号的波形,画出输出u o1的波形;

数电试题库试卷

1 ?将二进制数化为等值的十进制和十六进制: (1100101) 2=( 101 )10 =( 65 )16 2?写出下列二进制数的原码和补码: (-1011) 2=( 11011 )原=( 10101 )补 3?输出低电平有效的3线-8线译码器的输入为110时,其8个输出端 Y7 ~ Y0的电平依次为 10111111 _____________________ 。 4?写出J、K触发器的特性方程: _Q* JQ KQ __________________________ ; 5. TTL集电极开路门必须外接—上拉电阻 ________ 能正常工作。 1 .余3码10001000对应的8421码为(A )。 A. 01010101 B.10000101 C.10111011 D.11101011 2.使逻辑函数F (A' B ')( B C ')( A' C )为0的逻辑变量组合为(D ) A. ABC=000 B. ABC=010 C. ABC=011 D. ABC=110 3 .标准或-与式是由(C )构成的逻辑表达式。 A.与项相或 B. 最小项相或 C. 最大项相与 D.或项相与4. 由或非门构成的基本R S触发器,则其输入端 R、S应满足的约束条件为(B )。 A . R+S= 0 B . RS= 0 C . R+S= 1 D .RS=1 5. —个8选一数据选择器的地址输入端有(C )个。 A. 1 B.2 C.3 D.8 6. RAM勺地址线为16条,字长为32,则此RAM勺容量为(D )。 A . 16X 32 位 B. 16K X 32 位 C. 32K X 32 位 D.64K X 32 位 7. 要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。 A. JK=00 B. JK=01 C. JK=10 D. JK=11

数电习题及答案

一、 时序逻辑电路与组合逻辑电路不同, 其电路由 组合逻辑电路 和 存储电路(触发器) 两部分组成。 二、描述同步时序电路有三组方程,分别是 驱动方程 、状态方程 和 输 出方程 。 三、时序逻辑电路根据触发器的动作特点不同可分为 同步时序逻辑电路 和 异步时序逻辑电路 两大类。 四、试分析图 T7.5时序电路的逻辑功能,写出电路的驱动方程、状态方程 和输出方程,画出电路的状态转换图和时序图。 解:驱动方程: 00110 1J K J K Q ==== 状态方程: 1001 1 10 10n n Q Q Q Q Q Q Q ++==+ 输出方程: 10Y Q Q = 状态图:功能:同步三进制计数器

五、试用触发器和门电路设计一个同步五进制计数器。 解:采用3个D触发器,用状态000到100构成五进制计数器。 (1)状态转换图 (2)状态真值表 (3)求状态方程

(4)驱动方程 (5)逻辑图(略) [题7.1] 分析图P7.1所示的时序电路的逻辑功能,写出电路驱动方程、状态转移方程和输出方程,画出状态转换图,并说明时序电路是否具有自启动性。 解:触发器的驱动方程 2 0010210 10 21 1 J Q K J Q J Q Q K Q K ====???? ? ? ==??? 触发器的状态方程

1 20 0 1 10 101 1 2 210 n n n Q Q Q Q Q Q Q Q Q Q Q Q + + + = =+ = ? ?? ? ? ?? 输出方程 2 Y Q = 状态转换图如图A7.1所示 所以该电路的功能是:能自启动的五进制加法计数器。 [题7.3] 试分析图P7.3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并检查电路能否自启动。 解:驱动方程 输出方程 状态方程 状态转换图如图 A7.3所示 01 J X Q =⊕01 K= 10 J X Q =⊕ 1 1 K= 10 () Z X Q Q =⊕? 1 0000010 () n Q J Q K Q X Q Q +=+=⊕ 1 1111101 () n Q J Q K Q X Q Q +=+=⊕?

数字电子技术试题及答案(题库)

《数字电子技术》试卷 姓名:__ _______ 班级:__________ 考号:___________ 成绩:____________ 1. 有一数码10010011,作为自然二进制数时,它相当于十进制数( ),作为8421BCD 码时,它相当于 十进制数( )。 2.三态门电路的输出有高电平、低电平和( )3种状态。 3.TTL 与非门多余的输入端应接( )。 4.TTL 集成JK 触发器正常工作时,其d R 和d S 端应接( )电平。 5. 已知某函数??? ??+??? ??++=D C AB D C A B F ,该函数的反函数F =( ) 。 6. 如果对键盘上108个符号进行二进制编码,则至少要( )位二进制数码。 7. 典型的TTL 与非门电路使用的电路为电源电压为( )V ,其输出高电平为( )V ,输出低电平为( )V , CMOS 电路的电源电压为( ) V 。 8.74LS138是3线—8线译码器,译码为输出低电平有效,若输入为A 2A 1A 0=110时,输出 01234567Y Y Y Y Y Y Y Y 应为( )。 9.将一个包含有32768个基本存储单元的存储电路设计16位为一个字节的ROM 。该ROM 有( )根地址线,有( )根数据读出线。 10. 两片中规模集成电路10进制计数器串联后,最大计数容量为( )位。 11. );Y 3 =( )。

12. 某计数器的输出波形如图1所示,该计数器是( )进制计数器。 13.驱动共阳极七段数码管的译码器的输出电平为( )有效。 二、单项选择题(本大题共15小题,每小题2分,共30分) (在每小题列出的四个备选项中只有一个是最符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。) 1. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C .F(A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 2.8线—3线优先编码器的输入为I 0—I 7 ,当优先级别最高的I 7有效时,其输出012Y Y Y ??的值是( )。 A .111 B. 010 C. 000 D. 101 3.十六路数据选择器的地址输入(选择控制)端有( )个。 A .16 B.2 C.4 D.8 4. 有一个左移移位寄存器,当预先置入1011后,其串行输入固定接0,在4个移位脉冲CP 作用下,四位数据的移位过程是( )。 A. 1011--0110--1100--1000--0000 B. 1011--0101--0010--0001--0000 C. 1011--1100--1101--1110--1111 D. 1011--1010--1001--1000--0111 5.已知74LS138译码器的输入三个使能端(E 1=1, E 2A = E 2B =0)时,地址码A 2A 1A 0=011,则输出 Y 7 ~Y 0是( ) 。 A. 11111101 B. 10111111 C. 11110111 D. 11111111 6. 一只四输入端或非门,使其输出为1的输入变量取值组合有( )种。 A .15 B .8 C .7 D .1 7. 随机存取存储器具有( )功能。 A.读/写 B.无读/写 C.只读 D.只写 8.N 个触发器可以构成最大计数长度(进制数)为( )的计数器。

数电题库(自我整理)

十四、综合练习(设计题,易,10分) [题目] 在三个输入信号中,A的优先权最高,B次之,C最低,、它们的输出分别为,Y A、Y B、Y C,要求同一时间内只有一个信号输出。如有两个及两个以上的信号同时输入时,则只有优先权最高的有输出,试设计一个能实现此要求的逻辑电路。 [参考答案] (1)列真值表: 对于输入,设有信号为逻辑“1”;没信号为逻辑“0”。 对于输出,设允许通过为逻辑“1”;不设允许通过为逻辑“0”。 (2)由真值表写出各输出的逻辑表达式

八、数模与模数转换器(单项选择题,易,1分) [题目] 下列A/D转换器速度最慢的是()。 A.逐次逼近型A/D转换器B.双积分型A/D转换器C.并行比较型A/D转换器 [参考答案] B 九脉冲产生与整形电路(填空题,易,1分) [题目] 数字电路按照是否有记忆功能通常可分为两类:()、()。 [参考答案] 组合逻辑电路时序逻辑电路 七、脉冲产生与整形电路(判断题,易,1分) [题目] 施密特触发器有两个稳态。() [参考答案] 对 六、时序逻辑电路(填空题,易,1.5分) [题目] 消除竟争冒险的方法有()、()、()等。 [参考答案] 修改逻辑设计接入滤波电容加选通脉冲 二、逻辑代数基础(解答题,易,30分) [题目] 用卡诺图化简下列函数,并写出最简与或表达式 (1)F(A.B.C.D)= + (2)F(A.B.C)=AC+ (3)F(A.B.C.D)= (0,2,3,7) (4)F(A.B.C.D)= (1,2,4,6,10,12,13,14)

(5)F(A.B.C.D)= (0,1,4,5,6,7,9,10,13,14,15) (6)F(A.B.C.D)= (0,2,4,7,8,10,12,13) (7)F(A.B.C.D)= (1,3,4,7,13,14)+ (2,5,12,15) (8)F(A.B.C.D)= (0,1,12,13,14)+ (6,7,15) (9)F(A.B.C.D)= (0,1,4,7,9,10,13)+ (2,5,8,12,15) (10)F(A.B.C.D)= (0,2,7,13,15)且 [参考答案] 卡诺图如下

数电试题及答案

通信071?5 班 20 08?20 09 学年第二学期 《数字电子技术基础》 课试卷试卷 类型:A ■卷 单项选择题(每小题2分,共24 分) 1、 8421BCD 码01101001.01110001转换为十进制数是: A : 78.16 B : 24.25 C : 2、 最简与或式的标准是: (c ) A:表达式中乘积项最多,且每个乘积项的变量个数最多 变量个数最多 C:表达式中乘积项最少,且每个乘积项的变量个数最少 变量个数最多 3、 用逻辑函数卡诺图化简中,四个相邻项可合并为一项 A :消去1个表现形式不同的变量,保留相同变量 B:消去2个表现形式不同的变量,保留相同变量 C :消去3个表现形式不同的变量,保留相同 D:消去4个表现形式不同的变量,保留相同变量 4、 已知真值表如表 1所示,则其逻辑表达式为: A: A ? B ? C B: AB + BC C: AB + BC D: ABC (A+B+C ) 5、 函数 F(A , A: F(A,B,C)= B: F(A,B,C)= C: F(A,B,C)= D: F(A,B,C)= B ,C)=AB+BC+AC 的最小项表达式为: E m E m E m E m (0, (3, (0, (2, 2, 5, 2, 4, 4) 6, 3, 6, 7) 4) 7) 6、 欲将一个移位寄存器中的二进制数乘以( A: 32 B : 10 7、 已知74LS138译码器的输入三个使能端( E 1=1, 是:(C ) A :::: (c 69.71 ,它能: 变量 32) 10需要 n 1 n = Q ,JK 触发器的J 、K 取值应是: B: J=0, K=1 (B ) B :集电极开路门 D : 54.56 B :表达式中乘积项最少,且每个乘积项的 D:表达式中乘积项最多,且每个乘积项的 (B ) (B ) ( C : _ E 2A =E 2B = 0 ) )个移位脉冲。 D : 6 _ _ A 2A 1A O =011,则输岀 丫厂?丫0 时,地址码 8、 要实现Q =Q A: J=0, K=0 9、 能够实现线与功能的是: A: TTL 与非门 10、 个四位串行数据,输入四位移位寄存器,时钟脉冲频率为 输岀。 A : 8ms B : 4ms 11、 表2所列真值表的逻辑功能所表示的逻辑器件是: A B C D (D ) C: J=1, K=0 D : J=1, K=1 C :三态逻辑门 1kHz ,经过 D : CMOS 逻辑门 B )可转换为4位并行数据 译码器 选择器 优先 编码器 比 较器 输入 I 7 I 6 I 5 I 4 I 3 I 2 I 1 12、 A: B: C: D: 图1所示为2个4位二进制数相加的串 11000 11001 10111 10101 接全力X 器逻辑电路图X 运算后 的 0 0 0 0 0 0 0 1 0 0 0 0 0 X 1 0 0 图 31 0 0 (A )

数电试题库(新)

第一、二章数制转换及逻辑代数 一、完成下列数制转换 (11001)2=()10;(32)10=()2;(110101.01)2=()10 (132.6)10=()8421BCD; 二、试分别用反演规则和对偶规则写出下列逻辑函数的反函数式和对偶式。 1、Y=错误!未找到引用源。+CD 2、Y=错误!未找到引用源。C 3、Y=错误!未找到引用源。D 4、Y= A错误!未找到引用源。B 5、Y=A+错误!未找到引用源。 6、Y=ABC+错误!未找到引用源。错误!未找到引用源。 三、用公式法化简为最简与或式: 1、Y=错误!未找到引用源。C+错误!未找到引用源。A 2、Y=错误!未找到引用源。错误!未找到引用源。C+错误!未找到引用源。BC+A 错误!未找到引用源。C+ABC 3、Y=错误!未找到引用源。(A+B) 4、Y=A错误!未找到引用源。(C+D)+D+错误!未找到引用源。 5、C B C B B A B A Y+ + + = 四、证明利用公式法证明下列等式 1、错误!未找到引用源。错误!未找到引用源。+错误!未找到引用源。错误!未找到引用源。+BC+错误!未找到引用源。错误!未找到引用源。错误!未找到引用源。=错误!未找到引用源。+ BC 2、AB+BCD+错误!未找到引用源。C+错误!未找到引用源。C=AB+C 3、A错误!未找到引用源。+BD+CBE+错误!未找到引用源。A错误!未找到引用源。+D 4、AB+错误!未找到引用源。错误!未找到引用源。+ A错误!未找到引用源。+错误!未找到引用源。B=错误!未找到引用源。) 5、AB(C+D)+D+错误!未找到引用源。(A+B)(错误!未找到引用源。+错误!未找到引用源。)=A+B错误!未找到引用源。+D 五、用卡诺图化简函数为最简与-或表达式 1、Y(A,B,C,D)=错误!未找到引用源。B+错误!未找到引用源。C+错误!未找到引用源。错误!未找到引用源。+AD 2、Y(A,B,C,D)=错误!未找到引用源。错误!未找到引用源。C+AD+错误!未找到引用源。(B+C)+A错误!未找到引用源。+错误!未找到引用源。错误!未找到引用源。 3、Y(A,B,C,D)=错误!未找到引用源。 4、Y(A,B,C,D)=错误!未找到引用源。 六、选择题 1. 在N进制中,字符N的取值范围为:() A.0 ~ N B.1 ~ N C.1 ~ N -1 D.0 ~ N-1 3. 二进制数1110111.11转换成十进制数是() A.119. 125 B.119. 3 C.119 . 375 D.119.75 4、数字信号的特点是() A.在时间上和幅值上都是连续的。B.在时间上是离散的,在幅值上是连续的。 C.在时间上是连续的,在幅值上是离散的。D.在时间上和幅值上都是不连续的。 5、下列各门电路符号中,不属于基本门电路的是()

(完整版)数电试题及答案

通信 071~5 班 20 08 ~20 09 学年 第 二 学期 《数字电子技术基 础》 课试卷 试卷类型: A 卷 一、 单项选择题(每小题2分,共24分) 1、8421BCD 码01101001.01110001转换为十进制数是:( ) A :78.16 B :24.25 C :69.71 D :54.56 2、最简与或式的标准是:( ) A :表达式中乘积项最多,且每个乘积项的变量个数最多 B :表达式中乘积项最少,且每个乘积项的变量个数最多 C :表达式中乘积项最少,且每个乘积项的变量个数最少 D :表达式中乘积项最多,且每个乘积项的变量个数最多 3、用逻辑函数卡诺图化简中,四个相邻项可合并为一项,它能:( ) A :消去1个表现形式不同的变量,保留相同变量 B :消去2个表现形式不同的变量,保留相同变量 C :消去3个表现形式不同的变量,保留相同变量 表1 D :消去4个表现形式不同的变量,保留相同变量 4、已知真值表如表1所示,则其逻辑表达式为:( ) A :A ⊕B ⊕C B :AB + BC C :AB + BC D :ABC (A+B+C ) 5、函数F(A ,B ,C)=AB+BC+AC 的最小项表达式为:( ) A :F(A,B,C)=∑m (0,2,4) B :F(A,B,C)=∑m (3,5,6,7) C :F(A,B,C)=∑m (0,2,3,4) D :F(A,B,C)=∑m (2,4,6,7) 6、欲将一个移位寄存器中的二进制数乘以(32)10需要( )个移位脉冲。 A :32 B : 10 C :5 D : 6 7、已知74LS138译码器的输入三个使能端(E 1=1,E 2A =E 2B =0)时,地址码A 2A 1A 0=011,则输出Y 7 ~Y 0是:( ) A :11111101 B :10111111 C :11110111 D :11111111 8、要实现n 1n Q Q =+,JK 触发器的J 、K 取值应是:( ) A :J=0,K=0 B :J=0,K=1 C :J=1,K=0 D :J=1,K=1

数电填空题

1.二进制数(1011.1001)2转换为八进制数为 13.41 ,转换为十六进为 B9 。 2.数字电路按照是否具有记忆功能通常可分为两类:组合逻辑电路、时序逻辑电路。 3.已知逻辑函数F =A ⊕B ,它的与非-与非表达式为 A B A B ,或与非表达式 为 ()()A B A B ++ 。 4.5个变量可构成 32 个最小项,变量的每一种取值可使 1 个最小项的值为1。 5.555定时器构成的施密特触发器,若电源电压V CC =12V ,电压控制端经0.01μF 电容接地,则上触发电平U T+ = 8 V ,下触发电平U T –= 4 V 。 6.逻辑函数的两种标准形式分别为 7.将2004个“1”异或起来得到的结果是 0 8.半导体存储器的结构主要包含三个部分,分别是地址译码器、存储矩阵、输出缓冲器 9.8位D/A 转换器当输入数字量10000000为5v 。若只有最低位为高电平,则输出电压为( 0.039 )v ;当输入为10001000,则输出电压为( 5.31 )v 。 10.就逐次逼近型和双积分型两种A/D 转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换速度快。 11.由555定时器构成的三种电路中,(施密特触发器)和(单稳态触发器)是脉冲的整形电路。 12.与PAL 相比,GAL 器件有可编程的输出结构,它是通过对(结构控制字)进行编程设定其(输出逻辑宏单元)的工作模式来实现的,而且由于采用了(E 2CMOS )的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 13.逻辑函数有四种表示方法,它们分别是真值表、逻辑图、逻辑表达式、卡诺图。 14.将2004个“1”异或起来得到的结果是 0 。 15.目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL )电路和(CMOS )电路。 16.施密特触发器有(两)个稳定状态.,多谐振荡器有(0)个稳定状态。 17.已知Intel2114是1K* 4位的RAM 集成电路芯片,它有地址线(10)条,数据线(4)条。 Y AB C =+)6,4,0()(,)7,5,3,2,1()(=∏===∑i M ABC Y i m ABC Y i i

数电试题库 新

第一、二章 数制转换及逻辑代数 一、完成下列数制转换 (11001)2=( )10; (6AB )16=( )10 (46BE.A )16=( )2=( )10 (32)10=( )2; (110101.01)2=( )10 (132.6)10=( )8421BCD ;(32.6)10=( )余3码 二、试分别用反演规则和对偶规则写出下列逻辑函数的反函数式和对偶式。 1、Y=+CD 2、Y=+B C 3、 D 4、Y= A ⊕B 5、 6、Y=ABC+A B C 三、用公式法化简为最简与或式: 1、Y=AB +C+C A 2、Y=A C+A BC+A C+ABC 3、Y=AB +BC (A+B) 4、Y=A (C+D)+D+ 5、C B C B B A B A Y +++= 四、证明利用公式法证明下列等式 1、A C +A B +BC+A C D =A + BC 2、AB+BCD+C+B C=AB+C 3、A B +BD+CBE+AD =A B +D 4、AB+A B + A B +A B=AB +ABC +A(B +AB ) 5、AB(C+D)+D+D (A+B)(B +C )=A+B C +D 五、用卡诺图化简函数为最简与-或表达式 1、Y (A ,B ,C ,D )=A B+A C+B C +AD 2、Y (A ,B ,C ,D )=A B C+AD+D (B+C )+A C +A D 3、 Y (A ,B ,C ,D )=∑m(0,1,2,4,8,9,10,11,12,13,14,15) 4、Y (A ,B ,C ,D )=∑m(0,2,5,7,8,9,10,13,15) 5、 Y (A ,B ,C ,D )=∑m(8,9,10,11,12)+∑d (5,6,7,13,14,15) 6、Y (A ,B ,C ,D )=∑m(1,4,7,9,12,15)+∑d (6,14) 7、Y (A ,B ,C ,D )=∑m(0,1,5,14,15)+∑d (3,4,13) 8、∑∑+=)11532()13,96410()(,,,,,,,,,,d m D C B A Y 六、 1、逻辑函数的表达方法有:逻辑函数表达式,逻辑图,_____,_____。 2、数字电路可进行_____运算,_____运算,还能用于_____。 3、若用二进制代码对48个字符进行编码,则至少需要 位二进制数。 4、 要用n 位二进制数为N 个对象编码,必须满足 。

最新数电试题库试卷1

1.将二进制数化为等值的十进制和十六进制: (1100101)2=( 101 )10 =( 65 )16 2.写出下列二进制数的原码和补码: (-1011)2=( 11011 )原=( 10101 )补 Y的电平依次为3.输出低电平有效的3线– 8线译码器的输入为110时,其8个输出端0 7~Y 10111111 。 *; 4.写出J、K触发器的特性方程:Q Q+ = Q K J 5. TTL集电极开路门必须外接__上拉电阻______才能正常工作。 1.余3码10001000对应的8421码为(A )。 A.01010101 B.10000101 C.10111011 D.11101011 2.使逻辑函数) B A B =为0的逻辑变量组合为( D ) C + + F+ (C A ' ' )( ' ' )( A. ABC=000 B. ABC=010 C. ABC=011 D. ABC=110 3.标准或-与式是由( C )构成的逻辑表达式。 A.与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 4. 由或非门构成的基本R、S触发器,则其输入端R、S应满足的约束条件为(B)。 A. R+S=0B. RS=0C. R+S=1D.RS=1 5.一个8选一数据选择器的地址输入端有(C )个。 A.1 B.2 C.3 D.8 6.RAM的地址线为16条,字长为32,则此RAM的容量为( D )。 A.16×32 位 B. 16K×32位 C. 32K×32位 D.64K×32位 7.要使JK触发器在时钟作用下的次态与现态相反,JK端取值应为(D )。 A.JK=00 B. JK=01 C. JK=10 D. JK=11 8. 用8个触发器可以记忆( D )种不同状态. A.8 B.16 C.128 D.256 9. 多谐振荡器可以产生下列哪种波形( B ) A.正弦波 B.矩形脉冲 C.三角波 D.锯齿波 10.输出在每个时钟周期翻转一次的触发器是( A )。

数电习题及答案

一、时序逻辑电路与组合逻辑电路不同,其电路由 组合逻辑电路 和 存储电路(触发器) 两部分组成。 二、描述同步时序电路有三组方程,分别是 驱动方程 、状态方程 和 输出方程 。 三、时序逻辑电路根据触发器的动作特点不同可分为 同步时序逻辑电路 和 异步时序逻辑电 路 两大类。 四、试分析图T7.5时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的 状态转换图和时序图。 解:驱动方程: 00110 1J K J K Q ==== 状态方程: 10011 10 10n n Q Q Q Q Q Q Q ++==+ 输出方程:10Y Q Q = 状态图:功能:同步三进制计数器 五、试用触发器和门电路设计一个同步五进制计数器。 解:采用3个D 触发器,用状态000到100构成五进制计数器。 (1)状态转换图

(2)状态真值表 (3)求状态方程 (4)驱动方程 (5)逻辑图(略) [题7.1] 分析图P7.1所示的时序电路的逻辑功能,写出电路驱动方程、状态转移方程和输出方程,画出状态转换图,并说明时序电路是否具有自启动性。

解:触发器的驱动方程 20010210 102 11J Q K J Q J Q Q K Q K ====???? ? ? ==??? 触发器的状态方程 120 01 1010112210 n n n Q Q Q Q Q Q Q Q Q Q Q Q +++==+=??????? 输出方程 2Y Q = 状态转换图如图A7.1所示 所以该电路的功能是:能自启动的五进制加法计数器。 [题7.3] 试分析图P7.3时序电路的逻辑功能,写出电路的驱动方程、状态方程和输出方程,画出电路的状态转换图,并检查电路能否自启动。 解:驱动方程 01J X Q =⊕01 K =10 J X Q =⊕11 K =

数电期末试卷及答案(共4套)

XX大学信息院《数字电子技术基础》 期终考试试题(110分钟)(第一套) 一、填空题:(每空1分,共15分) 1.逻辑函数Y AB C =+的两种标准形式分别为()、 ()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。 (6分) 七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM 中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分) 表1:

数电试题

1. (30.25) 10 = ( )2 = ( )16 2. 三态门输出的三种状态分别为:、和。 3 . 主从型JK触发器的特性方程Q^(N+1)= 。 4 . 用4个触发器可以存储位二进制数。13、正逻辑的与门是负逻辑的;正逻辑或门是负逻辑的。 14、正逻辑的或非门是负逻辑的;正逻辑的与非门是负逻辑的。 15、在TTL三态门、OC门、与非门|异或门和或非门电路中,能实现“线与”逻辑功能的门为,能实现总线系统的门为。 16、TTL与非门的关门电平为0.7V,开门电平为1.9V,当其输入低电平为0.4V,高电平为3.2V时,其低电平输入噪声容限V NL为,输入高电平噪声容限为。 17.任意两个最小项之积恒为,全体最小项之和恒为。 18、逻辑函数F的卡诺图若全为1格,对应F= 。 19、通常逻辑函数的表示方法有、、和四种。 20、组合逻辑电路是指任何时刻电路的输出仅由当时的决定。 21、将本位的两个数和来自低位的进位数三者相加,这种加法运算称为。 22、在一系列异或逻辑运算中,当输入码中的1的个数为数个时,其输出为1。 23、一个二进制编码器若需要对12个输入信号进行编码,则要采用位二进制代码。 24、三变量输入译码器,其译码输出信号最多应有个。 25、用二进制表示有关对象(信号)的过程叫。一位二进制代码可以表示 信号。 26、若用一个四——十六线的译码器(高电平输出有效)实现函数F(A,B,C,D)=∑m(3,5,7,9,11,13)的表达式是F(A,B,C,D)= .。 57、一个二——十进制译码器规定为输出低有效,则当输入8421BCD码为0110时,其输出Y9 Y8 Y7 Y6 Y5 Y4 Y3 Y2 Y1 Y0= 。 58、列出半加器的真值表: 59全加器与半器的区别。 60、固定ROM主要由地址译码器、和输出电路三部分组成。 62、按照电路组成和逻辑功能的不同,数字逻辑电路可分为: 65、一片4K?8的ROM的存贮器有个字,字长为位,有个片选端和根地址线。66、由与非门构成的基本RS触发器约束条件是。 69、主从RS触发器从根本上解决了基本RS触发器的 问题。 70、边沿JK触发器解决了主从JK触发器的 问题。 71、根据在CP控制下,逻辑功能的不同,常把时钟触发器分为五种类型。 72、JK触发器的特性方程为。 78、所谓时序电路是指电路的输出不仅与当时的 有关,而且与电路的有关。 79、在工作速度要求较高时,在同步计数器和异步计数器两者之中,应选用。 80、三级触发器若构成环型计数器,其模值为,若构成扭环型计数器,则其模值为。 81、由四个触发器构成的寄存器可以存入位 二进制代码。 89、由四个触发器构成计数器,它的计数状态最多为 个。 90、一个4K?8的RAM,有个8位字长的存储器,有根地址线和根数据线。 91、若需要将缓慢变化的三角波信号转换成矩形波,则采用电路。 92、对于微分型单稳态电路,正常工作时其输入脉冲宽度应输出脉冲宽度。 95、单稳态触发器有一个态和一个态。 96、石英晶体多谐振荡器的振频率仅决定于晶体本身的,而与电路中的 数值无关。 97、欲把输入的正弦波信号转换成同频的矩形波信号,可采用电路。 98、常用脉冲整形电路有和 两种。 99、施密特触发器有个稳定状态,多谐振荡 器有个稳定状态。 5.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 C、异或门 D、OC门 6.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ) D、通过电阻接V CC

数字电子技术试题库

数字电子技术 一、请对下列函数化简 1、1 F =AC+AB+BC+ACD 解: 1 F =AC+AB+BC+ACD F1=AC(1+D)+AB+BC =AC+AB+BC =A(B+C)+BC =A(B+C)+B+C 由A+AB=A+B 得出 1F =A+B+C=A+BC 2、 3、1F AB AC BC BCD BCE BCF =+++++ 解: 1F AB AC BC BCD BCE BCF =+++++ C A C B AB B C A C B A C B C B A AB ABC AB BC A ABC C B C B A C B A AB A A BC C B C C B A AB BC C B B A F ++=+++++=+++++=+++++=+++=)()()()()(1

1F AB A BC BCD BCE BCF =+?+++ AB C BD BE =+++ 4. 2F AB AC CD BCD BCE BCG BCF =++++++ 解: 2F AB AC CD BCD BCE BCG BCF =++++++ 2F AB AC CD BC BD BCE =+++++ AB AC CD BD BCE =++++ AC CD AD AB BD BCE =+++++ AC CD AD AD B BCE =+++?+ AC CD AD B BCE =++++ AC CD B CE =+++ 5、4(,,,)F A B C D AB AC ABD A CD CD =++++ 解: 4(,,,)F A B C D AB AC ABD A CD CD =++++

清华大学数字电路汇总题库

清华大学数字电路题库 一、填空题 : (每空1分,共10分) 1. (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为:、和。 4 . 主从型JK触发器的特性方程= 。 5 . 用4个触发器可以存储位二进制数。 6 . 存储容量为4K×8位的RAM存储器,其地址线为条、数据线为条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:()图。 2.下列几种TTL电路中,输出端可实现线与功能的电路是()。 A、或非门 B、与非门 C、异或门 D、OC门 3.对CMOS与非门电路,其多余输入端正确的处理方法是()。 A、通过大电阻接地(>1.5KΩ) B、悬空 C、通过小电阻接地(<1KΩ)

B、 D、通过电阻接V CC 4.图2所示电路为由555定时器构成的()。 A、施密特触发器 B、多谐振荡器 C、单稳态触发器 D、T触发器 5.请判断以下哪个电路不是时序逻辑电路()。 A、计数器 B、寄存器 C、译码器 D、触发器 6.下列几种A/D转换器中,转换速度最快的是()。 A、并行A/D转换器 B、计数型A/D转换器 C、逐次渐进型A/D转换器 B、 D、双积分A/D转换器 7.某电路的输入波形 u I 和输出波形 u O 如下图所示,则该电路为()。 A、施密特触发器 B、反相器 C、单稳态触发器 D、JK触发器 8.要将方波脉冲的周期扩展10倍,可采用()。 A、10级施密特触发器 B、10位二进制计数器 C、十进制计数器 B、D、10位D/A转换器 9、已知逻辑函数与其相等的函数为()。 A、 B、 C、 D、 10、一个数据选择器的地址输入端有3个时,最多可以有()个数据信号输出。 A、4 B、6 C、8 D、16 三、逻辑函数化简(每题5分,共10分) 1、用代数法化简为最简与或式 Y= A +

数电试题库试卷12

广东海洋大学 20 ——20 学年第 学期 《数字电子技术基础》课程试题 课程号: 16632205 √ 考试 √ A 卷 √ 闭卷 □ 考查 □ B 卷 □ 开卷 一、判断题(对的打“√”,错的打“×”,每小题一分。共10分) ( )1、OC 门的输出接在一起可实现线与。 ( )2、单稳态触发器的输出脉冲宽度大于输入脉冲宽度。 ( )3、编码器的输出端比输入端多。 ( )4、电平触发的触发器存在 “空翻”现象。 ( )5、通常用T (或改接后)触发器构成同步二进制计数器。 ( )6、n 变量的全部最小项之和为0。 ( )7、3A A A A =??。 ( )8、C B A ABC ++=。 ( )9、可编程逻辑器件(PLD )的逻辑功能是由用户通过对器件编程来设定。 ( )10、非方波信号经施密特触发器后变为方波信号。 二、填空题(每空2分。共20分) 1、(35)10=( )2。 2、(0101)余3码=( )10。 3、写出右图所示电路的输出状态。 4、m i 和m j (i ≠j )为两个最小项,则m i ×m j =( )。 5、1⊕A =( )。 6、n 位二进制译码器有( )个输出端。 7、(-24)10=( )补码(用八位二进制码表示)。 班 级 : 姓 名 : 学号: 试题共 五 页 加白纸 二 张 密 封 GDOU-B-11-302

8、ROM由地地址译码器、()和输出缓冲器等组成。 9、C + A? +) (=()。 B B C 10、半导体存储器的容量为1k×4位,则该存储器有()个地址。 三、选择题(每小题2分。共20分) 1、若逻辑功能是“有0出0,全1出1”,则为( A )逻辑。 A、与。 B、或非。 C、异或。 D、同或。 2、(25)10=()8421。 A、0010 1000 B、0010 0101 C、0101 1000 D、11001 3、CMOS与门(与非门)多余端的最佳处理方法是( B )。 A、接地。 B、接电源。 C、悬空。 D、接到使用端。 4、若需寄存4位二进制数,则需()个触发器。 A、一。 B、二。 C、四。 D、八。 5、由3个非门接成的环形振荡电路的周期是()(每个门电路的延迟时间都是t pd)。 A、1.5t pd。 B、3t pd。 C、6t pd。 D、9t pd。 6、()是8421码的伪码。 A、0111. B、0001。 C、1001。 D、1010。 7、下列电路中,()属于时序逻辑电路。 A、数据选择器。 B、译码器。 C、全加器。 D、寄存器。 8、若JK触发器的JK=()时,其输出状态将保持不变。 A、00 B、01 C、10 D、11 9、TTL与门的输入端悬空时相当于输入为()。 A、逻辑1 B、逻辑0 C、0.1V的电平 D、不确定 10、四位右移移位寄存器的现态为1011,则下一时钟到来后的状态为()。 A、1011或0101 B、0101或1101 C、1101或1110 D、1111或0111

数字电路试卷

电子技术基础(数字部分) 一、选择题(每题2分,共30分) 1.决定一事件结果的所有条件中要求所有的条件同时满足时结果就发生,这种条件和结果的逻辑关系是( )。 A.与 B.或 C.非 D.异或 2.在下图的逻辑符号中,能实现F=AB 逻辑功能的是( )。 3.同或的逻辑表达式为:( )。 A.L AB AB =+ B. L AB AB =+ C.L AB AB =+ D. L A B =+ 4.SR 锁存器是一种_______稳态电路。( ) A.无 B.单 C.双 D.多 5.基本SR 锁存器,当SR 锁存器状态不确定时,( )。 A . S=0;R=0 B.S=0;R=1 C.S=1;R=0 D.S=1;R=1 6.R-S 型触发器的“R ”意指( )。 A.重复 B.复位 C.优先 D.异步 7.下列电路中,不属于组合逻辑电路的是( )。 A .译码器 B .全加器 C .寄存器 D .编码器 8.一个8选一数据选择器的数据输入端有_______个。( ) A.1 B.2 C.8 D.4 9.组合逻辑电路消除竞争冒险的方法有( )。 A.前级加电阻 B .在输入端接入滤波电容 C .后级加缓冲电路 D.屏蔽输入信号的尖峰干扰

10.__________不能将减法运算转换为加法运算。() A.原码 B.反码 C.补码 11.逻辑函数F=A⊕B和G=A⊙B不满足关系_________。() A.F=G B.F’=G C.F’=G D.F=G⊕1 12.使JK触发器在时钟脉冲作用下,实现输出 n n Q Q= +1 ,则输入端信号应为()。 A.J=K=0 B.J=K=1 C.J=1,K=0 D.J=0,K=1 13.设计一个同步10进制计数器,需要________触发器。() A.3个 B.4个 C.5个 D.10个 14.数值[375]10与下列哪个数相等。() A.[111011101]2 B.[567]8 C.[11101110]BCD D.[1F5]16 15.凡在数值上或时间上不连续变化的信号,称为 ( )。 A、模拟信号 B、数字信号 C、直流信号 D、交流信号 二、填空题(每空1分,共20分) 1.某通信系统每秒钟传输1000000位,那么每位数据的占时间__________________; 2.最基本的门电路是:________、________、__________。 3.发光二极管构成的七段显示器有两种,分别是___________和_____________电路。 4.三态门(TS门)的输出状态除了高电平或低电平两种状态外,还有第三状态是。 5.触发器是一种对_________敏感的存储电路。 6.组合逻辑电路不含具有__________功能的元件。 7. 2002个‘1’异或的结果是_____. 8.对30个信号进行编码,采用二进制编码需________位输出。 9.如图所示逻辑电路的输出Y= 。 10.数模转换器的输入为8位二进制数字信号(D7~D0),输出为0~25.5V的模拟电压。若数字信号的最

(完整版)数字电子技术题库

一、 选择题 1. 求逻辑函数Y AB B AB =++的最简与或式( ) ()()()()1 A A B AB B A B C A B B D +++++ 2. 函数F(A,B,C)=AB+BC+AC 的最小项表达式为( ) 。 A .F(A,B,C)=∑m (0,2,4) B. (A,B,C)=∑m (3,5,6,7) C . F (A,B,C)=∑m (0,2,3,4) D. F(A,B,C)=∑m (2,4,6,7) 3. 求逻辑函数C B A AB C C B A ABC Y ++++=的最简与或式 A. C B A ABC Y ++= B. C B A Y += C. C B Y +=1 D. 1 4. 求逻辑函数C B A ABC C B A ABC Y ++++=的最简与或式 A. B AB Y += B. 1=Y C. B A Y += D. AC AB ABC Y ++= 5. 求逻辑函数01234689101114(,,,)(,,,,,,,,,,)Y A B C D m m m m m m m m m m m =∑最简与或式( ) ()()()()A B CD AD B B CD ACD C B CD AD D B CD AD ++++++++ 6. 函数Y ABC AB =+的最简与或式( ) ()()()0 ()1 A A B AB A C BC B AB AB AC BC C D ++++++ 7. 逻辑函数()Y ABC AB AB BC =+++,最少需要几个与非门可以实现此逻辑( ) (A) 2 (B) 3 (C) 4 (D) 5 8. 逻辑函数()Y CD A B ABC ACD =⊕++约束条件0AB CD +=的最简与或式( ) ()()()()A B AD AC B B AD AC C B AD AC D B AD AC ++++++++ 9. 逻辑函数(,,)Y A B C ABC AC BC =++的标准与或式为( ) ()(1,3,5,7)()(0,3,5,7)()(1,2,5,7) ()(1,3,5,6) A m B m C m D m ∑∑∑∑ 10. 图中门电路为74系列TTL 门。要求当V I =V IH 时,发光二极管D 导通并发光,

相关文档
最新文档