基于电荷泵锁相环的有源环路滤波器的设计

基于电荷泵锁相环的有源环路滤波器的设计

刘健余

【摘要】Loop filter is a key module of the phase-locked loop,it often uses active filter to tune the broadband high-voltage VCO.The paper discusses the basic principles of charge-pump phase-locked loop,then analyzes the structure of the active loop filter and the effects of filter to PLL performance,and derivates the design methods of an active loop filter parameters.The third-order active loop filter is designed according to the subject,and simulated the phase-locked loop system performance using ADS tools,the results coincide with the theory.The experimental results show that the designed filter can satisfy the requirements of the subject,and verify the correctness of this method.%环路滤波器是锁相环中的一个关键模块,对宽带高压VCO进行调谐时,常采用有源滤波器。在论述了电荷泵锁相环基本原理的基础上,对有源环路滤波器的结构以及滤波器对锁相环性能的影响进行了分析,推导出有源环路滤波器参数的设计方法。根据课题设计了三阶有源环路滤波器,用ADS工具对锁相环系统性能进行仿真,仿真结果与理论相吻合。实验结果表明,所设计的滤波器满足了课题的要求,验证了本方法的正确性。

【期刊名称】《山西电子技术》

【年(卷),期】2012(000)003

【总页数】4页(P13-15,29)

【关键词】电荷泵锁相环;有源环路滤波器;相位裕度;环路带宽

【作者】刘健余

【作者单位】桂林电子科技大学研究生学院,广西桂林541004

【正文语种】中文

【中图分类】TN92

电荷泵结构的锁相环(CPLL)具有易于集成、低功耗、无相差锁定、低抖动等优点[1],因而得到广泛应用。环路滤波器(LPF)是电荷泵锁相环电路的重要部分,其决定了锁相环的基本频率特性。由于有源器件会引入的相位噪声,因此一般情况下采用无源滤波器作为环路滤波器。但是对宽带高压VCO调谐时,须采用有源环路滤波器以提供较高的输出电压。通常有源环路滤波器常选择二阶以上,采用多阶极点可以改善有源滤波器的性能[2]。此外,高阶环路滤波器可在保证相同的鉴相杂散抑制的同时,可以允许更宽的环路带宽和更高的鉴相频率,降低了分频比,从而改善锁相环的带内相位噪声性能。因此,研究有源环路滤波器的设计有着重要的意义。

1 电荷泵锁相环基本原理

电荷泵锁相环结构如图1所示,包括鉴频鉴相器、电荷泵、环路滤波器、压控振荡器和分频器。鉴频鉴相器比较两个信号的相位与频率差,并产生控制信号给电荷泵,然后电荷泵相应地给环路滤波器充放电,此时压控振荡器输出频率正比于环路滤波器上的控制电压,最终使参考时钟fr与分频器的输出信号同频同相,即压控振荡器的输出信号频率f0为参考时钟频率的N倍。

如果输入信号的带宽为Br,那么最终得到的输出信号带宽B0为参考源输入带宽

Br的N倍。

图1 电荷泵锁相环结构图

电荷泵锁相环本质上是一个离散时间采样的动态系统,当环路带宽远远小于参考时钟频率时,可以采用连续时间近似;当相位误差在PFD的鉴相范围内时,可以采用线性近似。那么当电荷泵锁相环处于相位锁定过程时,就可得到一个线性连续时间相位模型,如图2所示。

图2 电荷泵锁相环的相位模型

其中Kd是PFD和电荷泵一起构成的鉴相器增益,并有Kd=Icp/2π,Icp为电荷

泵的充放电电流,Kvco为压控振荡器的增益,N为分频器的分频比,Z(s)为环路

滤波器的传输函数。设计中锁相环路起到了倍频的作用,参考输入的噪声由于倍频而恶化。

Sφ,ref(f)为参考输入的噪声功率谱密度,Sφ,out(f)经过锁相环路倍频后输出噪声功率谱密度,根据信号理论,可得[3]:

其中,H(f)是锁相环的闭环传递函数:

开环增益G(f)=KdKVCOZ(f)/j2π是在频域上单调递减,因此呈现低通特性,低通截止频率为fc,等于锁相环的环路带宽。在环路带内较小的偏离频率范围f≪fc处有,此时参考输入噪声影响锁相环输出信号的相位噪声。从公式(3)中,可知参考

信号输入的相位噪声与杂散由于锁相环路倍频而恶化20lgN(dB),因而分频比不

宜过大,而较低的分频比也意味着更高的频率分辨率和改善的锁定速度;另一方面,当分频比较低时,DDS的输出频率带宽需要足够大,这必然会增大输出杂散和相

位噪声。

2 有源环路滤波器的设计

通常用于锁相环的有源环路滤波器包括简单增益型和反馈型两种,在实际工程中多采用简单增益型,常见的为二阶和三阶滤波器。

2.1 二阶有源环路滤波器的设计

常用二阶有源环路滤波器电路如图3所示,Icp是电荷泵输出,uo是VCO的控制电压。该电路一般应用于带宽较宽的场合,通过环路带宽和相位裕度可计算得到滤波器参数。

图3 二阶有源环路滤波器电路图

经分析可得,二阶有源环路滤波器的传递函数为:

式中

因此,可得锁相环开环环路传递函数:

将s=jw代入上式,则锁相环开环环路频率响应函数为:

从(7)式可得到锁相环开环环路传递函数的相位裕度为:

求相位裕度对w的微分,并令dφc/dw=0,可求出对应最大相位裕度的环路带宽wc。

根据环路带宽wc和相位裕度φc,由(10)、(11)式可求出τ1和τ2的值:

根据VCO控制电压,确定A=1+Rb/Ra的值,再由式[4](12)~(15)可求得环路滤波器的参数。

2.2 三阶有源环路滤波器的设计

在实际应用中,有源环路滤波器一般都在二阶以上,原因是有源器件运算放大器会使输出信号增加额外的相位噪声,采用多阶极点可以改善有源滤波器的性能。一般在VCO的前一级添加一个串联电阻和一个并联电容。该电路为环路增加了一个低通极点,可以对不需要的杂散噪声进行衰减。常用的三阶环路滤波器如图4的(a)、(b)所示。

图4 三阶有源环路滤波器电路图

经分析可得,图4中二种形式的三阶有源环路滤波器的传递函数均为:

式中

锁相环开环环路传递函数:

将s=jw代入上式,则锁相环开环环路频率响应函数为:

从(18)式可得锁相环开环环路传递函数的相位裕度为:

求相位裕度对w的微分,并令dφ/dw=0,可求出对应最大相位裕度的环路带宽wc。

令τ3= τ1·T31

其中T31为τ3和τ1的比值,对于有源环路滤波器常取值2.5。确定环路带宽wc 和相位裕度φc后,由式[5](21)~(23)可求得τ1、τ2和τ3的值。

求得τ1、τ2和τ3的值后,根据VCO控制电压,确定A=1+R4/R3的值,再由

式(24)~(29)可得环路滤波器的参数。

为了使锁相环的整体性能达到最佳,应该选择合适的相位裕度、环路带宽,并通过这些参数来确定环路滤波器的具体数值。

相位裕度和系统的稳定性密切相关,一般选择在40°~55°之间。理论上相位裕度

为48°的时候有最小的锁定时间,50°的相位裕度有最小的RMS相位误差[6]。更大的相位裕度能够减小环路滤波器的峰值响应,但是增加了锁定时间。

环路带宽是环路滤波器最重要的参数,如果选择的环路带宽太小会改善参考杂散和RMS相位误差,但是却增加锁定时间;选择的环路带宽太大将会改善锁定时间,但会增加参考杂散和RMS相位误差,因此选择的环路带宽既要满足锁定时间的要求,又要选择一个频率使PLL噪声等于VCO噪声,从而使RMS相位误差设计最佳。

考虑设计使参考杂散最小,环路带宽越小,杂散越低。

3 Chirp超宽带信号源的有源环路滤波器设计与实现

本设计目标是产生中心频率是640 MHz,带宽是160 MHz,即560 MHz~720 MHz的Chirp超宽带信号,分数比为25%,T为1 μs。采用结合DDS和PLL技术来构建Chirp超宽带源,首先通过外部控制DDS产生70 MHz~90 MHz的线性调频信号,然后通过锁相环进行8倍频得到Chirp超宽带信号。VCO选用的是

V637ME02-LF,它的调控电压范围是0.5 V~10 V,相应的560 MHz~720 MHz的Chirp超宽带信号调控电压范围是3 V~6.5 V。由于VCO的控制电压较高,设计时采用有源环路滤波器。

本设计的锁相环为宽带跟踪环,指标是环路带宽2 MHz,相位裕度48°,分频比

为8,电荷泵电流4 mA,A=4。利用上述方法设计的三阶有源滤波器用于该锁相环,元件参数值如表1所示。

表1 三阶有源滤波器的元件参数值C1 C2 R2 Ra Rb Rc C3 17.1 pF 85.5 pF

1.854 nF 110 Ω 1 kΩ 3 kΩ 1.28 kΩ

用Agilent公司的ADS软件进行系统仿真,如图5和图6所示,该电荷泵锁相环的环路带宽为1.995 MHz,相位裕度47.965°。可见仿真结果与设计指标比较接近,证明这个3阶有源环路滤波器的设计方法是可行的。

经过实验,在安捷伦频谱仪E4440A中测得DDS输出信号频谱和Chirp超宽带信号频谱。DDS输出信号的频谱范围为70 MHz~90 MHz,扫频带宽为20 MHz。Chirp超宽带信号频谱范围为560 MHz~720 MHz,扫频带宽为160 MHz。信号源的输出信号频谱质量好,频带内谱线比较平坦,波动范围小,这得益于锁相环工作良好,因此设计的3阶有源环路滤波器是符合要求的。

图5 4阶锁相环的开环和闭环频率响应图

图6 4阶锁相环的开环波特图

4 结束语

电荷泵锁相环以其优越的性能被广泛地研究与应用,本文在分析电荷泵锁相环基本原理的基础上,根据系统对环路带宽和相位裕度等指标的要求,论述了二阶有源环路滤波器的基本设计方法,并进一步讨论了三阶有源环路滤波器的设计方法,以具体实例分析计算出三阶有源低通滤波器环路参数。最后,并且利用Agilent公司的ADS软件进行了由此组成的电荷泵锁相环的性能仿真,给出了锁相环的频率响应曲线。实验结果表明,锁相环工作良好,所设计的3阶有源环路滤波器达到了预期的结果。

参考文献

[1]Gardner F M.Phase Lock Techniques[M].3rd Edition.北京:人民邮电出版社,2007:228-236.

[2]张阙盛,郑继禹,万心平.锁相技术[M].西安:西安电子科技大学出版社,

1994.

[3]郑继禹,林基明.同步理论与技术[M].北京:电子工业出版社,2003:21-47.

[4]Best R E.Phase - Locked Loops Design,Simulation,and Applications[M].北京:清华大学出版社,2007:141 -146.

[5]Dean Banerjee.PLL Performance Simulation and Design[M].4th Edition.New York:National Semiconductor,2006:170-178.

[6]高佩艳,丁恩杰.锁相环环路滤波器部分设计分析[C].中国煤炭学会自动化专业委员会学术会议论文集,2006.

(完整版)有源滤波器的设计

源 滤波器姓名:xxx 班级:XXX 学号: xxx

目录 一、基本介绍 二、工作原理 三、有源滤波器的功能作用 四、有源滤波器分类 五、有源低通滤波器的设计 六、总结

基本介绍 滤波器是一种能使有用信号通过而大幅抑制无用信号的电子装置。在电子电路中常用来进行信号处理、数据传输和抑制噪声等。在运算放大器广泛应用以前滤波电路主要采用无源电子元件一电阻、电容、电感连接而成,由于电感体积大而且笨重导致整个滤波器功能模块体积大而且笨重。本文介绍由集成运算放大器、电阻和电容设计有源滤波器,着重讲解低通、高通、带通滤波电路。 二、工作原理 有源滤波器工作原理是:用电流互感器采集直流线路上的电流,经A/D 采样,将所得的电流信号进行谐波分离算法的处理,得到谐波参考信号,作为PW 啲调制信号,与三角波相比,从而得到开关信号,用此开关信号去控制IGBT单相桥,根据PWM技术的原理,将上下桥臂的开关信号反接,就可得到与线上谐波信号大小相等、方向相反的谐波电流,将线上的谐波电流抵消掉。这是前馈控制部分。再将有源滤波器接入点后的线上电流的谐波分量反馈回来,作为调节器的输入,调整前馈控制的误差。 三、有源滤波器的具体功能及作用 1、滤除电流谐波 可以高效的滤除负荷电流中2~25次的各次谐波,从而使得配电网清洁高效,满足国标对配电网谐波的要求。该产品真正做到自适应跟踪补偿,可以自动识别负荷整体变化及负荷谐波含量的变化而迅速跟踪补偿,80us响应负荷变化,20ms实现完全跟踪补偿。 2、改善系统不平衡状况

可完全消除因谐波引起的系统不平衡,在设备容量许可的情况下,可根 据用户设定补偿系统基波负序和零序不平衡分量并适度补偿无功功率除谐波 在确保滤功能的基础上有效改善系统不平衡状况。 3、抑制电网谐振不会与电网发生谐振,而且在其容量许可范围内还可以有效抑制电网自身的谐振。这是无源滤波装置无法做到的。 4、多种保护功能具备过流、过压、欠压、温度过高、测量电路故障、雷击等多种保护功能,以确保装置和电力系统安全运行,并可在负荷较轻时自动退出运行,充分考虑运行的经济性。 四、有源滤波器的设计 1. 二阶低通有源滤波器 (1)基本原理 常用的二阶低通有源滤波器如图所示。由于C1 接到集成运放的输出端,形成正反馈,使电压放大倍数在一定程度上受输出电压控制,且输出电压近似为恒压源,所以又称之为二阶压控电压源低通滤波器。当C=C2=C时,称f o为电路的特征频率。通常,调试该电路,使其通带截止频率与一阶低通滤波器的相同,即f p=f0

基于电荷泵锁相环的有源环路滤波器的设计

基于电荷泵锁相环的有源环路滤波器的设计 刘健余 【摘要】Loop filter is a key module of the phase-locked loop,it often uses active filter to tune the broadband high-voltage VCO.The paper discusses the basic principles of charge-pump phase-locked loop,then analyzes the structure of the active loop filter and the effects of filter to PLL performance,and derivates the design methods of an active loop filter parameters.The third-order active loop filter is designed according to the subject,and simulated the phase-locked loop system performance using ADS tools,the results coincide with the theory.The experimental results show that the designed filter can satisfy the requirements of the subject,and verify the correctness of this method.%环路滤波器是锁相环中的一个关键模块,对宽带高压VCO进行调谐时,常采用有源滤波器。在论述了电荷泵锁相环基本原理的基础上,对有源环路滤波器的结构以及滤波器对锁相环性能的影响进行了分析,推导出有源环路滤波器参数的设计方法。根据课题设计了三阶有源环路滤波器,用ADS工具对锁相环系统性能进行仿真,仿真结果与理论相吻合。实验结果表明,所设计的滤波器满足了课题的要求,验证了本方法的正确性。 【期刊名称】《山西电子技术》 【年(卷),期】2012(000)003 【总页数】4页(P13-15,29) 【关键词】电荷泵锁相环;有源环路滤波器;相位裕度;环路带宽

锁相环PLL设计调试小结

锁相环设计调试小结 一、系统框图 二、锁相环基础知识及所用芯片资料(摘录) (一)、并行输入 PLL (锁相环)频率合成器MC145152-2 MC145152 是 MOTOROLA 公司生产的大规模集成电路,它是一块采用并行码输入方式设定,由16根并行输入数据编程的双模 CMOS-LSI 锁相环频率合成器,其内部组成框图如图 3-32-3 所示。N 和 A 计数器需要 16 条并联输入线,而 R 计数器则需要三条输入线。该芯片内含参考频率振荡器,可供用户选择的参考频率分频器(12X8 ROM 参考译码器和12BIT ÷R 计数器组成的参考频率fr ),双端输出相位检测器,逻辑控制,10比特可编程序的÷N(N=3~1023) 计数器和 6比特可编程的÷A(A=3~63)计数器和锁定检测部分. 10比特 ÷ N 计数器,6 比特÷ A 计数器,模拟控制逻辑和外接双模前置分频器 (÷P /÷P +1)组成吞食脉冲程序分频器,吞脉冲程序分频器的总分频比为:N T =P*N+A 。 MC145152 的功能: * 借助于 CMOS 技术而取得的低功耗。 * 电源电压范围 3~9V 。 * 锁相检测信号。 * 在片或离片参考振荡器工作。 * 双模并行编程。 * N 范围 =3~1023,A 范围 =0~63。 * 用户可选的 8 个 R 值:8 ,64 , 128 , 256 , 512 , 1024 , 1160 ,2048. * 芯片复杂度——8000 个场效应管或 2000 个等效门。 鉴相器 MC145152 环路滤波器 LPF 压控振荡器 MC1648 分频器 MC12017 频率输出

鉴频鉴相器的指标对锁相环(PLL)死区及抖动性能的影

鉴频鉴相器的指标对锁相环(PLL)死区及抖动性能的影 该应用笔记讨论了鉴频鉴相器的指标对锁相环(PLL)死区及抖动性能的影响。在使用电荷泵环路滤波的PLL 设计中,通过产生具有最小脉宽的鉴相输出脉冲,可以减轻PLL 的死区效应和相关的锁相环抖动。 锁相环广泛用于电信行业,实现倍频、数据提取和时钟恢复。这些锁相环通常采用基于电荷泵的环路滤波。MAX9382 就是这样一款鉴相/鉴频器,用于基于电荷泵的环路滤波架构。MAX9382 的关键参数之一是确保最短脉冲宽度,以消除电荷泵环路滤波设计中通常出现的死区效应。 MAX9382 把输入的相位差转换为可变脉宽的两路脉冲输出,这些输出为上、下端的脉冲信号,用来控制环路滤波电荷泵。当两个输入频率不同时, MAX9382 如同一个鉴频器,其输出时间平均值是输入频率差的函数。这种转换大大改善了环路锁定带外信号的能力。图1 给出了MAX9382 的内部框图,图2 给出了MAX9382 输出平均(直流)电压值与输入相位差之间的函数关系。式1、式2 和式3 说明当输入频率相同时(环路锁定条件下)和输入频率不同时(环路失锁条件下)鉴相/鉴频器的传输函数。 图1. MAX9382 鉴频/鉴相器 图2. MAX9382 鉴频/鉴相器理想状态下的响应 基于电荷泵的环路滤波图3 给出了一个典型的电荷泵和无源环路滤波架构。这个架构利用开关选通匹配的电流源出和电流吸入,控制电流流入或流出环路滤波器。根据鉴相器输入的相差在上、下输出端产生不同脉宽的脉冲,使环路滤波器电压上升或下降。锁定条件下,鉴相器在电荷泵的两个输入产生一串相同脉宽(最小脉宽)的脉冲信号,式4 和式5 给出了电荷泵滤波器的传输函数和环路滤波网络的阻抗。

电荷泵锁相环的基础研究

电荷泵锁相环的基础研究 随着科技的不断发展,各种电子设备如手机、电视、计算机等已成为人们日常生活和工作中不可或缺的工具。为了满足人们对电子设备性能和功能不断增长的需求,各种先进的信号处理技术和电路设计方法被引入到这些设备中。其中,电荷泵锁相环(Charge Pump Phase-Locked Loop,简称CP-PLL)是一种非常重要的技术,它在频率合成、相位跟踪和信号恢复等领域有着广泛的应用。本文将围绕电荷泵锁相环的基础研究展开讨论。 电荷泵锁相环的研究已经经历了数十年的发展历程。在国内外相关领域的研究中,理论研究和实验研究都取得了重要的进展。在理论方面,研究人员对电荷泵锁相环的相位检测、环路控制、输出调节等各个组成部分进行了深入的分析和建模,提出了一系列有效的算法和电路设计。在实验方面,科研人员通过精心设计的实验方案,验证了电荷泵锁相环在各种不同场景下的性能表现。 电荷泵锁相环是一种基于相位检测和环路控制技术的闭环控制系统。它通过将输入信号与参考信号进行相位比较,产生一个控制电压,用于调节振荡器的频率和相位,从而使输出信号与参考信号保持同步。相位检测是电荷泵锁相环的核心组成部分,它通过比较输入信号和反

馈信号的相位差,产生一个与相位差成正比的电流或电压。这个电流或电压作为控制信号输入到环路控制器中,用于调节电荷泵的工作状态。 环路控制器通常由一个运算放大器和一个电荷泵组成。运算放大器将相位检测器的输出信号进行放大,以产生足够的控制电压。电荷泵则将控制电压转化为电流,用于调节振荡器的频率和相位。 输出调节部分通常由一个低通滤波器和一个振荡器组成。低通滤波器用于滤除电荷泵产生的交流分量,只保留直流成分,从而使控制电压能够平滑地调节振荡器的频率和相位。振荡器则产生最终的输出信号,其频率和相位受控制电压调节。 本文采用文献调研和理论分析相结合的方法,对电荷泵锁相环的相关研究进行了深入的研究。通过查阅相关文献和专利,了解了电荷泵锁相环的国内外研究现状和发展趋势。对电荷泵锁相环的相位检测、环路控制、输出调节等各个组成部分进行了详细的分析和建模,建立了系统的数学模型。基于所建立的数学模型,对电荷泵锁相环的性能进行了模拟和预测,为后续实验设计和性能优化提供了重要的理论依据。本文在研究过程中,有以下几个创新点:

电荷泵锁相环的模型研究和电路设计

电荷泵锁相环的模型研究和电路设计 电荷泵锁相环的模型研究和电路设计 引言 随着现代电子技术的迅猛发展,时钟信号在各类电子设备中扮演着至关重要的角色。电荷泵锁相环(Charge Pump Phase-Locked Loop,CPPLL)是一种常见的时钟生成和频率合成技术。它通过控制电荷泵电路中的电荷传输来实现精确的时钟频率控制,广泛应用于通信、计算机等领域。本文将对电荷泵锁相环的模型研究和电路设计进行详细介绍。 一、电荷泵锁相环的模型研究 1. 电荷泵锁相环的基本原理 电荷泵锁相环的基本结构由相位比较器、电荷泵、低通滤波器和压控振荡器(Voltage Controlled Oscillator,VCO)组成。其工作原理可以简单地分为两个阶段:锁定阶段和跟踪阶段。 在锁定阶段,相位比较器将参考信号和反馈信号进行比较,并产生一个误差信号。电荷泵根据误差信号的大小和极性来控制电荷传输,通过改变电荷泵的输出电荷来调整反馈信号的相位。低通滤波器将电荷泵的输出信号滤波为直流电压作为VCO 的控制信号,进而调整VCO的频率。 在跟踪阶段,VCO输出的频率已经与参考信号的频率非常 接近。相位比较器仅用于微小的频率校正。这样就能稳定地生成与参考信号频率相同或相近的时钟信号。 2. 电荷泵锁相环的数学模型 为了更好地理解电荷泵锁相环的工作原理,我们需要建立其数学模型。

设参考信号的频率为f_r,VCO输出的频率为f_vco,电荷泵的传输系数为K_cp。根据反馈原理可得到以下关系式:f_r = f_vco + Δf 其中Δf为误差频率,表示参考信号与VCO输出频率的差值。 在锁定阶段,Δf较大,电荷泵通过调整电荷传输来减小Δf,即: Δf = -K_cp * V_cp V_cp为电荷泵的输出电压。 在跟踪阶段,Δf较小,所以按照一阶近似可以得到: Δf ≈ -K_cp * V_cp 3. 电荷泵锁相环的性能指标 电荷泵锁相环的性能指标主要包括相位噪声和锁定时间两个方面。 相位噪声指的是VCO输出的时钟信号的相位波动程度。相位噪声越小,说明时钟信号的稳定性越高。 锁定时间是指CPPLL从失锁状态转变为锁定状态所需的时间。较短的锁定时间有助于提高系统的响应速度。 二、电荷泵锁相环的电路设计 1. 相位比较器设计 相位比较器的设计是电荷泵锁相环的重要环节。常用的相位比较器包括边沿比较器、倍频器和相位频率检测器等。 边沿比较器通过比较参考信号和反馈信号的上升沿或下降沿来产生误差信号。倍频器是利用频率倍增原理将参考信号倍频后与反馈信号进行比较。相位频率检测器则是通过测量相位差和周波数差来产生误差信号。 2. 电荷泵电路设计

锁相环设计

锁相环设计 锁相环路(PLL)通常由鉴相器(PD)、环路滤波器(LP)、压控振荡器(VCO)和可编程分频器组成,外部晶体振荡器经R分频产生的参考频率与VCO的输出频率经N分频后,在鉴相器中相位比较,产生误差控制电压,经环路滤波器滤除高频分量和噪声后,控制VCO产生所需振荡频率。 图1 锁相环的基本框图 锁相环路(PLL)和AGC电路一样,也是一种反馈控制电路。它是一个相位误差控制系统,是将参考信号与输出信号之间的相位进行比较,产生相位误差电压来调整输出信号的相位,以达到与参考信号同频率的目的,从而实现了对信号的频率漂移进行跟踪。在达到同频率的状态下,两个信号之间的稳定相差亦可做得很小。下面介绍锁相环工作的大致过程: 鉴相器是个相位比较装置。它把输入信号和压控振荡器的输出信号Uo(t)的相位进行比较,产生对应于两个信号相位差的误差电压Ue(t)。环路滤波器的作用是滤除误差电压、Ue(t)中的高频成分和噪声,以保证环路所要求的性能,增加系统的稳定性。压控振荡器受环路滤波器输出电压Uo(t)的控制,使振荡频率向参考频率靠拢,二者的差拍频率越来越低,使两者的频率相同、保持一个较小的剩余相差直至消除频差而锁定为止。在环路开始工作时,如果输入信号频率与压控振荡器频率不同,则由于两信号之间存在固有的频率差,它们之间的相位差就会一直变化,结果鉴相器输出的误差电压就在一定范围内变化。在这种误差电压的控制下,压控振荡器的频率也在变化。所以,锁相就是压控振荡器被一个外来基准信号控制,使得压控振荡器输出信号的相位和外来基准信号的相位保持某种特定关系,达到相位同步或相位锁定的目的。若压控振荡器的频率能够变化到与输入信号频率相等,在满足稳定性条件下就在这个频率上稳定下来。达到稳定后,输入信号和压控振荡器输出信号之间的频差为零,相差不再随时间变化,误差电压为一固定值,这时环路就进入“锁定”状态。这就是锁相环工作的大致过程。 下面以美国国家半导体公司的锁相芯片LMX2326进行说明。

cmos电荷泵锁相环的研究与设计

cmos电荷泵锁相环的研究与设计 CMOS电荷泵锁相环的研究与设计 引言 现今社会中,电力的使用已经广泛地应用到各个方面。而在许多电路中,锁相环是重要的模块之一。因此,在设计和制造芯片的过程中,电荷泵锁相环技术被广泛应用。 本文旨在介绍CMOS电荷泵锁相环的研究与设计,主要包括锁相环的基本原理、电荷泵锁相环的研究现状、电荷泵锁相环的设计等内容。 锁相环的基本原理 锁相环主要由相频检测器、环路滤波器、电荷泵和振荡器等部分构成。其中,振荡器产生基准频率信号,相频检测器将输入信号和基准频率信号相比较后,得到误差电压,环路滤波器对误差电压做滤波处理,以便不影响锁相环的稳定性。电荷泵会将被滤波后的误差电压转化为电荷,并把电荷积累到电容上,从而驱动振荡器输出更加稳定的频率信号。 电荷泵锁相环的研究现状 电荷泵锁相环的研究已有多年的历史。早期的电荷泵锁相环由于技术限制,主要是使用单个电容和多个开关直

接控制电荷的流动。但随着半导体技术的发展,越来越多的新型电荷泵锁相环被设计出来了。 目前,一种新型的CMOS电荷泵锁相环被广泛研究和应用。这种锁相环的电荷泵采用了高速CMOS技术,能够在较短的时间内将电荷从一个电容传输到另一个电容,并在电容之间产生间歇性的开关,使电荷积累在电容上。相比之前的电荷泵锁相环,这种新型的锁相环不仅耗电量更低,也能更好地适应不同的频率。 电荷泵锁相环的设计 在进行电荷泵锁相环的设计时,需要考虑多个因素。首先是相频检测器的设计。一种常见的设计是利用多相相频检测器,可以提高锁相环的稳定性和精度。其次是环路滤波器的设计,主要是用于减小误差电压的波动,减轻电荷泵的负载,使系统更加稳定。 另外,电荷泵的设计也很重要。在设计电荷泵时,需要考虑它的时间响应、电容的大小和电荷的传输效率等因素。总体而言,电荷泵应该能够在最短的时间内将电荷传输到电容上,并且能够保证传输的电荷量不大不小,以免影响锁相环的稳定性。 结论 锁相环是一个重要的电路模块,在很多应用中都扮演着重要的角色。电荷泵锁相环是近年来比较热门的研究方

锁相环滤波器的设计

创新课题设计报告 题 目: 锁相环路滤波器的设计 南昌航空大学信息工程学院 20 11 年 10 月 26日 姓 名: 梁勇 专 业: 通信工程 班级学号: 08042135 指导教师: 刘敏

通信工程专课程设计任务书 20 10-20 11 学年第 2 学期第 1 周- 20 周 题目锁相环滤波器的设计 内容及要求 抑制鉴相器输出电压中的载频分量和高频噪声,降低由压控振荡器控制电压不纯而引起的寄生输出。采用无源滤波器可以达到电路结构简单、低噪声、高稳定度的目的。由于上次设计的无源滤波器仿真效果不理想,老师让我们改做有源滤波器。 学生姓名:梁勇 指导时间指导地点:E楼 408 室任务下达20 11年 6月 13 日任务完成2011年 7 月 8 日 考核方式 1.评阅□ 2.答辩□ 3.实际操作□ 4.其它□ 指导教师刘敏系(部)主任 注:1、此表一组一表二份,课程设计小组组长一份;任课教师授课时自带一份备查。 2、课程设计结束后与“课程设计小结”、“学生成绩单”一并交院教务存档。

摘要 滤波器在通信中经常用到的一个模块,具有成熟的设计理论,一个好的滤波器能让整个电路的效果更为清晰、直观,因而对信号的要求直接体现在滤波器上。滤波效果影响到整个电路的好坏,不同功能的滤波器能让信号跟着要求走,使设计理想。 此次设计的二阶有源低通滤波器能够过滤不需要的载频分量和高频噪声,可以有效 的抑制压控震荡引起的寄生输出。 关键字:滤波器效果有源

目 录 第一章 题目要求与方案论证 ............................................................................................. 5 1.1 题目要求 ............................................................................................................. 5 1.2 方案论证 ............................................................................................................. 5 1.3 工作原理 ............................................................................................................. 6 第二章 电子线路设计与仿真 ............................................................................................. 8 2.1 设计思路 ........................................................................................................... 8 2.2 参数选择 ........................................................................................................... 8 2.2 二阶有源低通滤波器 ........................................................................................ 8 第三章 结果与分析 .............................................................................................................. 10 第四章 心得体会 .................................................................................................................. 12 参考文献 .................................................................................................................................... 13 附录 芯片资料 .. (14)

锁相环环路滤波器系数计算

锁相环环路滤波器系数计算 锁相环(Phase-Locked Loop, PLL)是一种广泛应用于通信系统、时钟同步、频率合成等领域的电子电路。而锁相环环路滤波器是锁相环中的重要组成部分,用于实现信号的滤波和抑制噪声。本文将从锁相环环路滤波器的系数计算方法入手,详细介绍其原理和应用。 锁相环环路滤波器的设计目标是通过滤波器对输入信号进行滤波,使得输出信号的频率和相位与参考信号保持一致。在锁相环中,环路滤波器通常采用低通滤波器的形式,用于滤除高频噪声和抑制输入信号的高频分量。 锁相环环路滤波器的系数计算主要包括滤波器的阶数、截止频率和滤波器类型等方面。首先,确定滤波器的阶数,即滤波器的自由度。一般来说,阶数越高,滤波器的性能越好,但计算复杂度也会增加。根据实际需求和资源限制,选择适当的滤波器阶数。 确定滤波器的截止频率。截止频率是指滤波器开始起作用的频率,通常用于抑制输入信号中的高频分量。截止频率的选择应根据系统的频率范围和带宽要求进行,一般需要根据具体应用场景进行调整。 确定滤波器的类型。常见的滤波器类型包括巴特沃斯滤波器、切比雪夫滤波器、椭圆滤波器等。不同的滤波器类型具有不同的频率响应特性,如通带波纹、阻带衰减等。根据具体应用需求和性能要求,选择合适的滤波器类型。

在锁相环环路滤波器的系数计算中,常用的方法包括频率抽样法和脉冲响应法。频率抽样法是一种基于频域的计算方法,通过对输入信号和滤波器的频谱进行采样和计算,得到滤波器的系数。脉冲响应法是一种基于时域的计算方法,通过对输入信号和滤波器的脉冲响应进行卷积运算,得到滤波器的系数。 在实际应用中,锁相环环路滤波器的系数计算需要考虑多种因素,如噪声抑制能力、滤波器的稳定性和计算复杂度等。为了满足不同应用场景的需求,可以根据具体情况进行参数调整和优化。 除了滤波器系数的计算,锁相环环路滤波器的设计还需要考虑其他因素,如锁定范围、锁定时间和抗干扰能力等。锁相环环路滤波器的设计是一个综合考虑多个因素的工程问题,需要结合具体应用场景和系统需求进行。 总结起来,锁相环环路滤波器是锁相环中的重要组成部分,用于实现信号的滤波和抑制噪声。在设计锁相环环路滤波器时,需要考虑滤波器的阶数、截止频率和滤波器类型等因素,并根据具体需求进行参数调整和优化。锁相环环路滤波器的设计是一个综合考虑多个因素的工程问题,需要结合具体应用场景和系统需求进行。通过合理设计和计算,可以实现锁相环环路滤波器的性能优化,提高系统的稳定性和抗干扰能力。

一种集成在DC-DC芯片中的电荷泵锁相环设计

一种集成在DC-DC芯片中的电荷泵锁相环设计 李容容 【摘要】设计了一种集成在DC-DC芯片中的电荷泵锁相环.其中鉴频鉴相器(PFD)在传统的D触发器结构的基础上增加了复位延迟电路的延迟时间,减小了鉴相“死区”;电荷泵采用充放电电流对称的源极开关结构,解决了电流失配和电荷注入作用 的影响;另外,设计了一种可编程的由D触发器构成的分频器电路.基于CMOS工艺,采用Cadence仿真软件对其进行仿真,结果表明该电荷泵锁相环在锁定时间、频率范围、相位抖动等方面均达到了指定的性能需求,且工作特性较好.其性能指标是:电源电压2.4V,频率调节范围250~750 kHz,锁定时间<50 μs,相位抖动<30 ns.【期刊名称】《电子科技》 【年(卷),期】2016(029)008 【总页数】4页(P25-27,144) 【关键词】DC-DC;PLL;PFD;电荷泵;可编程分频器 【作者】李容容 【作者单位】西安电子科技大学电路CAD研究所,陕西西安710071 【正文语种】中文 【中图分类】TN86 随着集成电路技术以及半导体工艺的快速发展,电源管理类芯片已广泛应用到通信、计算机、电子等领域[1]。其中具有同步功能的DC-DC转换器可实现多块控制芯 片的多相协同工作,提高负载驱动能力,适用于多相分布式电源管理系统[2-3]。

本文所设计的电荷泵锁相环就集成在一款同步、多相DC-DC变换器中。 如图1所示,锁相环是一个负反馈系统,在反馈回路中压控振荡器的输出被分频 器分频(1/N倍)到低频后,通过鉴相器和参考时钟比较产生相位差值信号,接着相差信号在前向通道中通过电荷泵和环路滤波器处理产生电压信号,控制压控振荡器产生频率,然后这个频率经过N分频后,又被送入PFD和输入参考时钟进行比较,最终在环路的调试下,使得内部时钟的相频与外部同步。注意,压控振荡器的输出时钟的频率是输入参考时钟频率的N倍[4-5]。 2.1 鉴频鉴相器 电路具体工作原理是:当外部时钟fref的下降沿脉冲先到来时,up信号输出低电平,此时down也是低电平,电荷泵上管开关被打开,电路开始充电;当内部反 馈时钟信号clk的脉冲下降沿到来时,复位信号rest变为低电平,使得up信号变为高电平,down信号依旧为低电平,电荷泵关闭,rest恢复到初始高电平,这就完成了一个鉴相周期。 为克服鉴相死区的问题,设计时在复位单元后面加入了三级反相器串联来增加延迟时间,这样能够增加复位信号脉冲的宽度,达到减小鉴相死区的目的。虽这样做可减小相位死区,但复位脉冲宽度过大同样会引起非理想现象发生,所以设计时在保证能够减小鉴相死区的前提下,尽可能减小复位脉冲的宽度,保证PFD的线性度[6-7]。 2.2 电荷泵与环路滤波器 电荷泵采用单端输出的源极开关结构,使得输出端与开关管没有直接连接,这可减弱开关管导通或关断时引入的电荷注入和电荷分流问题[8]。此外,电流源的对称 式结构设计,有利于改善电路的匹配特性,从而很好地抑制电流失配和电荷注入现象,减小系统对数字信号跳变的敏感程度,同时也降低了控制电压的抖动[9]。 此电路有4种工作状态:(1)up为低电平,down也为低电平,电荷泵上管打开,

matlab锁相环环路滤波器计算

Matlab锁相环环路滤波器计算 一、概述 锁相环(PLL)是一种控制系统,通常用于追踪和锁定输入信号的相位和频率。锁相环系统由相位比较器、环路滤波器、电压控制振荡器(VCO)和分频器组成。其中,环路滤波器在锁相环系统中起着至关重要的作用,它用于平滑和调节VCO的控制电压,以确保锁相环系统稳定工作。 二、环路滤波器计算 环路滤波器通常由一个低通滤波器构成,用于滤除VCO输出的高频噪声,并且在锁相环系统中起到提高系统稳定性和抑制震荡的作用。在Matlab中,可以通过以下步骤进行锁相环环路滤波器的计算: 1. 确定环路滤波器的类型(如一阶低通滤波器、二阶低通滤波器等)和参数(如截止频率、增益等)。根据具体的系统要求和性能指标,选择合适的滤波器类型和参数。 2. 在Matlab中,可以使用filter函数来实现环路滤波器的计算。可以定义滤波器的传递函数H(z),并利用filter函数对输入信号进行滤波处理。可以利用freqz函数对滤波器的频率响应进行分析和评估。 3. 对于复杂的锁相环系统,可以考虑使用Simulink工具箱进行环路滤

波器的建模和仿真。Simulink提供了丰富的信号处理模块和仿真环境,可以方便地进行锁相环系统的设计、调试和优化。 三、环路滤波器设计注意事项 在进行锁相环环路滤波器计算的过程中,需要注意以下几个方面的设 计要点: 1. 确定滤波器的截止频率和带宽:根据锁相环系统的频率特性和稳定 性要求,选择合适的截止频率和带宽,以平衡相位延迟和抖动的性能 指标。 2. 考虑滤波器的裙延迟和相位失真:在实际系统设计中,需要考虑滤 波器的裙延迟和相位失真对系统稳定性的影响,尽量降低相位延迟和 失真,以确保锁相环系统的性能。 3. 考虑VCO的控制电压范围:在设计环路滤波器时,需要考虑VCO 的控制电压范围和动态范围,以确保滤波器对VCO控制电压的平滑调节和响应。 4. 考虑环路滤波器对系统稳定性的影响:在整个锁相环系统中,环路 滤波器的稳定性和抑制震荡的能力是至关重要的,因此需要对滤波器 的频率响应和动态特性进行充分的分析和评估。

相关主题
相关文档
最新文档