算术运算电路实验报告

算术运算电路实验报告
算术运算电路实验报告

算术运算电路实验报告

电工电子综合实践实验报告

一、实验名称:算术运算电路

二、实验目的

1( 进一步理解运算放大器的基本原理,熟悉运算放大器平衡的调整方法。

2( 掌握由运算放大器组成的比例、加法运算等电路和的调试方法。

三、实验电路及测量原理

下图是LM741(或747)集成运放的外引线图,各引脚功能如下:

图1

2--反相输入端 3--同相输入端 7--电源电压正端 4--电源电压负端

6--输出端 1、5--调零端

集成运算放大器是一种高放大倍数、高输入阻抗、低输出阻抗的直接耦合多级放大电路,具有两个输入端和一个输出端,可对直流信号和交流信号进行放大。外接负反馈电路后,输出电压Vo与输入电压Vi的运算关系仅取决于外接反馈网络与输入的外接阻抗,而与运算放大器本身无关。

1( 反相比例运算及倒相器

实验图2为反相比例运算电路。LM741按理想运放处理,其运算关系为

若RF=R1则为倒相器,即

图2 反相运算电路图3反相加法运算电路2(反相加法运算电路

实验图3为反相法器电路,其运算关系为

图4同相比例运算及跟随器

图5 减法运算电路图6积分运算电路

图7 微分电路

3(同相比例运算及跟随器

实验图4为同相比例运算电路。其运算关系为

若不接R1,或将RF短路,可实现同相跟随功能,即

减法运算电路实验图5为减法运算电路,其运算关系为

四、实验内容

1、准备工作

(1)检查器件好坏

根据集成运算放大器内部电路工作原理,可利用万用表电阻档检查各引脚之间电阻的方法,大致判断器件是否损坏和能否调零。

具体方法是测量1-4端引脚,5-4端引脚之间的电阻值应为1KΩ左右;7-6端引脚,4-6端引脚之间无短路现象。

(2)接通电源

由实验仪的直流电源区引出+12V、-12V直流电压,分别连接到实验板的?12V 端子上。注意在组装电路时先不要开启电源。

2、测试反相比例运算电路

(1)按图2组装电路,将输入端接地,进行闭环调零。调节1-5两端间的调零电位器,保证U=0时,U=0。 i0

(2)在输入端加入直流信号(从仪器的直流信号源区引出)按表1要求实验测量并纪录,验证运算关系。

表1 反相比例运算电路测试数据

输入电压U(V) +0.2 -0.2 i

测量值 -2 2 输出电压U(V) 0理论值 -2 2

3、测试反相加法运算电路

(1)按图3组装电路并调零。

(2)按表2要求实验测试并纪录,验证运算关系。

表2 反相比例加法运算电路测试数据

U+0.1 +0.2 i1 输入直流电压(V) U +0.2 -0.4 i2

测量值 -3 2 输出电压U(V) 0理论值 -3 2

4、测试减法运算电路

(1)按图4组装电路并调零。

(2)按表3要求实验测试并纪录,验证运算关系。

表3减法运算电路测试数据

U+0.2 +0.4 i1 输入直流电压(V) U +0.4 -0.2 i2

测量值 2 -6 输出电压U(V) 0理论值 2 -6

5、测试积分运算电路

(1)按图6组装电路。

(2)将输入端接地,用导线将电容C短路复零。用万用表或示波器观测输出电压,若输出电压不为零,应反复调节调零电位器,使积分器零漂最小。

(3)在输入端加入Uip-p=2v,f=500Hz直流发量为零(正负对称)的方波信号,用示波器观察电路的输入、输出波形,测量输出电压Uo 的幅值、周期及与Ui的相位关系,并将其描绘下来。结果如图8

(4)在输入端加入Uipp=0.5v,f=1KHz的正弦波,测量输出电压Uo的幅值及与Ui的相位-

关系,将其描绘下来。结果如图

8

图8 积分电路波形图

5、测试微分运算电路

(1)按图7组装电路。

(2)将输入端接地,用导线将电容C短路复零。用万用表或示波器观测输出电压,若输出电压不为零,应反复调节调零电位器,使积分器零漂最小。

(3)在输入端加入Uip-p=0.2v,f=1KHz直流发量为零(正负对称)的三角波信号,用示波器观察电路的输入、输出波形,测量输出电压Uo 的幅值、周期及与Ui 的相位关系,并将其描绘下来。结果如图9

(4)在输入端加入Uip-p=0.2v,f=1KHz的正弦波,测量输出电压Uo的幅值及与Ui的相位关系,将其描绘下来。结果如图10

(5)在输入端加入Uip-p=1v,f=500KHz的正弦波,测量输出电压Uo的幅值及与Ui的相位关系,将其描绘下来。结果如图10

(Vi:三角波,频率1KHz,幅度0.2V)

图9 微分电路波形图

输入正弦波

(Vi:正弦波,频率1KHz,幅度0.2V)

图10 微分电路波形图

(Vi:正弦波,频率500Hz,幅度1V)

图11 微分电路波形图

基本运算电路实验报告

实报告 课程名称:电路与模拟电子技术实验指导老师:成绩: 实验名称:基本运算电路设计实验类型:同组学生姓名: 一、实验目的和要求: 实验目的: 1、掌握集成运算放大器组成的比例、加法和积分等基本运算电路的设计。 2、了解集成运算放大器在实际应用中应考虑的一些问题。 实验要求: 1、实现两个信号的反向加法运算 2、用减法器实现两信号的减法运算 3、用积分电路将方波转化为三角波 4、实现同相比例运算(选做) 5、实现积分运算(选做) 二、实验设备: 双运算放大器LM358 三、实验须知: 1.在理想条件下,集成运放参数有哪些特征? 答:开环电压增益很高,开环电压很高,共模抑制比很高,输入电阻很大,输入电流接近于零,输出电阻接近于零。2.通用型集成运放的输入级电路,为啥均以差分放大电路为基础? 答:(1)能对差模输入信号放大 (2)对共模输入信号抑制 (3)在电路对称的条件下,差分放大具有很强的抑制零点漂移及抑制噪声与干扰的能力。 3.何谓集成运放的电压传输特性线?根据电压传输特性曲线,可以得到哪些信 息? 答:运算放大器的电压传输特性是指输出电压和输入电压之比。4.何谓集成运放的输出失调电压?怎么解决输出失调? 答:失调电压是直流(缓变)电压,会叠 加到交流电压上,使得交流电的零线偏移 (正负电压不对称),但是由于交流电可 以通过“隔直流”电容(又叫耦合电容) 输出,因此任何漂移的直流缓变分量都不 能通过,所以可以使输出的交流信号不受 失调电压的任何影响。 专业: 姓名: 日期: 地点:紫金港东

5.在本实验中,根据输入电路的不同,主要有哪三种输入方式?在实际运用中这三种输入方式都接成何种反馈形式,以实现各种模拟运算? 答:反相加法运算电路,反相减法运算电路,积分运算电路。都为负反馈形式。 四、实验步骤: 1.实现两个信号的反相加法运算 实验电路: R′= Rl//R2//RF 电阻R'的作用:作为平衡电阻,以消除平均偏置电流及其漂移造成的运算误差 输入信号v s1v s1输出电压v o ,1kHz 0 2.减法器(差分放大电路) 实验电路: R1=R2、R F=R3 输入信号v s1v s1输出电压v o ,1kHz 0 共模抑制比850 3.用积分电路转换方波为三角波 实验电路: 电路中电阻R2的接入是为了抑制由I IO、V IO所造成的积分漂移,从而稳定运放的输出零点。 在t<<τ2(τ2=R2C)的条件下,若v S为常数,则v O与t 将近似成线性关系。 因此,当v S为方波信号并满足T p<<τ2时(T p为方波半个周期时间),则v O将转变

计算机组成原理运算器实验—算术逻辑运算实验

实验报告 、实验名称 运算器实验—算术逻辑运算实验 、实验目的 1、了解运算器的组成原理。 2、掌握运算器的工作原理。 3、掌握简单运算器的数据传送通路。 4、验证运算功能发生器( 74LS181)的组合功能 三、实验设备 TDN-CM++ 计算机组成原理教学实验系统一套,导线若干四、实验原理 实验中所用的运算器数据通路如图1-1 所示。其中两片74LSl81以串行方式构成8 位字长的ALU,ALU 的输出经过一个三态门(74LS245)和数据总线相连。三态门由ALU-R 控制,控制运算器运算的结果能否送往总线,低电平有效。为实现双操作数的运算,ALU 的两个数据输入端分别由二个锁存器DR1、DR2 (由74LS273实现)锁存数据。要将数据总线上的数据锁存到DRl、DR2 中,锁存器的控制端LDDR1 和DDR2必须为高电平,同时由T4 脉冲到来。 数据开关“( INPUT DEVICE")用来给出参与运算的数据,经过三态 (74LS245) 后送入数据总线,三态门由SW—B控制,低电平有效。数据显示灯“( BUS UNIT") 已和数据总线相连,用来显示数据总线上的内容。 图中已将用户需要连接的控制信号用圆圈标明(其他实验相同,不再说明),其中除T4 为脉冲信号外,其它均为电平信号。由于实验电路中的时序信号均已连至“W/R UNIT ”的相应时序信号引出端,因此,在进行实验时,只需将“W /R UNIT"的T4接至“ STATE UNIT ”的微动开关KK2 的输入端,按动微动开关,即可获得实验所需的单脉冲。 ALU 运算所需的电平控制信号S3、S2、S1、S0 、Cn、M、LDDRl、 LDDR2 、ALU-B 、SW-B均由“ SWITCH UNIT ”中的二进制数据开关来模拟,其中Cn、ALU —B、SW 一 B 为低电平有效LDDR1 、LDDR2 为高电平有效。 对单总线数据通路,需要分时共享总线,每一时刻只能由一组数据送往总线。

电工电子实验报告实验4.6 运算放大器的线性应用

实验4.6 运算放大器的线性应用 一、实验目的 1.进一步理解运算放大器线性应用电路的结构和特点。 2.掌握电子电路设计的步骤,学会先用电子设计软件进行电路性能仿真和优化设计,再进行实际器件构成电路的连接与测试方法。 3.掌握运算放大器线性应用电路的设计及测试方法。 二、实验仪器与器件 1.双路稳压电源1台 2.示波器1台 3. 数字万用表1台 4. 集成运算放大器μA741 2块 5. 定值电阻若干 6.电容若干 7.DC信号源3块 8.电位器2只 三、实验原理及要求 运算放大器是高放大倍数的直流放大器。当其成闭环状态时,其输入输出在一定范围内为线性关系,称之为运算放大器的线性应用。运放线性应用时选择合理的电路结构和外接器件,可构成各种信号运算电路和具有各种特定功能的应用电路。选择适当个数的运算放大器和阻容元件构成电路实现以下功能: 1. U o=Ui 2.U O= 5U i1+U i2(R f=100k); 3.U O= 5U i2-U i1(R f=100k); 4.U O= - (0.1ui+1000∫u idt)(C f=0.1μF); 5.用运放构成一个输出电压连续可调的恒压源(要求用一个运放实现); 6.用运放构成一个恒流源(要求用一个运放实现); 7. 用运放构成一个RC正弦波振荡器(振荡频率为500Hz)。 四、实验电路图及实验数据 1. U o=Ui Ui(V)0.3 0 -0.3 计算Uo(V) 0.3 0 -0.3 测量Uo(V) 0.302 0.001 -0.301

2.U O= 5U i1+U i2(R f=100k)

3.U O = 5U i2-U i1 (R f=100k ); Ui1(V) 0.3 0.3 -0.3 Ui2(V) -0.1 0.1 0.1 计算Uo(V) 1.4 1.6 -1.4 测量Uo(V) 1.407 1.608 -1.396 Ui1(V) 0.3 0.3 -0.3 Ui2(V) -0.1 0.1 0.1 计算Uo(V) 1.6 1.4 -1.6 测量Uo(V) 1.735 1.533 -1.703

《8位算术逻辑运算实验》

3.2 算术逻辑运算部件 1位全加器 n 位并行加法器 ALU 单元 乘、除 法器 运算器 3.2.1 加法单元 若:+1101,+1111 两数相加,且分别放入A 、B 两个寄存器。 0 0 1 1 0 1 (补码、双符号位表示) +) 0 0 1 1 1 1 0 1 1 1 0 0 第3位:输入量: Ai(1),Bi(1), C i-1(1) 本位进位 C i ∑i C i-1 A i B i 低位进位 本位操作数 输入、输出量之间的关系式: Σi =(A B i C i-1 (1) C i = A i B i A B i )C i-1 (2) 根据上式,得出一位全加器的逻辑电路图: 根据(1)式得: 如果三个输人中1的个数为奇数,则本位和为1,否则为0。 根据(2)式得: 当本位的两个输入A i 、B i 均为1时,不管低位有无进位C i-1传来,都必然产生进位C i ;若C i-1为1,只要A i 、B i 中有一个为1,也必然产生进位。 i-1 i-1 i i i i (a ) (b ) 进位链 选择逻 辑控制 移位器 寄存器组 选择器

3.3.1 2并行加法器与进位逻辑结构 一、串行加法器 1.定义:如果每步只求一位和,将n 位加分成n 步实现,这样的加法器称为串行 加法器。 2.组成: 1 个一位全加器 1个移位寄存器:从低到高串行提供操作数相加; 1个寄存器 1个触发器 3.特点:结构简单,速度极慢。 二、并行加法器 1.定义:如果用n 位全加器一步实现n 位相加,即n 位同步相加,这样的加法器称为并行加法器。 2.组成: n 位加法器 并行加法器 串行进位链 进位链 并行进位链 根据(指C i-1 )输入量提供时间的不同,将进位链分为带串行进位链的并行加法器,带并行进位链的并行加法器。 加法器的运算速度不仅与全加器的运算速度有关,更主要的因素是取决于进位传递速度。 3.进位信号的基本逻辑: C i = A i B i +(A i )C i-1 令Gi= A i B i 进位产生函数 Pi = A i ,进位传递函数 4.串行进位链 (1)定义:各级进位信号直接依赖于低一级的进位信号 (2)关系式: C 1 = G 1 + P 1C 0 C 2 = G 2 + P 2C 1 C 3 = G 3 + P 3C 2 。。。。。。。。。 C n = G n + P n C n-1 (3)结构图:

计算机组成原理实验报告材料

福建农林大学计算机与信息学院信息工程类实验报告系:计算机科学与技术专业:计算机科学与技术年级: 09级 姓名:张文绮学号: 091150022 实验课程:计算机组成原理 实验室号:___田405 实验设备号: 43 实验时间:2010.12.19 指导教师签字:成绩: 实验一算术逻辑运算实验 1.实验目的和要求 1. 熟悉简单运算器的数据传送通路; 2. 验证4位运算功能发生器功能(74LS181)的组合功能。 2.实验原理 实验中所用到的运算器数据通路如图1-1所示。其中运算器由两片74181

以并/串形式构成8位字长的ALU。运算器的输出经过一个三态门(74245)和数据总线相连,运算器的两个数据输入端分别由两个锁存器(74373)锁存,锁存器的输入连接至数据总线,数据开关INPUT DEVICE用来给出参与运算的数据,并经过一个三态门(74245)和数据总线相连,数据显示灯“BUS UNIT”已和数据总线相连,用来显示数据总线内容。 图1-2中已将用户需要连接的控制信号用圆圈标明(其他实验相同,不再说明),其中除T4为脉冲信号,其它均为电平信号。由于实验电路中的时序信号均已连至W/R UNIT的相应时序信号引出端,因此,在进行实验时,只需将W/R UNIT 的T4接至STATE UNIT的微动开关KK2的输出端,按动微动开关,即可获得实验所需的单脉冲,而S3,S2,S1,S0,Cn,LDDR1,LDDR2,ALU-B,SW-B各电平控制信号用SWITCH UNIT中的二进制数据开关来模拟,其中Cn,ALU-B,SW-B为低电平控制有效,LDDR1,LDDR2为高电平有效。 3.主要仪器设备(实验用的软硬件环境) ZYE1603B计算机组成原理教学实验系统一台,排线若干。 4.操作方法与实验步骤

运算放大电路实验报告

实验报告 课程名称:电子电路设计与仿真 实验名称:集成运算放大器的运用 班级:计算机18-4班 姓名:祁金文 学号:5011214406

实验目的 1.通过实验,进一步理解集成运算放大器线性应用电路的特点。 2.掌握集成运算放大器基本线性应用电路的设计方法。 3.了解限幅放大器的转移特性以及转移特性曲线的绘制方法。 集成运算放大器放大电路概述 集成电路是一种将“管”和“路”紧密结合的器件,它以半导 体单晶硅为芯片,采用专门的制造工艺,把晶体管、场效应管、 二极管、电阻和电容等元件及它们之间的连线所组成的完整电路 制作在一起,使之具有特定的功能。集成放大电路最初多用于各 种模拟信号的运算(如比例、求和、求差、积分、微分……)上, 故被称为运算放大电路,简称集成运放。集成运放广泛用于模拟 信号的处理和产生电路之中,因其高性价能地价位,在大多数情 况下,已经取代了分立元件放大电路。 反相比例放大电路 输入输出关系: i o V R R V 12-=i R o V R R V R R V 1 212)1(-+=

输入电阻:Ri=R1 反相比例运算电路 反相加法运算电路 反相比例放大电路仿真电路图

压输入输出波形图 同相比例放大电路 输入输出关系: i o V R R V )1(12+=R o V R R V R R V 1 2i 12)1(-+=

输入电阻:Ri=∞ 输出电阻:Ro=0 同相比例放大电路仿真电路图 电压输入输出波形图

差动放大电路电路图 差动放大电路仿真电路图 五:实验步骤: 1.反相比例运算电路 (1)设计一个反相放大器,Au=-5V,Rf=10KΩ,供电电压为±12V。

北京邮电大学电路实验报告-(小彩灯)

北京邮电大学电路实验报告-(小彩灯)

电子电路综合实验报告课题名称:基于运算放大器的彩灯显示电路的设计与实现 姓名:班级:学号: 一、摘要: 运用运算放大器设计一个彩灯显示电路,通过迟滞电压比较器和反向积分器构成方波—三角波发生器,三角波送入比较器与一系列直流电平比较,比较器输出端会分别输出高电平和低电平,从而顺序点亮或熄灭接在比较器输出端的发光管。 关键字: 模拟电路,高低电平,运算放大器,振荡,比较 二、设计任务要求: 利用运算放大器LM324设计一个彩灯显示电路,让排成一排的5个红色发光二极管(R1~R5)重复地依次点亮再依次熄灭(全灭→R1→R1R2→R1R2R3→R1R2R3R4→R1R2R3R4R5→R1R2R3R4→R1R2R3→R1R2→R1→全灭),同时让排成一排的6个绿色发光二极管(G1~G6)单光

三角波振荡电路可以采用如图2-28所示电路,这是一种常见的由集成运算放大器构成的方波和三角波发生器电路,图2-28中运放A1接成迟滞电压比较器,A2接成反相输入式积分器,积分器的输入电压取自迟滞电压比较器的输出,迟滞电压比较器的输入信号来自积分器的输出。假设迟滞电压比较器输出U o1初始值为高电平,该高电平经过积分器在U o2端得到线性下降的输出信号,此线性下降的信号又反馈至迟滞电压比较器的输入端,当其下降至比较器的下门限电压U th-时,比较器的输出发生跳变,由高电平跳变为低电平,该低电平经过积分器在U o2端得到线性上升的输出信号,此线性上升的信号又反馈至迟

滞电压比较器的输入端,当其上升至比较器的上门限电压U th+时,比较器的输出发生跳变,由低电平跳变为高电平,此后,不断重复上述过程,从而在迟滞电压比较器的输出端U o1得到方波信号,在反向积分器的输出端U o2得到三角波信号。假设稳压管反向击穿时的稳定电压为U Z,正向导通电压为U D,由理论分析可知,该电路方波和三角波的输出幅度分别为: 式(5)中R P2为电位器R P动头2端对地电阻,R P1为电位器1端对地的电阻。 由上述各式可知,该电路输出方波的幅度由稳压管的稳压值和正向导通电压决定,三角波的输 出幅度决定于稳压管的稳压值和正向导通电压以及反馈比R1/R f,而振荡频率与稳压管的稳压值和正向导通电压无关,因此,通过调换具有不同稳压值和正向 导通电压的稳压管可以成比例地改变方波和三角波的幅度而不改变振荡频率。 电位器的滑动比R P2/R P1和积分器的积分时间常数R2C的改变只影响振荡频率而 不影响振荡幅度,而反馈比R1/R f的改变会使振荡频率和振荡幅度同时发生变化。因此,一般用改变积分时间常数的方法进行频段的转换,用调节电位器滑动头 的位置来进行频段内的频率调节。

16位算术逻辑运算实验

16 位算术逻辑运算实验 一、实验内容 1、实验原理 实验中所用16位运算器数据通路如图3-3所示。其中运算器由四片74LS181以并/串形成16位字长的ALU构成。低8位运算器的输出经过一个三态门74LS245(U33)到ALUO1插座,实验时用8芯排线和内部数据总线BUSD0~D7插座BUS1~6中的任一个相连,低8位数据总线通过LZD0~LZD7显示灯显示;高8位运算器的输出经过一个三态门74LS245(U33`)到ALUO1`插座,实验时用8芯排线和高8位数据总线BUSD8~D15插座KBUS1或KBUS2相连,高8位数据总线通过LZD8~LZD15显示灯显示;参与运算的四个数据输入端分别由四个锁存器74LS273(U29、U30、U29`、U30、)锁存,实验时四个锁存器的输入并联后用8芯排线连至外部数据总线EXD0~D7插座EXJ1~EXJ3中的任一个;参与运算的数据源来自于8位数据开并KD0~KD7,并经过一三态门74LS245(U51)直接连至外部数据总线EXD0~EXD7,输入的数据通过LD0~LD7显示。

本实验用到6个主要模块:⑴低8位运算器模块,⑵数据输入并显示模块,⑶数据总线显示模块,⑷功能开关模块(借用微地址输入模块),⑸高8位运算器模块,⑹高8位(扩展)数据总线显示模块。根据实验原理详细接线如下(接线⑴~⑸同实验一): ⑴ALUBUS连EXJ3; ⑵ALUO1连BUS1; ⑶SJ2连UJ2; ⑷跳线器J23上T4连SD; ⑸LDDR1、LDDR2、ALUB、SWB四个跳线器拨在左边(手动方式); ⑹AR跳线器拨在左边,同时开关AR拨在"1"电平; ⑺ALUBUS`连EXJ2;

计算机组成原理实验报告一 算术逻辑运算器

算术逻辑运算器 一.实验目的与要求 试验目的:1、掌握算术运算器单元ALU(74LS181)的工作原理。 2、掌握简单运算器的数据传送通道。 3、验算由74LS181等组合逻辑电路组成的运算功能发生器运算功能。 4、能够按给定数据,完成实验指定的算术/逻辑运算。 试验要求:按练习的要求输入数据和完成相应的操作,将实验结果填入表格二.实验方案 1、按实验连线图接好线,仔细检查正确与否,无误后才接通电源。 2、用二进制数据开关分别向DR1寄存器和DR2寄存器置数。 3、通过总线输出DR1寄存器和DR2寄存器的内容。 4、比较实验结果和理论值是否一致,如果不一致,就分析原因,然后重做。 三.实验结果 练习一表1.1.2 练习二表1.1.3

1.实验结果分析 ●实验结果和理论值一致,讲明实验操作过程正确,实验结果准确无误。 2.结论 ●要有理论基础才可以做好实验的每一步,所以,平时一定要学好理论知识。 3.问题与讨论 我们这个小组,在做第二个实验时就遇到了很多问题,就是我们我无论输入什么显示灯都不变,然后我们就互相讨论,但是还是没办法解决,后来问了老师才知道我们插错线。 4.实验总结 (1)以前没有做过这种实验,所以实验前我做了充分的预习。但预习毕竟不是实际操

作,经常会在想实际情况会是什么样,在实际操作过程中我遇到了不少的困难,例如我做第二个实验时就插错线,幸好在老师的帮助下还加上自己的思考,终于把问题解决掉了。我觉得,实验前老师应该做些示范给我们看,这样我们会学得更快。 (2)在做表1.1.4的实验时,不知道怎样查出S3、S2、S1、S0、M、Cn的值,问周围的同学,他们也不知道。因为这个很重要,直接影响到后面的实验,所以请教了老师。 经过老师的解释后,我顺利地完成了后面的实验。 5.思考题 1)写出本实验中的各控制端的作用。 答:S0 S1 S2 S3(它们共同决定运算器执行哪一种运算)M(决定是算术运算还是逻辑运算). CN(表示有无进位) SW-B(输入三态门控制“INPUT DEVICE”中的八位数据开关D7-D0的数据是否送到数据总线BUS上) ALU-B(输出三态门,控制运算器的运算结果是否送到数据总线BUS)LDDR1 LDDR2 (寄存器,寄存数据) 2)在实验中哪些控制端高电平有效,哪些低电平有效? 答:高电平有效(LDDR1 LDDR2)低电平有效(CN ALU-B SW-B) 3)在实验正常的输入和输出操作中,SW-B和ALU-B为什么不能同时为0的状态? 答:ALU-B SW-B都是低电平有效,如果同时为低电平,这将导致数据一边输入一边输出。 4)DR1置数完成后,为什么要关闭控制端LDDR1? 答:不关闭的话将导致第二次输入的数据存入DR1中,覆盖之前的数据 DR2置数完成后,为什么要关闭控制端LDDR2? 答:不关闭的话,下此操作后的数据将会存入DR2中,覆盖之前的数据 5)在练习三的表1.1.4中,要求每一次的运算结果都要存入DR2寄存器,解释该存入操作 中为什么不用SW-B置“0”和ALU-B置“1” 答:因为这时候的数据已经是存在控制器中,不必要再输入,所以不必那样做。 6)“A+B”和”A加B”这两种运算有什么不同,查找表1.1.1,分别写出这两种运算中S3、 S2、S1、S0、M、CN各控制端的状态。 答:A+B表示逻辑加11101* A加B表示算术加100101 7)CN是进位控制端,在逻辑运算和算术运算中,它与哪种运算有关? 答:算术运算 8)做减法操作DR1减DR2时,与进位CN是否有关?如有关CN是0还是1? 答:有关,因为这是算术减。与0有关 进位控制运算器 1.实验目的与要求 试验目的: 1)、验证带进位控制的算术运算发生器的功能。 2)、按给定的数据完成几种指定的算术运算。 二、实验要求: 按练习一和练习二的要求输入数据和完成相应的操作,将实验结果填入表1.2.2和1.2.3. 三. 实验方案

基本运算电路实验报告

基本运算电路实验报告 实验报告 课程名称:电路与模拟电子技术实验 指导老师: 成绩: 实验名称: 基本运算电路设计 实验类型: 同组学生姓名: 实验目的: 1、掌握集成运算放大器组成的比例、加法和积分等基本运算电路的设计。 2、了解集成运算放大器在实际应用中应考虑的一些问题。 实验要求: 1、实现两个信号的反向加法运算 2、用减法器实现两信号的减法运算 3、用积分电路将方波转化为三角波 4、实现同相比例运算(选做) 5、实现积分运算(选做) 双运算放大器LM358 三、 实验须知: 1.在理想条件下,集成运放参数有哪些特征? 答:开环电压增益很高,开环电压很高,共模抑制比很高,输入电阻很大,输入电流接近于零,输出电阻接近于零。 2.通用型集成运放的输入级电路,为啥 均以差分放大电路为基础? 答:(1)能对差模输入信号放大 (2)对共模输入信号抑制 (3)在电路对称的条件下,差分放大具有很强的抑制零点漂移及抑制噪声与干扰的能力。 3.何谓集成运放的电压传输特性线?根据电压传输特性曲线,可以得到哪些信息? 答:运算放大器的电压传输特性是指输出电压和输入电压之比。 4.何谓集成运放的输出失调电压?怎么解决输出失调? 答:失调电压是直流(缓变)电压,会叠加到交流电压上,使得交流电的零线偏移(正负电压不对称),但是由于交 流电可以通过“隔直流”电容(又叫耦合电容)输出,因此任何漂移的直流缓变分量都不能通过,所以可以使输出的交流信号不受失调电压的任何影响。 5.在本实验中,根据输入电路的不同,主要有哪三种输入方式?在实际运用中这三种输入方式都接成何种反馈形式,以实现各种模拟运算? 答:反相加法运算电路,反相减法运算电路,积分运算电路。都为负反馈形式。 专业: 姓名: 日期: 地点:紫金港 东三--

《计算机组成原理》实验报告---8位算术逻辑运算实验

. '. 计算机专业类课程 实验报告 课程名称:计算机组成原理 学 院:信息与软件工程学院 专 业:软件工程 学生姓名: 学 号: 指导教师: 日 期: 2012 年 12 月 15 日

电子科技大学 实验报告 一、实验名称:8位算术逻辑运算实验 二、实验学时:2 三、实验内容、目的和实验原理: 实验目的: 1.掌握算术逻辑运算器单元ALU(74LS181)的工作原理。 2.掌握模型机运算器的数据传送通路组成原理。 3.验证74LS181的组合功能。 4.按给定数据,完成实验指导书中的算术/逻辑运算。 实验内容: 使用模型机运算器,置入两个数据DR1=35,DR2=48,改变运算器的功能设定,观察运算器的输出,记录到实验表格中,将实验结果对比分析,得出结论。 实验原理: 1.运算器由两片74LS181以并/串形式构成8位字长的ALU。

. '. 2.运算器的输出经过一个三态门(74LS245)和数据总线相连。 3.运算器的两个数据输入端分别由两个锁存器(74LS273)锁存。 4.锁存器的输入连至数据总线,数据开关(INPUT DEVICE)用来给 出参与运算的数据,并经过一三态门(74LS245)和数据总线相连。 5.数据显示灯(BUS UNIT)已和数据总线相连,用来显示数据总线内 容。 实验器材(设备、元器件):模型机运算器 四、实验步骤: 1. 仔细查看试验箱,按以下步骤连线 1)ALUBUS连EXJ3 2) ALU01连BUS1 3) SJ2连UJ2 4) 跳线器J23上T4连SD 5) LDDR1,LDDR2,ALUB,SWB四个跳线器拨在左边 6) AR跳线器拨在左边,同时开关AR拨在“1”电平 2. 核对线路,核对正确后接通电源 3. 用二进制数据开关KD0-KD7向DR1和DR2寄存器置入8位运算数据。

计算机组成原理实验报告(运算器组成、存储器)

计算机组成原理实验报告 一、实验1 Quartus Ⅱ的使用 一.实验目的 掌握Quartus Ⅱ的基本使用方法。 了解74138(3:8)译码器、74244、74273的功能。 利用Quartus Ⅱ验证74138(3:8)译码器、74244、74273的功能。 二.实验任务 熟悉Quartus Ⅱ中的管理项目、输入原理图以及仿真的设计方法与流程。 新建项目,利用原理编辑方式输入74138、74244、74273的功能特性,依照其功能表分别进行仿真,验证这三种期间的功能。 三.74138、74244、74273的原理图与仿真图 1.74138的原理图与仿真图 74244的原理图与仿真图

1. 4.74273的原理图与仿真图、

实验2 运算器组成实验 一、实验目的 1.掌握算术逻辑运算单元(ALU)的工作原理。 2.熟悉简单运算器的数据传送通路。 3.验证4位运算器(74181)的组合功能。 4.按给定数据,完成几种指定的算术和逻辑运算。 二、实验电路 附录中的图示出了本实验所用的运算器数据通路图。8位字长的ALU由2片74181构成。2片74273构成两个操作数寄存器DR1和DR2,用来保存参与运算的数据。DR1接ALU的A数据输入端口,DR2接ALU的B数据输入端口,ALU的数据输出通过三态门74244发送到数据总线BUS7-BUS0上。参与运算的数据可通过一个三态门74244输入到数据总线上,并可送到DR1或DR2暂存。 图中尾巴上带粗短线标记的信号都是控制信号。除了T4是脉冲信号外,其他均为电位信号。nC0,nALU-BUS,nSW-BUS均为低电平有效。 三、实验任务 按所示实验电路,输入原理图,建立.bdf文件。 四.实验原理图及仿真图 给DR1存入01010101,给DR2存入10101010,然后利用ALU的直通功能,检查DR1、

计算机组成原理实验报告 算术逻辑运算单元实验

西华大学数学与计算机学院实验报告 课程名称:计算机组成原理年级:2011级实验成绩: 指导教师:祝昌宇姓名:蒋俊 实验名称:算术逻辑运算单元实验学号:312011*********实验日期:2013-12-15 一、目的 1. 掌握简单运算器的数据传输方式 2. 掌握74LS181的功能和应用 二、实验原理 (1)ALU单元实验构成 1、结构试验箱上的算术逻辑运算单元上的运算器是由运算器由2片74LS181构成8字长的ALU 单元。 2、2片74LS373作为2个数据锁存器(DR1、DR2),8芯插座ALU-OUT作为数据输入端,可通过短8芯扁平电缆,把数据输入端连接到数据总线上。 3、运算器的数据输出由一片74LS244(输出缓冲器)来控制,8芯插座ALU-OUT作为数据输出端,可通过短8芯扁平电缆把数据输出端连接到数据总线上。 (2)ALU单元的工作原理 数据输入锁存器DR1的EDR1为低电平,并且D1CK有上升沿时,把来自数据总线上的数据打入锁存器DR1。同样,使EDR2为低电平,并且D2CK有上升沿时,把来自数据总线上的数据打入锁存器DR2。 算术逻辑运算单元的核心是由2片74LS181构成,它可以进行2个8位二进制数的算术逻辑运算,74LS181的各种工作方式可通过设置其控制信号来实现(S0、S1、S2、S3、M、CN)。当实验者正确设置了74LS181的各个控制信号,74LS181会运算数据锁存器DR1、DR2内的数据。由于DR1、DR2已经把数据锁存,只要74LS181的控制信号不变,那么74LS181的输出数据也不会发生改变。 输出缓冲器采用74LS244,当控制信号ALU-O为低电平时,74LS244导通,把74LS181的运算结果输出到数据总线;ALU-O为高电平时,74LS244的输出为高阻。

实验报告:算术运算电路

电气工程及其自动化网络专升本 实验报告 实验课程:电工电子综合实践 实验名称:算术运算电路 班级:05秋电气工程及其自动化姓名: 学号: VH1052U2003 日期: 2007-9-4 实验内容: 一、实验目的 1、了解集成运算放大器开环放大倍数Av和最大输出电压 Vomax的测试方法。 2、掌握比例运算、加法运算、减法运算、积分运算电路的调整, 微分电路的连接与测试。 3、了解集成运算放大器非线性应用的特点。 二、实验器材 1、实物实验器材 (1)、HY177-30S双路可跟踪直流稳压电源 1台 (2)、AFG310函数发生器 1台

(3)、FLUKE45数字万用表 1台 (4)TDS210数字式双踪示波器 1台 2、虚拟实验器材 (1)、操作系统为Windows95/98/ME的计算机 1台 (2)、Electronics Workbench Multisim 2001电子线路仿真软件 1套 三、实验原理 线性集成运算放大器在线性区工作时,是一种具有高放大倍数的放大器,加上负反馈网络,就可完成各种线性应用,其中运算放大器可以实现多种数学运算,其基本运算有比例、加法、减法、积分、微分等。 线性集成放大器在开环或引入正反馈的情况下,当其两个差动输入端之间存在着微小的失调电压时,放大器就处于正饱和或负饱和状态(即工作于非线性区),利用这种工作方式可以实现非线性应用,如信号比较器-采样保持电路等。 衡量线性集成放大器的性能指标很多,其中开环放大倍数Av反映了该器件在输出开路的条件下,输出电压对差模电压的放大能力。最大输出电压Vomax则反映输出电压与输入电压的线性应用范围,超过此界限则进入非线性区。 四、虚拟仿真实验内容及步骤 1、反相比例运算放大电路测试

试验二16位算术逻辑运算试验

实验三16位算术逻辑运算实验 一、实验目的 1、掌握16位运算器的数据传送通路组成原理。 2、进一步验证算术逻辑运算功能发生器74LS181的组合功能。 3、按要求和给出的数据完成几种指定的算术逻辑运算。 二、实验内容 1、实验原理 16位运算器数据通路如图2-1所示,其中运算器由四片74LS181以并/串形成16位字长的ALU构成。低8位运算器的输出经过一个三态门74LS245(U33)到ALUO1插座,实验时用8芯排线和内部数据总线BUSD0~D7插座BUS1~6中的任一个相连,低8位数据总线通过LZD0~LZD7显示灯显示;高8位运算器的输出经过一个三态门74LS245(U33`)到ALUO1`插座,实验时用8芯排线和高8位数据总线BUSD8~D15插座KBUS1或KBUS2相连,高8位数据总线通过LZD8~LZD15显示灯显示;参与运算的四个数据输入端分别由四个锁存器74LS273(U29、U30、U29`、U30、)锁存,实验时四个锁存器的输入并联后用8芯排线连至外部数据总线EXD0~D7插座EXJ1~EXJ3中的任一个;参与运算的数据源来自于8位数据开并KD0~KD7,并经过一三态门74LS245(U51)直接连至外部数据总线EXD0~EXD7,输入的数据通过LD0~LD7显示。 2、实验接线 本实验需用到6个主要模块: ①低8位运算器模块;②数据输入并显示模块;③数据总线显示模块; ④功能开关模块(借用微地址输入模块);⑤高8位运算器模;, ⑥高8位(扩展)数据总线显示模块。 根据实验原理详细接线如下(接线①~⑤同实验一): ①ALUBUS连EXJ3; ②ALUO1连BUS1; ③SJ2连UJ2; ④跳线器J23上T4连SD; ⑤LDDR1、LDDR2、ALUB、SWB四个跳线器拨至左侧(手动方式); ⑥AR跳线器拨至左侧,同时开关AR拨至“1”电平; ⑦ALUBUS`连EXJ2; ⑧ALUO1`连KBUS1;

集成运放组成的基本运算电路实验报告

实验报告课程名称:电路与电子技术实验指导老师: 成绩: 实验名称:集成运放组成的基本运算电路实验实验类型:同组学生:一、实验目的和要求(必填)二、实验容和原理(必填) 三、主要仪器设备(必填)四、操作方法和实验步骤 五、实验数据记录和处理六、实验结果与分析(必填) 七、讨论、心得 一、实验目的和要求 1.研究集成运放组成的比例、加法和积分等基本运算电路的功能; 2.掌握集成运算放大电路的三种输入方式。 3.了解集成运算放大器在实际应用时应考虑的一些问题; 4.理解在放大电路中引入负反馈的方法和负反馈对放大电路各项性能指标的影响; 5.学会用集成运算放大器实现波形变换 二、实验容和原理 1.实现两个信号的反相加法运算 2.输入正弦波,示波器观察输入和输出波形,毫伏表测量有效值 3.实现单一信号同相比例运算(选做) 4.输入正弦波,示波器观察输入和输出波形,毫伏表测量有效值,测量闭环传输特性:Vo = f (Vs) 5.实现两个信号的减法(差分)运算 6.输入正弦波,示波器观察输入和输出波形,毫伏表测量有效值 7.实现积分运算(选做) 8.设置输出初态电压等于零;输入接固定直流电压,断开K2,进入积分;用示波器观察输出变化(如何设轴,Y轴和触发方式) 9.波形转换—方波转换成三角波 10.设:Tp为方波半个周期时间;τ=R2C 11.在T p<<τ、T p ≈τ、T p>>τ三种情况下加入方波信号,用示波器观察输出和输入波形,记录线性 三、主要仪器设备 1.集成运算电路实验板;通用运算放大器μA741、电阻电容等元器件; 2.MS8200G型数字多用表;XJ4318型双踪示波器;XJ1631数字函数信号发生器;DF2172B型交流电压表; 型可调式直流稳压稳流电源。

比例求和运算电路实验报告

实验四比例求和运算电路 一、实验目的 ①掌握用集成运算放大器组成比例\求和电路的特点和性能; ②学会用集成运算放大电路的测试和分析方法。 二、实验仪器 ①数字万用表;②示波器;③信号发生器。 三、实验内容 Ⅰ.电压跟随器 实验电路如图1所示: 图1 电压跟随器 按表1内容实验并记录。 V i(V)-2-0.50+0.51 R L=∞-2.001-0.5050.0030.507 1.002 V O(V) R L=5K1-2.001-0.5050.0030.507 1.002 表1 Ⅱ.反相比例放大电路 实验电路如图2所示:

图2 反相比例放大器 1)按表2内容实验并测量记录: 直流输入电压U i(mV)3010030010003000 输出电压 U O 理论估算(mV)-300-1000-3000-10000-30000实测值(mV)-320-1046-3004-9850-9940误差(mV)20464-150-20060 表2 发现当U i=3000 mV时误差较大。 2)按表3要求实验并测量记录: 测试条件 理论估算值 (mV)实测值(mV) ΔU O R L开路,直流输入信号U i 由0变为800mV -8000-8030 ΔU AB00 ΔU R28000 ΔU R100 ΔU OL U=800mV, R L由开路变为5K1 00.02 表3 其中R L接于V O与地之间。表中各项测量值均为U i=0及U i=800mV

时所得该项测量值之差。 Ⅲ.同相比例放大器 电路如图3所示。理论值:U i/10K=(U i-U O)/100K故U O=11U i 图3 同相比例放大电路 1)按表4和5实验测量并记录。 直流输入电压U i(mV)3010030010003000 输出电压U O 理论估算(mV)3001000300010000 30000实测值(mV)3281129329010980 12360误差(mV)28 129290980 17640 测试条件 理论估算值 (mV) 实测值 (mV) ΔU O R L开路,直流输入信号U i 由0变为800mV 88008700 ΔU AB00ΔU R2800830ΔU R1-800-813

基本运算电路设计实验报告

实验报告 课程名称:电路与模拟电子技术实验 指导老师: 成绩: __________________ 实验名称: 基本运算电路设计 实验类型:______ _同组学生姓名:__________ 一、实验目的和要求(必填) 二、实验内容和原理(必填) 三、主要仪器设备(必填) 四、操作方法和实验步骤 五、实验数据记录和处理 六、实验结果与分析(必填) 七、讨论、心得 实验目的和要求 1. 掌握集成运放组成的比例、加法和积分等基本运算电路的设计。 2. 掌握基本运算电路的调试方法。 3. 学习集成运算放大器的实际应用。 二、实验内容和原理(仿真和实验结果放在一起) 1、反相加法运算电路: 1212 12121 2 =( ) f o I I f f f o I I I I I u u u R R R R R u u u R R ++=-=-+ 当R1=R2时, 121 () f o I I R u u u R =- +,输出电压与Ui1,Ui2之和成正 比,其比例系数为1f R R ,电阻R ’=R1//R2//Rf 。 2、减法器(差分放大电路) 专业:机械电子工程 姓名:许世飞 学号: 日期: 桌号:

11o I f u u u u R R ----= 由于虚短特性有:2 3 23 321231 1233211 11,() I f f o I I f f o I I f u u u R R R R R R u u u R R R R R R R R R u u u R R R -+== ?+?? =+ - ?+??===-=因此解得:时,有可见,当时,输出电压等于出入电压值差。 3、由积分电路将方波转化为三角波: 电路中电阻R2的接入是为了抑制由IIO 、VIO 所造成的积分漂移,从而稳定运放的输出零点。在t<<τ2(τ2=R2C )的条件下,若vS 为常数,则vO 与t 将近似成线性关系。因此,当vS 为方波信号并满足Tp<<τ2时(Tp 为方波半个周期时间),则vO 将转变为三角波,且方波的周期越小,三角波的线性越好,但三角波的幅度将随之减小。 4 、同相比例计算电压运算特性:

基本运算电路实验报告

实验名称:基本运算电路设计实验类型:同组学生姓名: 三、实验须知:

四、实验步骤: 1.实现两个信号的反相加法运算 实验电路: R′= Rl//R2//RF 电阻R'的作用:作为平衡电阻,以消除平均偏置电流及其漂移造成的运算误差 输入信号v s1v s1输出电压v o 0.1V,1kHz 0 1.01V 0.1V 0.1V 2.03V 2.减法器(差分放大电路) 实验电路: R1=R2、R F=R3 输入信号v s1v s1输出电压v o 0.1V,1kHz 0 1.02V 0 0.1V 1.03V 0.1V 0.1V 0.12mV 共模抑制比850 3.用积分电路转换方波为三角波 实验电路:

电路中电阻R2的接入是为了抑制由I IO、V IO所造成的积分漂移,从而稳定运放的输出零点。 在t<<τ2(τ2=R2C)的条件下,若v S为常数,则v O与t 将近似成线性关系。因此,当v S为方波信号并满足T p<<τ2时(T p为方波半个周期时间),则v O将转变为三角波,且方波的周期越小,三角波的线性越好,但三角波的幅度将随之减小。 根据电路参数求出τ2,确定三种情况下的方波信号频率,在坐标系中画出输入和输出波形。 v S方波周期v S幅值(峰峰值) v o波形v o周期v o幅值(峰峰值) T=0.1R2C 未测 T=R2C 1.000 如下图1ms 6.64V T=10R2C 1.000 如下图10ms 10.60V T=100R2C 1.000 如下图100ms 11.00V ①T=0.1R2C=0.1ms 未测 ②T=R2C=1ms ③T=10R2C=10ms

计算机组成原理--实验二算术逻辑运算实验

实验二算术逻辑运算实验 一、实验目的 (1)了解运算器芯片(74LS181)的逻辑功能。 (2)掌握运算器数据的载入、读取方法,掌握运算器工作模式的设置。 (3)观察在不同工作模式下数据运算的规则。 二、实验原理 1.运算器芯片(74LS181)的逻辑功能 74LS181是一种数据宽度为4个二进制位的多功能运算器芯片,封装在壳中,封装形式如图2-3所示。 5V A1 B1 A2 B2 A3 B3 Cn4 F3 BO A0 S3 S2 S1 S0 Cn M F0 F1 F2 GND 图 2-3 74LS181封装图 主要引脚有: (1)A0—A3:第一组操作数据输入端。 (2)B0—B3:第二组操作数据输入端。 (3)F0—F3:操作结果数据输入端。 (4)F0—F3:操作功能控制端。 (5):低端进位接收端。

(6):高端进位输出端。 (7)M:算数/逻辑功能控制端。 芯片的逻辑功能见表2-1.从表中可以看到当控制端S0—S3为1001、M为0、 为1时,操作结果数据输出端F0—F3上的数据等于第一组操作数据输入端A0—A3上的数据加第二组操作数据输入端B0—B3上的数据。当S0—S3、M、 上控制信号电平不同时,74LS181芯片完成不同功能的逻辑运算操作或算数运算操作。在加法运算操作时,、进位信号低电平有效;减法运算操作时,、 借位信号高电平有效;而逻辑运算操作时,、进位信号无意义。 2.运算器实验逻辑电路 试验台运算器实验逻辑电路中,两片74LS181芯片构成一个长度为8位的运算器,两片74LS181分别作为第一操作数据寄存器和第二操作数据寄存器,一片74LS254作为操作结果数据输出缓冲器,逻辑结构如图2-4所示。途中算术运算操作时的进位Cy判别进位指示电路;判零Zi和零标志电路指示电路,将在实验三中使用。 第一操作数据由B-DA1(BUS TO DATA1)负脉冲控制信号送入名为DA1的第一操作数据寄存器,第二操作数据由B-DA2(BUS TO DATA2)负脉冲控制信号送入名为DA2的第二操作数据寄存器。74LS181的运算结果数据由(ALU TO BUS)低电平控制信号送总线。S0—S3、M芯片模式控制信号同时与两片74LS181的S0—S3、M端相连,保证二者以同一工作模式工作。实验电路的低端进位接收端Ci与低4位74LS181的相连,用于接收外部进位信号。低4为74LS181的与高4位74LS181的上相连,实现高、低4位之间进位信号的传递。高4位之间进位信号的传递。高4位74LS181的送进位Cy判别和进位指示电路。 表2-1 74LS181 芯片逻辑功能表

相关文档
最新文档