数字电路与系统期末题及答案两套2009-2011年。30P

《考研专业课高分资料》

大连理工大学《数字电路与系统》

期末题

北京总部考研专业课教研中心

《考研专业课高分资料》之期末题

細:餓+期末试题 (3)

大连理工大学2010—2011学年寃1学期期末考试 ................ : . (3)

(A) .................................... : (3)

数字电路与系_试试题(A)参考答案 (12)

人-连理工大学2009—2010学年第1学期期末考试 (17)

(A) (17)

者萨培避与襄^试试题(A)参考答案 (26)

3/29 . . • •• - • -考研专业课研发中心

:

第四模块期末试题

I ■

I I I \

I i 大连理工大学2010-2011学年第1学期期末考试

I 1 I t

i 龄猶絲鑛试试题(A )

I 1 I

所有答案必须做在答案题纸上,做在试题纸上无效!

以下各题,皆只有一个答案是正确的,请选择:(1分*10)

1.

下图是某一逻辑门的内部结构图,请固答:

+5V

V

(1) .若输入信号X=1且¥=0,则输出信号Z 应为 :

A : 1

. B: 0

C:.不确定 D :皆有可能’

(2) .该逻辑门电路的逻辑符号为

:

A: - B :

CO-

D :

与)

(3) .在正逻辑体制下,孩.逻辑门的等效逻辑符号为:

:上二

ID-

c ;

-

D :

-

I I

'

2.请完成以下计窣制的转换:58in =

A : 00101011

B ; 01011010

C : 00111011

D : 0.0111010 3. 请完.成以下分数制的转换:10110010,= ■■ ,/- -

'

• ■ - -

八:By B: A2 C: Al D: Bl

i- : m负載的CMOS反相器(即非门),若萬输入逻辑值为1,则其输出逻辑值为」

A: 1 B:0 C:不确定 D:皆有可能

扬出端有电流流入,请问:该电流是:

:;-■, ■:.B:灌电流

i-;l ii:; iii 力 - ________ :

...B:负值

5 - ■:'■! b门屯路如下所示,则输出信号F= _________________________

■;. 4电路和组合逻辑电路在功能上有何区别?

1任意吋刻输出状态是否跟输入信号作用前的状态有关

仃无输出信号

::.勹令’(!分45)

1-矿幵关代数(也称为布尔代数)中1 + 1=

2.利周反演规则(也称为德•摩根定理),写出逻函数F=Y J- Z+X'' Y的反函数为(无需化简):

F, =

3:将逻辑函数G=X -Y+Y -Z+X *Z改写为最小项之和的形式:F=S X.Y.Z()

和最大项之积的形式:

F=JI». t. “ )

4.在四变量的卡诺图中,W-X* ^Y*Z的四个相邻项为:

5.写出以下电路的输出表达式:

Fl= 、F2= 、F3=

6.

J -K 触发器的特性方程为: D 触发器的特性方程为:

若使用D 触发器来设计一个模为十的计数器,请问至少需要几个D 触发器?

7.

利用卡诺图化简函数的结果是不是唯一的?

三.某一逻辑函数 F=2,.I .r.z ( 2, 3,6, 7, 9,-12,13),回答问题(5 分*2): 1.

画出该函数的卡诺图,并将菡数值填入该卡诺图:

......

2. 宣接在上面的卡诺图中,将可以合并的1单元圈起来,并写出该函数的最简与或式:

四.集成电'路74X139包含两个二线至四线的译码器,其逻辑符号如下图所示,请回答以下问题(3分*5〉:

1,.74X139中的两个二线至'四线译码德若要IE 常译码,其使能控制端EN_L 的有效逻辑值应为什么? ++ . - . 5/2?;' 、‘

.• 考研专业澡研发中心

F2

X O T1 F

i

EN A B

EN

LL -L -L

L-L-L-L

74X139

刊奶幻妁

罚们

7273

6/29

1EN

ABC

ID0IDIID2D3D4D5D6D7

考研专业课研发中心所奋输出端的有效电平为高电平还是低电平?

JiivoZ间是何种逻辑关系?

i:出苏中一个输出端Y3.L的逻辑表达式:

也•• •A 74X139组成的电路如图所示,请写出输出端F的表达式:

五,集成电路74X151是一个八选一的数椐选择器,其中C、B、A是3位选择变量,DO〜D7是八个数据输入端I £11.是低电平有效的使能控制端,请回答以下问题(共10分):

74X151,

0 ---------- ----- 9-

1.在实噓屮,若使74X151正常工作,实现其数据选择的功能,使能端EN_L应如何连线?请直接在上图 f涵出(2分),

2.请根据上图填写下面的数据选择表(8分):

六.某一同步时序逻辑电路如下图所示(5分*3〉:

1.请写出各触发器的激励方程(也称为存储器的输入方程):

- Dl-= •- . • •

.,曇“•

. L F L•

-.考研专业课研发中心

《考研专业课高分资料3之期末题谞•^出该电路的次态方程(也称为状态方程):

01 =

调的输出方程:

;)UT:-

i::::组方程填写状态转换表:

3.请究成该屯路的状态图,并标注状态转换时的输入输出值(X/OUT):

《考研专业锞髙分资料》之期末题

七.7虹163是集成的四位计数器电路,其组成的不足模计数电路如下图所示(10分h

74X163

->C3X <2 CLR ■o LD -ENP —

ENT

QA

QB QC QD RCO

1. •请画出该计 环图(7分乂

2.该计数器电路是模几的计数器?(3分)

Vcc=+5Vj — 数电路的状态循

《考研专业课高分资料》之期末题

A.在举重比赛中,有A、B、C三名裁判,其中A为主裁判,当两名或者两名以上裁判(且必须包括A在上举合格后,才可发

出合格信号,请按照以下步骤实现丄述要求的逻辑电路(15分)。提示:

.iiUfdV三个输入信号A、B, C,分别对应三名裁判的意见,若认为运动员上举合格,其值为1,否进•. •:,

个输出信号Y,代表运动员的举重成绩,若合格,则为1,否则为o。

1.+H 奶」.丄逻辑描述完成垓逻辑电路的毐值表:(3分)

2.根拐其值表写出输出信号Y的逻辑表达式,并利用你所学到的方法进行化简(4分):

3.画出可实现该功能的逻辑门电路(3分):

4.若使用VHDL语言实现该逻辑函数,请完奴以下程序(5分): LIBRARY

IEEE;

USE IEEE. STD_L0GIC_U64. ALL;

ENTITY weight_lifting IS

PORK , , :IN STD_LOGIC;

Y:OUT STD_LOGIC);

END weight_lifting;

《考研专业课高分资料3之期末题ARCHITECTURE func OF IS

BEGIN

Y<= :

END func; -

《考研专业深高分资料》之期末题

大连理工大学20W-2011学年第1学期期末考试

廣宇唐廢与■異證考试试题(A)参考答案

所有答案必须做在答案题纸上,做在轼题纸上无效1

• . . . ■” A ; 2. D ; 3. A ; 4. B 、B 、A ; 5. A 6.A '

:.!

,:

(0, 1,2,4)

4. d' • y' • Z+ ff -X-Y-Z+ W-X'

.X' .Y.Z

h. /'.、X 、.z ' Y-?-X 1

,Z

H?:•图正确画出可给3分,正确填写给2分 2. 圏1的结杲见上图,若正确可给2分

化简结果:ff' • Y+ ff • X • Y' +ff • Y' • ?,若正确,可给3分。 四.1. 0; 2.低电平:3.逻_非的关系,或者Y(L>Y0'

4. Y3_L=( B*A)',

若有学生写成Y3_L=(EN_L /

-B-A)'也对 5. C' -B* - A+C z

•B.A+C.B' - A' 若经过简单的化简也可:C' - A+C . B' ■ A' 五. 1.

..

J

}

-

-:

.:o

f\

4

::

. 1

V )

11

《考研专业课髙分资料》之期末题

74X151

C B

A

Y

0 0 0 X 0 0 1 1

0 1 0 1 -

0 - 1 1

0 1 0 0

0 1 0 1 X 1 1 0

X, 1 1 1

0 -

A. 1. D1=QO, DO=X

Q1*=D1=QO, QO*=DO=X OUT=(X.Q1'.QO)'

2.

X QI '

QO

QI* QO*

OUT

0 0 0 0 0 1 0 0 1 I 0

1

0 1 0 0 0 1 0 1 1

1 0 1

2.

rv

g ABC ID0IDI s ,D3j D5D6D7

2.模7

八.

.ABC Y

0 0 0 0

0 0 1 0

0 1 0 0

0 1 I 0

1 0 0 0

1 0 1 1

2.此处学生可在卷面或者草纸上画卡诺图,或者利用公式法进行化简,可根据其化简的程度适当给分。 Y=A-B/

-C+ A*B*C f + A.B*C

⑴ 利用卡诺图化简的结果:Y= A ■ B+ A • C (或者A* (B+ C))

(2)利用公式法进行化简的最简形式和方法:

Y = (A • B* - C+ A ■ B * C) + CA • B • C z + A • B • C)

=A • B+ A • C (或者A • (B+ C))

3.

或者:

4.. A , B , C :IN STD LOGIC;

•W—' 'I'll 1■ 11■—

ARCHITECTURE func OF (weightlifting )IS

A AND (

B OR

C )

此处的语句由于跟上一步的化简结果相关,可根据具体情况适当给分。

大连理工大学2009—2010学年寃I学期期末考试

齡祕絲鑛试试题(A)

所有答案必须做在答案题纸上,做在斌题紙上无效!

1填空(1分*15)

1-在开关代数(也称为布尔代数)中1 + 1=

2.利用反演规则(也称为德•摩根定理),写出逻辑函数F=Y' • Z+X' • Y的反函数为

(无需化简):,

F' =' __________________________________

3.将逻辑函数G=X -Y+Y -Z+X -Z改写为最小项之和的形式:F=Su.z(.

郛最大项之积的形式:

F=U ,■- .).

4.在四变量的卡诺图中,• X7• Y • Z的四个相邻项为:

5.写出以下电_的输出表达式:

fi ==E>—f2

F1 = 、F2 =、-F3 = ■. .

6.J-K触发器的特性方程为:. _ ‘

D触发器的特性方程为:0^ : ___________

若使用D触发器来设计一个模为十二的计数器,请闷至少釋荽几个D触发器?

7.利用卡诺图化简函数的结杲是不是唯一的?

二.以卞各题,"皆只有一个容案是正确的;请选择:(1分*10),

I.下图是某一逻辑门的内部结构淳,请回答:

《考研专业课髙分资料》之期末题

H)艿協入信兮X=1且Y=0,则输出信号Z应为________________________________ :

A: 0 B: 1 C:不确定 Dt皆有可能

(2.).该逻辑门电路的逻辑符号为=

I' 二:O- b: c:=£>-D:

(_3、.泎矿逻辑体制下,该逻辑门的等效逻辑符号为:_

a zlZ>- B

Z2D^C: =C>-p: =£>-

2.力成以下i十数制的转换,58,0= _____________________ 2

0 L011010 B: 00101011 C: 00111011 D; 00111010

.3.晴完成以下计数制的转换:10110010,= 16 A: B2 B: Al Ct Bl D: A2 .

4. 一个驱动负载的CMOS反相器(即非门),若其.输入逻辑值为1,则其输出逻辑值为,

A: 0 B; 1 C:不确定 D:皆有可能

同时,在其输出端有电流流入,请问:该电流是: A:灌电流B:拉电流

垓电流的值为:

A;负值B:正值

5.有逻辑门电路如下所示,则输出信号~

»/2?. 考研专业课研发中心

A : 0

B : 1

C : X

D : V

I--.紂序逻辑电路和组合逻辑电路在功能上有何区别?

A:有无输出信号

B:任意时刻输.出状态是否跟输入信号作用前舶状态有关

三. 某一■逻辑函数F=Sw. x.r.z ( 2, 3,6, 7, 9,12,13),回答问题(5分*2):

1.'測出'读函数的卡诺图,并将函数值填入该卡谙图:

2.直接在上面的卡诺图中,.将可以合并的1单元圏起来,并写出该函数的最简与或式:

四. 集成电路74X139包含两个二线至四线的译码器,其逻辑符号如下图所示,请回答以下问题(3分*5):

74X139

-¥0_L

•Y1:L ■Y2_L ,Y3 L

YO L Y1_L Y2 L Y3 L

1. 74X139中的两个二线至四线译码器若要正常译码,其使能控制端E1LL 的有效逻辑值应为什么?

2.所有输出端的有效电平为高电平还是低电平?

¥0¥1

沿泊

70

^7273

3.YI_L4HY1之间是何种逻辑关系?

4.请写出其中一个输出端Y2_L&逻辑表达式:

5.由一片74X139组成的电路如图所示,请写出输出端F的逻辑表达式:

74X139

五.集成电路74X151是一个八选一的数据选择器,其中C、B、A是3位选择变量,DO〜D7是八个数据输入端,£?0.是低电平有效的使能控制端,请回答以下问题(共10分):

74X151

ABC

D0D,D2D3D4D5D6

20/29 考研专业课挤发中心

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案 一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选 项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。 [A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X 2、以下各电路中,( B)能够产生脉冲准时。 [A]多谐振荡器[B]单稳态触发器 [C]施密特触发器[D]石英晶体多谐振荡器 3、以下逻辑电路中为时序逻辑电路的是(C)。 [A]变量译码器[B]加法器[C]数码存放器[D]数据选择器 4、同步时序电路和异步时序电路比较,其差别在于后者(B)。 [A]没有触发器[B]没有一致的时钟脉冲控制 [C]没有稳固状态[D]输出只与内部状态相关 5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。 [A]触发器[B]晶体管[C] MOS 管[D]电容 6、能将输出端直接相接达成线与的电路有(C)。 [A] TTL 与门[B]或门[C]三态门[D]三极管非门 7、 TTL 与非门的剩余脚悬空等效于(A)。 [A] 1[B] 0[C] Vcc[D] Vee 8、以下哪一条不是除去竟争冒险的举措(B)。 [A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计 9、主从触发器的触发方式是(D)。 [A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理 10、组合型 PLA 是由( A)组成。 [A]与门阵列和或门阵列[B]一个计数器 [C]一个或阵列[D]一个存放器 11、以下四个数中,最大的数是(B)。 [A] (AF) 16[B] (001010000010)8421BCD [C] (10100000) 2[D] (198) 10 12、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。 [A] 2[B] 8[C] 16[D] 32 13、以下门电路属于双极型的是(A)。 [A] OC 门[B] PMOS[C] NMOS[D] CMOS 14、用异步 I/O 输出构造的 PAL 设计逻辑电路,它们相当于(A)。 [A]组合逻辑电路[B]时序逻辑电路 [C]储存器[D]数模变换器

大学《数字电路与逻辑设计》期末试卷含答案

大学《数字电路与逻辑设计》试题 一、选择、填空、判断题(30分,每空1分) 1.和CMOS相比,ECL最突出的优势在于D 。 A.可靠性高 B. 抗干扰能力强 B.功耗低 D. 速度快 2.三极管的饱和深度主要影响其开关参数中的C 。 A.延迟时间t d B. 上升时间t r C. 存储时间t s D. 下降时间t f 3.用或非门组成的基本RS触发器的所谓“状态不确定”是发生在R、S 上 加入信号D 。 A.R=0, S=0 B. R=0, S=1 C. R=1, S=0 D. R=1, S=1 4.具有检测传输错误功能的编码是:C 。 A. 格雷码 B. 余3码 C. 奇偶校验码 5.运用逻辑代数的反演规则,求函数F=A̅[B+(C̅D+E̅G)]的反函数F̅:B 。 A.A+B̅C+D̅E+G B.A+B̅(C+D̅)(E+G̅) C.A̅+B(C̅+D)(E̅+G) 6.下列叙述中错误的有:C 。

A. 逻辑函数的标准积之和式具有唯一性。 B. 逻辑函数的最简形式可能不唯一。 C. 任意两不同的最小项之和恒等于1。 7. 函数F=(A+B+C ̅)(A ̅+D)(C+D)(B+D+E)的最简或与式为:A 。 A.F=(A+B+C ̅)(A ̅+D)(C+D) B.F=(A+B+C ̅)(A ̅+D) C.F=ABC ̅+A ̅D+CD 8. 逻辑函数F (A,B,C,D )=∑(1,3,4,5,6,8,9,12,14),判断当输入变量ABCD 分别从(1) 0110→1100,(2) 1111→1010时是否存在功能冒险:B 。 A. 存在,存在 B. 不存在,存在 C.不存在,不存在 9. 对于K =3的M 序列发生器,反馈函数为Q 2⊕Q 0,则产生M 序列:C 。 A. 1010100 B. 1110101 C. 1110100 10. 在进行异步时序电路的分析时,由于各个触发器的时钟信号不同,因此我们应该把时钟信号引入触发器的特征方程,对于D 触发器,正确的是:A 。 A.CP Q CP D Q n 1 n ⋅+⋅=+ B.CP D Q 1 n ⋅=+ C.CP D Q 1 n +=+ 11. 集电极开路与非门(OC 门)的输出端可以直接相连实现线连接逻辑,这种线连接逻辑是:C 。 A. 线或 B. 与非 C. 线与 12. 各种A/D 转换器电路类型中转换速度最快的是A 。 A. 并联比较型 B. 逐次渐进型 C. 双积分型 D. 计数型 13. 把串行输入的数据转换为并行输出的数据,可以使用B 。 A. 寄存器 B. 移位寄存器 C. 计数器 D. 存储器 14. 在进行状态编码时,优先级最高的相邻编码规则是A 。 A. 行相邻 B. 列相邻 C. 输出相邻 15. 在数字系统中8位二进制数称为一个字节,若用一个字节对信息进行编码,最多可表示 A 种信息? A. 256种 B. 8种 C.128种 16. 卡诺图有两个特殊的方格,分别称为0重心(全0格)和1重心(全1格),

数字电路期末试题及答案(绝密)

《数字电子技术基础》期终考试试题(110分钟)一、填空题:(每空1分,共15分) 1.逻辑函数Y A B C =+的两种标准形式分别为 ()、()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为()v;当输入为10001000,则输出电压为()v。5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。 7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数P=AB+AC写成“与或非”表达式,并用“集电极开路与非门” 来实现。 2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。

三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。 四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)

数字电路复习题(含答案)

、 一、填空题: 1.在计算机内部,只处理二进制数;二制数的数码为 1 、 0两个;写出从(000)2 依次加1的所有3位二进制数: 000、001、010、011、100、101、110、111 。 2.13=(1101) 2;(5A) 16 =(1011010) 2 ;() 2 =(8C) 16 。 完成二进制加法(1011) 2+1=(1100) 2 3.写出下列公式:= 1 ;= B ;= A+B ; =B A 。 . 4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。 TTL、CMOS电路中,工作电压为5V的是 TTL ;要特别注意防静电的是 CMOS 。5.要对256个存贮单元进行编址,则所需的地址线是 8 条。 6.输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 1 、 0 、高阻态三种状态。 7.施密特触发器有 2 个稳定状态.,多谐振荡器有 0 个稳定状态。8.下图是由触发器构成的时序逻辑电路。试问此电路的功能是移位寄存器, 是同步时序电路(填同步还是异步),当R D =1时,Q Q 1 Q 2 Q 3 = 0000 , 当R D =0,D I =1,当第二个CP脉冲到来后,Q Q 1 Q 2 Q 3 = 0100 。 ? 1D ' FF0 1D C1 FF0 1D C1 FF0 & C1 FF0 R D R D R D R D Q3 % Q1 Q0 D I R D CP

(图一) 1.和二进制数等值的十六进制数是( B ) A .16 B . 16 C . 16 D . 16 2.和逻辑式B A C B AC ++相等的式子是( A ) A .AC+B B . B C C .B D .BC A + — 3.32位输入的二进制编码器,其输出端有( D )位。 A. 256 B. 128 C. 4 D. 5 4.n 位触发器构成的扭环形计数器,其无关状态数为个( B ) A .2n -n B .2n -2n C .2n D .2n -1 5.4个边沿JK 触发器,可以存储( A )位二进制数 A . 4 B .8 C .16 6.三极管作为开关时工作区域是( D ) A .饱和区+放大区 B .击穿区+截止区 * C .放大区+击穿区 D .饱和区+截止区 7.下列各种电路结构的触发器中哪种能构成移位寄存器( C ) A .基本RS 触发器 B .同步RS 触发器 C .主从结构触发器 8.施密特触发器常用于对脉冲波形的( C ) A .定时 B .计数 C .整形 1.八进制数 ) 8 的等值二进制数为 ;十进制数 98 的 8421BCD 码为 。 2.试写出下列图中各门电路的输出分别是什么状态(高电平、低电平)(其中(A )(B )为TTL 门电路,而(C )为CMOS 门电路)

昆明理工大学07——09年电路A卷B卷试题及答案和电路期末复习题及答案

昆明理工大学2007--2008学年上学期期末试卷(B 卷) 姓名 学号 班级 课程 电路理论A (1) 学院 专业 一、填空题:在空格中填入最恰当的结果(每小题4分,共计28分) 1、电路进行等效变换时,用来替代的电路应该与原电路具有相同的( 伏安特性 )。用等效电路的方法求解分析电路时,电压和电流保持不变的部分仅限于等效电路( 以外 )。 2、已知某电路的图如下图所示,则该电路的独立回路个数为( 6 )个,该电路的结点个数为( 5 )个。可以列写的独立的KCL 方程个数为( 4 )个,可以列写的独立的KVL 方程个数为( 6 )个。 3、动态电路的全响应可以分解为( 零输入响应 )与( 零状态响应 )之和;也可以分解为( 暂态响应 )与 ( 稳态响应 )之和。 4、在线性时不变集总参数电路中,如果某支路的电压已知,该支路可以用一个与已知电压大小和方向相同的( 电压源 )替代;电路中如果某支路的电流已知,该支路可以用一个与已知电流大小和方向相同的( 电流源 )替代。经过替代后,电路中其他地方的电压、电流( 不会改变 )。 5、在线性电路中,电路中每个独立电源同时扩大或缩小K 倍,则电路中各支路上的电压、电流也会相应( 扩大或缩小K 倍 );电路中几个独立电源同时作用下在某支路上产生的电压或电流,等于各独立电源单独作用下在该支路上产生的电压或电流的( 叠加 )。 6、图示电路中, Ω===1C L X X R ,则电压表的读数为 ( 2 ) V 。

j C X 7、无源一端口网络的端口电压U =240 ∠-45°V ,端口电流I =20∠15°A ,电压与电流为关联参考方向。二端口网络的等效阻抗Z=( 12∠-60° Ω ),此时电路呈 ( 容 )性。 二、单一选择题:(每小题4分,共计32分) 1、如图所示电路,受控源吸收的功率是( D )。 A 、24W B 、-24W C 、96W D 、 -96W Ω 3 2、图示电路,已知当 V 1=S U ,A 1=S I 时,V 10=U ;当V 0=S U ,A 2=S I 时, V 8=U 。求V 2=S U ,A 3=S I 时,U=( A ) A. 24V B. 36V C. 48V D. 12V 3、已知如图所示的无源一端口N 的 V t u )30314cos(2200 +=,A t i )15314cos(5 -=,该一端口N 吸收的无功功率是( C )。 A 、300Var B 、400Var C 、500Var D 、600Var I +U -

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案 一、填空题 1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1 和0 来表示。 2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。 3、逻辑代数又称为布尔代数。最基本的逻辑关系有与、或、非三种。常用的几种导出的逻辑运算为与非或非与或非同或异或。 4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。 5、逻辑函数F=A B C D+A+B+C+D= 1 。 6、逻辑函数F=AB A+ + += 0 。 B A B B A 7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。 8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。 9、触发器有2个稳态,存储8位二进制信息要8个触发器。 10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。 11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。 12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。 13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重 要的参数为脉宽。 14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。 15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的 七段显示译码器。 16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。 17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时 序电路和异步时序电路。 二、选择题 1、一位十六进制数可以用 C 位二进制数来表示。 A.1 B.2 C.4 D. 16 2、十进制数25用8421BCD码表示为 B 。 A.10 101 B.0010 0101 C.100101 D.10101 3、以下表达式中符合逻辑运算法则的是D。 A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1

数字电路与系统期末题及答案两套2009-2011年。30P

《考研专业课高分资料》 大连理工大学《数字电路与系统》 期末题 北京总部考研专业课教研中心

《考研专业课高分资料》之期末题 細:餓+期末试题 (3) 大连理工大学2010—2011学年寃1学期期末考试 ................ : . (3) (A) .................................... : (3) 数字电路与系_试试题(A)参考答案 (12) 人-连理工大学2009—2010学年第1学期期末考试 (17) (A) (17) 者萨培避与襄^试试题(A)参考答案 (26)

3/29 . . • •• - • -考研专业课研发中心 : 第四模块期末试题 I ■ I I I \ I i 大连理工大学2010-2011学年第1学期期末考试 I 1 I t i 龄猶絲鑛试试题(A ) I 1 I : 所有答案必须做在答案题纸上,做在试题纸上无效! 以下各题,皆只有一个答案是正确的,请选择:(1分*10) 1. 下图是某一逻辑门的内部结构图,请固答: +5V V (1) .若输入信号X=1且¥=0,则输出信号Z 应为 : A : 1 . B: 0 C:.不确定 D :皆有可能’ (2) .该逻辑门电路的逻辑符号为 ■ : A: - B : CO- D : 与) (3) .在正逻辑体制下,孩.逻辑门的等效逻辑符号为: :上二 ID- c ; - D : - I I ■ ' 2.请完成以下计窣制的转换:58in = A : 00101011 B ; 01011010 C : 00111011 D : 0.0111010 3. 请完.成以下分数制的转换:10110010,= ■■ ,/- - '

数字电路与逻辑设计试题及答案2套

1. 三极管有NPN 和PNP 两种类型,当它工作在放大状态时,发射结____,集电 结______;NPN 型三极管的基区是______型半导体,集电区和发射区是______型半导体。 2. 把高电压作为逻辑1,低电平作为逻辑0的赋值方法称作_______逻辑赋 值。一种电路假设在正逻辑赋值时为与非门,则在负逻辑赋值时为________。 3. 四位二进制编码器有____个输入端;____个输出端。 4. 将十进制数287转换成二进制数是________;十六进制数是_____ __。 5. 根据触发器功能的不同,可将触发器分成四种,分别是____触发器、___ _触发器、____触发器和____触发器。 6. 以下图所示电路中,Y 1 =______;Y 2 =______;Y 3 =______。 1. A. B. C. 2. 在以下三个逻辑函数表达式中,____是最小项表达式。 A . B A B A )B ,A (Y += B. C B C B A BC A )C ,B ,A (Y ++= C.C AB ABC B C A C B A ) D ,C ,B ,A (Y +++⋅⋅= 3.用8421码表示的十进制数45,可以写成__________ A .45 B. [101101]BCD C. [01000101]BCD D. [101101]2 4.采用OC 门主要解决了_____ A .TTL 与非门不能相与的问题 B. TTL 与非门不能线与的问题 C. TTL 与非门不能相或的问题 5.*触发的特性表如下〔A 、B 为触发器的输入〕其输出信号的逻辑表达式为___ A . Q n+1 =A B. n n 1n Q A Q A Q +=+ C. n n 1n Q B Q A Q +=+

数字电路试题及答案 (2)

枣庄学院2011——2012学年度第一学期 《数字电路》考试试卷(B卷) (考试时间:150分钟考试方式:开卷) 考试内容 1.判断题正确的在括号内记“√”,错误的记“X”(共10分,每题1分)1)“0”的补码只有一种形式。() 2)卡诺图中,两个相邻的最小项至少有一个变量互反。() 3)用或非门可以实现3种基本的逻辑运算。() 4)三极管饱和越深,关断时间越短。() 5)在数字电路中,逻辑功能相同的TTL门和CMOS门芯片可以互相替代使用。 () 6)多个三态门电路的输出可以直接并接,实现逻辑与。() 7)时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。 () 8)采用奇偶校验电路可以发现代码传送过程中的所有错误。() 9)时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻辑功能,它们之间可以相互转换。() 10)一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励函数时对无效状态的处理。() 二.选择题(从下列各题的备选答案中选出1个或多个正确答案,将其填在括号中。共10分) 1.不能将减法运算转换为加法运算。() A.原码B.反码C.补码 2.小数“0”的反码可以写为。() A.0.0...0 B.1.0...0 C.0.1...1 D.1.1 (1) 3.逻辑函数F=A⊕B和G=A⊙B满足关系。() A.F=G B.F’=G C.F’=G D.F=G⊕1

4.要使JK 触发器在时钟脉冲作用下,实现输出n n Q Q =+1,则输入端信号应为。 ( ) A .J =K =0 B .J =K =1 C .J =1,K =0 D .J =0,K =1 5.设计一个同步10进制计数器,需要触发器。 ( ) A .3个 B .4个 C .5个 D .10个 三.两逻辑函数BCD A D C BC CD B D C A AB F ++++=)(1,D C D B A F ⊕⊕=2,求两者的关系。(10分) 四.用与非门-与非门电路实现逻辑函数C B B A F ⊕+⊕=。(10分) 五.已知:TTL 与非门的I OL =15mA ,I OH =400μA ,V OH =3.6V ,V OL =0.3V ;发光二极管正向导通电压V D =2V ,正向电流I D =5~10mA 。求图1所示发光二极管驱动电路中R 的取值范围。(10分)

2010年秋电路试卷及答案 - 副本

电子与信息学院 2010年秋季学期 2009级电信、数统 《电路理论》期末考试试卷(A 卷、闭卷) 一、填空题(每小题2分,共20分) 1. 电路的两类约束是 。 2. 在线性电路叠加定理分析中,不作用的独立电压源应将其 。 3. 若电路的支路数为b ,节点数为n ,则独立的KCL 方程数为 。 4. 若电容上电压u 与电流i 为非关联参考方向,则u ,i 的瞬时VCR 表达式为 。 5. 已知L R -串联的一阶电路的响应 A e t i t L )1( 10)( 10--=,电感mH L 100=,则电路的时间常数=τ_______s ,电路的电阻=R _______Ω。 6. 电路如图1-1所示, 则其b a , 以右的等效电阻=eq R _________Ω,V 2电压源提供的功率为=P __________W 。 7.电路如图1-2(a)所示,则其如图1-2(b) 所示的戴维南等效电路中的=OC U _________V ,=eq R _________Ω。 8. 正弦稳态L ,C 串联电路中, 电容电压有效值为8V , 电感电压有效值为12V , 则总电压有效值为 。 9.对称三相电路中,星形连接的线电压是相电压的 。 10. 正弦稳态电路中, 一个无源单口网络的功率因数为0. 5 , 端口电压u(t) =10cos (100t +ψu) V ,端口电流 i (t) = 3 cos(100t - 10°)A (u,i 为 关联参考方向),则电压 的初相ψu 为 。 二、选择题(每小题2分,共20分) 1. 一个元件的电压电流为关联参考方向,若电流I =-3A ,元件产生 的功率是12w ,则电压U =( )V 。 A. -4 B. –1/4 C. 4 D.36 图2.1 图2.2 2. 图2.1示含源支路中, U ab = 4V , 则 A.–3 B.– 3. 图2.2示电路中, 电流I =( )。 A.–3 A B. 2 A C. 3 A D. 5 A 4. 图2.3示电路中, 电压U =( )。

西安邮电学院2010-2011年第一学期电子专业《数字电路与逻辑设计》期末考试C卷及答案

共 页 第 页 ------------------------------------------------装----------------------------------------------订----------------------------------------------------线---------------------------- ----- - ------------------------------------------------装----------------------------------------------订----------------------------------------------------线---------------------------- ----- 西安邮电学院课程考试试题(C 卷) ( 2010 —— 2011 学年度第 1学期) 课程名称: 试卷类型:(A 、B 、C ) 考试专业、年级: 题号 一 二 三 四 五 六 七 八 九 总分 得分 阅卷人 一、 分析下图所示译码器电路,给出分析过程,写出F1、F2的逻辑 函数表达式。(20分) 二、三态门的逻辑符号如图所示,试用VHDL 语言描述此 三态门的逻辑功能(20分) 专业班级 姓名 学号 年 月 日 考试用

说明:1、除填空题、图解及特要求外一般不留答题空间。 总印份(附答题纸页) 三、试用四位二进制同步计数器74LS161及必要的门电路实现0~10的模11计数器。(20分) 四、分析下图所示电路(利用集成移位寄存器74195)的逻辑功能,给出分析过程,画出状态转换图,设触发器的初始状态QDQCQBQA=0110。(20分)

山东交通学院《数字电路逻辑设计》期末考试复习题及参考答案

山东交通学院《数字电路逻辑设计》考试复习题及参 考答案 一、单选题(每题2分,共10道小题,总分值20分) 1.同步计数器是指()的计数器。(2分) A由同类型的触发器构成 B各触发器时钟端连在一起,统一由系统时钟控制 C可用前级的输出做后级触发器的时钟 参考答案:B 2.写出下图的比特序列是()。 A010********* B001100110011 C000011110000 参考答案:B 3.一个比特时间是1ms,串行传输8个比特所需要的时间是()。(2分) A1ms B8ms C16ms 参考答案:C 4.当与门的输入是什么状态时与门的输出是高电平()。(2分) A任意一个输入是高电平 B全部输入都是高电平 C没有输入是高电平 参考答案:B 5.判断下列电路哪个不是时序逻辑电路()。(2分) A单稳态触发器

B多谐振荡器 C译码器 参考答案:C 6.若四位同步二进制加法计数器当前的状态是0111,下一个时钟脉冲输入后,其状态变为()。(2分) A0011 B0111 C1000 参考答案:C 7.由5级触发器构成的二进制计数器,能计数的最大模是()。(2分) A16 B32 C10 参考答案:B 8.一个64选1的数据选择器有()个数据选择信号输入端。(2分) A6 B32 C64 参考答案:A 9.数字系统中的时钟的作用()。(2分) A携带某种二进制信息 B表示当前的时间 C不携带任何二进制信息,用于系统同步 参考答案:C 10.JK触发器状态置1时J、K输入端状态是()。(2分) AJ=1,K=1 BJ=0,K=1 CJ-1,K=0 参考答案:C

数字电子技术AB卷期末考试题及答案2套

××××职业技术学院 姓名学号班级 一、填空题:(每空1 分,共20分) 1.模拟信号在时间上和幅值上都是的;数字信号在时间上和幅值上都是 的,处理数字信号的电子电路是数字电路。 2.组合逻辑电路的基本单元是,时序逻辑电路的基本单元是,其中 具有记忆性。 3.数字电路根据半导体器件的不同可分为和两大类。 4.将一定位数的数码按一定的规则排列起来表示特定对象,称其为,将形成这种所遵循的规则称为。 5.最基本的逻辑关系是逻辑、逻辑和逻辑。 6.由于电路的延迟、使逻辑电路在信号变化的瞬间可能出现错误的逻辑输出,从而引起逻辑混乱的现象称为和。 7.具有“空翻”现象的触发器是触发方式的触发器。 8.任意进制计数器的构成常采用的方法是法和法。 9.PAL、PLA和GAL都属于可编程逻辑器件。 二、判断下列说法的正确与错误:(每小题1 分,共10分) 1.移位寄存器除了有寄存数码的功能,还具有将数码移位的功能。() 2.任意进制转换为二进制可采用按位权展开求和的方法来实现。() 3.编码器的输入量是机器识别的二进制,输出量是人们熟悉的十进制。() 4.译码器的能够将人们识别的特定信息翻译成机器识别的二进制。() 5.计数器和寄存器都属于中规模集成电路器件。() 6.555定时器电路可构成施密特触发器,具有脉冲产生的功能。() 7.D触发器和JK触发器都是边沿触发方式的触发器。() 8.模6计数器至少需用5位触发器构成。() 9.PROM属于低密度可编程逻辑器件,其与阵列和或阵列均可编程。() 10.能把数字电路中的模拟量转换成数字量的器件是DAC。() 三、单项选择题:(每小题2分,共20分) 1.处理()的电子电路是数字电路 A、交流电压信号 B、时间和幅值上离散的信号 C、直流电压信号 D、时间上和幅值上连续变化的信号 2.用不同数制的数字来表示2004,位数最少的是() A、二进制 B、八进制 C、十进制 D、十六进制 3.格雷码的优点是() A、代码短 B、记忆方便 C、两组相邻代码只有一位不同 D、同时具备以上三者 4.二极管与门的两输入信号AB=()时,输出为高电平。 A、00 B、01 C、10 D、11 5.具有空翻现象的触发器是() A、基本RS触发器 B、钟控RS触发器 C、主从型JK触发器 D、维持阻塞D触发器 6.4位移位寄存器构成扭环形计数器时,可构成()计数器。 A、模4 B、模6 C、模8 D、模10 7.下列叙述正确的是() A、译码器是标准时序逻辑电路 B、数据选择器属于时序逻辑电路 C、555定时器是模数混合电路 D、寄存器是一个组合逻辑电路

数字电路与逻辑设计期末复习试题3套(大学期末复习资料).docx

试题一 一、填空题。(每空1分,共30分)。 1、(11001.01)2 =( )8=( )|6=( )10 2、十进制整数转换成二进制时采用 ______ 法;十进制小数转换成二 进制时采用 _______ 法。 3、由三种最基本的逻辑关系有导出的几种常用的逻辑运算 ________ 、 4、逻辑函数有四种表示方法,它们分别是 _______ 、_____ 、____ 和 _______ O 5、消除竞争冒险的方法有 _____ 、______ 、_____ 等。 6、按逻辑功能分类,触发器可分为 _______ 、_______ 、________ ________ 等四种类型。 7、从结构上看,吋序逻辑电路的基本单元是 ___________ 。 8、J K触发器特征方程为____________ o 9、A/D转换的一般步骤为:取样、 _______ 、_______ 、编码。 10、___________________________________________________ 一个EPROM有18条地址输入线,其内部存储单元有_____________ 个。 11、_____________________________ D/A转换器的主要参数有、和 o 12、__________________________________________________ 就逐次逼近型和双积分型两种A/D转换器而言,____________________ 的抗 干扰能力强, _______ 的转换速度快。

二、选择题。(每题1分,共15分) 1、以下说法正确的是(): (A)数字信号在大小上不连续,时间上连续,模拟信号则反之; (B)数字信号在大小上连续,时间上不连续,模拟信号则反之; (C)数字信号在大小和时间上均连续,模拟信号则反之; (D)数字信号在大小和吋间上均不连续,模拟信号则反之; 2、A+BC=()。 (A)A+B (B) A+C (C) (A+B) (A+C) (D) B+C 3、具有“有1出0、全0出1”功能的逻辑门是()。 (A)与非门(B)或非门(C)异或门(D)同或门 4、逻辑函数尸=(A+B) (A+C) (A+D) (A+E)=( ) (A)AB+AC+AD+AE (B) A+BCED (C) (A+BC) (A+DE) (D) A+B+C+D 5、C MOS电路的电源电压范围较大,约在()o (A)—5V 〜+5V (B)3、18V (C)5~15V (D) + 5V 6、四输入的译码器,其输出端最多为( )o (A) 4 个(B)8 个(C) 10 个(D) 16 个 7、当74LS148的输入端石〜石按顺序输入11011101时,输出「可为()o (A)101 (B)010 (C)001 (D)110 8、函数F = A(B+C»DE)的反函数亓()

资料:北航某年数字电路期末试题及答案

数字电子技术基础(A 卷) 一、填空题(本大题共22分) 1、(本小题3分)十进制数 126,对应8421BCD 码 ,二进制数 ,十六进制 数 。 2、(本小题2分)二进制负整数 –1011011,补码表示为 ;反码表示为 。 3、(本小题4分)逻辑函数BD AD B A D A F +++=))((的反演式为 ;对偶式为 。 4、(本小题2分)三输入端TTL 与非门如图所示,图中A 点的电位为 F 点的电位为 。 5、(本小题3F= 。 6、(本小题3分)由集成异步计数器74LS290构成图示电路,该电路实现的是 进制计数器。 7、(本小题3分)逻辑函数AC C B B A F ++=,它的与非表达式为F= ;与或非表达式为F= ;或非—或非表达式为F= 。 8、(本小题2分)用555设计的多谐振荡器,要求振荡周期T=1~10s ,电容C=100μF 。则电阻R 的范 围是 。 +5V 0.3V F A & 2K Ω 3K Ω 八选一数据选择器 A 0 A 1 A 2 D 0 D 1 D 2 D 3 D 4 D 5 D 6 D 7 F A B “1” 74LS290 Q 0 Q 1 Q 2 Q 3 R 0A R 0B S 9A S 9B CP 0 CP 1 CP

二、(本题10分)图示电路中,A 、B 是输入数据变量,C 3、C 2、C 1、C 0是控制变量。写出输出Y 的逻辑 表达式,并说明该电路C 3、C 2、C 1、C 0为不同控制状态时是何种功能电路? 三、(本题8分)写出图示ROM 阵列输出函数的逻辑表达式,列出真值表,说明逻辑功能。 四、(本题8分)用3线—8线译码器和必要的门电路实现逻辑函数。 (,,)F A B C ABC BC A C =++ 五、(本题10分)已知JK 信号如图所示,请分别画出主从JK 触发器和负边沿JK 触发器的输出波形。设 触发器初始状态为0。 六、(本题15分)图示为序列信号发生器电路,它由一个计数器和一个四选一数据选择器构成。分析计数器的工作原理,确定其模值和状态转换关系;确定在计数器输出控制下,数据选择器的输出序列。设触发器初始状态为000。 1 A 0 1 A 1 1 A 2 F 1 F 0 CP J K

数字电路的期末试题及答案

数字电路的期末试题 一、客观题:请选择正确答案,将其代号填入()内;(本大题共10小题,每空2分,共20分)⒈当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将是: A.与非门及或非门; B.与门及或门; C.或门及异或门; D.与门及或非门. ( B ) ⒉在如下所列4种门电路中,与图示非门相等效的电路是:( B ) ⒊已知,则函数F和H的关系,应是:( B ) A.恒等; B.反演; C.对偶; D.不确定. ⒋若两个逻辑函数恒等,则它们必然具有唯一的:(A) A.真值表; B.逻辑表达式; C.电路图; D.逻辑图形符号. ⒌一逻辑函数的最小项之和的标准形式,它的特点是:(C) A.项数最少; B.每个乘积项的变量数最少; C.每个乘积项中,每种变量或其反变量只出现一次; D.每个乘积项相应的数值最小,故名最小项. ⒍双向数据总线可以采用( B )构成。 A.译码器; B.三态门; C.与非门; D.多路选择器. ⒎在下列逻辑部件中,不属于组合逻辑部件的是( D )。 A.译码器; B.编码器; C.全加器; D.寄存器. ⒏八路数据选择器,其地址输入端(选择控制端)有( C )个. A.8个 B.2个 C.3个 D.4个 ⒐为将D触发器转换为T触发器,如图所示电路的虚线框内应是( D ). A.或非门 B.与非门 C.异或门 D.同或门 ⒑为产生周期性矩形波,应当选用( C )。

A.施密特触发器 B.单稳态触发器C.多谐振荡器 D.译码器 二、化简下列逻辑函数(每小题5分,共10分) ⒈用公式法化简逻辑函数: ⒉用卡诺图法化简逻辑函数:Y(A,B,C,D)=∑m(2 ,3,7,8,11,14)给定约束条件为m0+m5+ m10+m15 =0 三、非客观题(本题两小题,共20分) ⒈如图所示为三输入变量的或门和与门的逻辑图。根据两种不同的输入波形(见图b),画出Y1、Y2的波形。(本题共8分,每个Y1、Y2各 2分) 解 2.某一组合逻辑电路如图所示,试分析其逻辑功能。(本题共12分) 四、非客观题(本题两小题,共20分) ⒊有红、黄、绿三只指示灯,用来指示三台设备的工作情况,当三台设备都正常工作时,绿灯亮;当有一台设备有故障时,黄灯亮,当有两台设备同时发生故障时,红灯亮,当三台设备同时发生故障时,黄灯和红灯同时亮,试写出用CT74LS138实现红、黄、绿灯点亮的逻辑函数表达式,并画出接线图。(本题共12分) 解题步骤: ⑴设三台设备分别为A,B,C,有故障时为1,无故障时为0,绿、黄、红灯分别为F、G、H,灯亮时为1;灯灭时为0,根据题意可列真值表,如表所示(4分)。 注:若设三台设备分别为A,B,C,有故障时为0, 无故障时为1,,灯亮时为1;灯灭时为0,则有另一种结果,此处略。 ⒉试用4选1数据选择器产生逻辑函数(本题共8分) 五、非客观题(本题三小题,共30分) ⒈设图中各电路的初态均为0,当加入CP脉冲后.试画出各Q端的波形。(本题共6分) 2.分析如图所示时序逻辑电路的逻辑功能。(要求列激励方程、状态转移方程和输出方程,并列出初始状态Q1Q0 = 00的状态转移表,画出全状态转换图,说明电路功能,并判断能否自启动。(本题共14分)

杭州电子科技大学数字电路期末考试试卷及答案

8. 如图所示电路,若输入CP 脉冲的频率为100KHZ ,则输出Q 的频率为_____D_____。 A . 500KHz B .200KHz C . 100KHz D .50KHz 13.给36个字符编码,至少需要____6______位二进制数。 19.T 触发器的特性方程是___n n Q T Q ⊕=+1_____,当T=1时,特性方程为___n n Q Q =+1_____,这时触发器可以用来作___2分频器_____。 20.构造一个十进制的异步加法计数器,需要多少个 __4____触发器。计数器的进位Cy 的频率与计数器时钟脉冲CP 的频率之间的关系是____1﹕10_________。 21.(本题满分6分)用卡诺图化简下列逻辑函数 ∑ =)15,14,13,12,10,9,8,2,1,0(),,,(m D C B A F 解:画出逻辑函数F 的卡诺图。得到 D B D A C B C A AB F ++++= 22. (本题满分8分)电路如图所示,D 触发器是正边沿触发器,图中给出了时钟CP 及输入K 的波形。 (1)试写出电路次态输出1+n Q 逻辑表达式。(2)画出Q Q ,的波形。 CD AB 00 01 11 10 00 1 1 1 01 11 1 1 1 1 10 1 1 1 CP Q Q D C Q CP K D Q C Q =1 Q Q Q K CP

Q K D Q ⊕==23.(本题满分10分)分析图示逻辑电路,求出F 的逻辑函数表达式,化简后用最少的与非门实现之,并画出逻辑电路图。 解: C B A C B A ABC C B A C B A ABC C B C B C A C B BC A C B C B C A C B C B A C B C B C A C B C B A F ⋅⋅=++=+++=+++++=++++++=)()())(())(()])((][))(([ 24. (本题满分16分)今有A 、B 、C 三人可以进入某秘密档案室,但条件是A 、B 、C 三人在场或有两人在场,但其中一人必须是A ,否则报警系统就发出警报信号。试: (1)列出真值表; (2)写出逻辑表达式并化简; (3)画出逻辑图。 解:设变量A 、B 、C 表示三个人,逻辑1表示某人在场,0表示不在场。F 表示警报信号,F=1表示报警,F=0表示不报警。 根据题意义,列出真值表 A B C F B F C 1 &1 B C & 1 1 1 &A A C 装 订 线 内 请 勿 答 题

相关文档
最新文档