数字逻辑随堂练习答案

数字逻辑随堂练习答案
数字逻辑随堂练习答案

本次练习有10 题,你已做10 题,已提交10 题,其中答对8 题。

当前页有10 题,你已做10 题,已提交10 题,其中答对8 题。

1. 与十进制数 64 对应的二进制数是()。

A.10000000 B.00100000 C.01000000 D .01100100

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

2. 与二进制数 1101101 对应的十六进制数是(

A.6D B.DA C.CD D.AD

)。

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

3.四位二进制数A.14B 1111 所对应的十进制数为(

.15C.16

)。

D.17

答题:A. B. C. D. (已提交)

参考答案: B

问题解析:

4. 下列()十六进制数表示不正确。

A .BC B.999C. GF12D.1010

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

5.微型计算机和数字电子设备中最常采用的数制是(

A .二进制B.八进制C.十进制)。

D.十进制

答题: A. B. C. D. (已提交)参考答案: A

问题解析:

6.将十六进制数

A . 00001001(101)16 转换成二进制数是()。

B. 100000001C.100000001D.10101000

答题: A. B. C. D. (已提交)参考答案: B

问题解析:

7.将二进制数

A .A6

B (101001101100)2

B.A6C

转换成十六进制数是(

C.A6D

)。

D.E3B

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

8. 与十进制数 127 相应的二进制数是 ( B ) A.11111111 B.01111111 C.00111111 D 。

. 00011111

答题:A. B. C. D. (已提交)

参考答案: B

问题解析:

9. 一位十六进制数可以用 ()位二进制数来表示。

A. 1

B.2

C.4

D.16

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

10.表示任意两位无符号十进制数需要()二进制数。A.6B.7C.8D.9

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

1.数字电路中的工作信号为(A.随时间连续变化的电信号C.直流信号D

)。B.脉冲信号

.交流信号

答题: A. B. C. D. (已提交)参考答案: B

问题解析:

2.编码器的逻辑功能是 ( ) 。

A.把某种二进制代码转换成某种输出状态

B.将某种状态转换成相应的二进制代码

C.把二进制数转换成十进制数

D.把二进制数转换成十六进制数

答题: A. B. C. D. (已提交)参考答案: B

问题解析:

3. 用 n 位二进制数为信息编码,最多可以有(A.2n-1 B.2n C.2n+1

)个编码。D.n2

答题: A. B. C. D. (已提交)参考答案: B

问题解析:

4. 为 35 个信息编码,至少需要(A.4B.5C.6)位二进制代码。D.7

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

5.n 位二进制数对应的最大十进制数为 ( )。

A.2n+1-1B.2n-1C.2n D.2n-1-1

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

1. 逻辑代数是研究逻辑关系的主要数学工具,逻辑代数中变量的取值是( )。A.“ 0”和“ 1”两个值B.0~9中的任意值

C.普通代数中的任何值D.0~7中的任意值

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

2.组合逻辑电路的输出与输入的关系可直观用(

A.真值表 B.流程表

C.逻辑表达式 D.状态图

)描述。

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

3.逻辑函数的表示方法中具有唯一性的是(

)。

A. 真值表和卡诺图

B.表达式和逻辑图

C. 逻辑图卡诺图

D.卡诺图和表达式

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

4.逻辑变量的取值1和0可以表示(

)。

A.开关的闭合、断开

B.电位的高、低

C. 真与假

D.以上者可以

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

5.当逻辑函数有n 个变量时,共有()个变量取值组合?

A. n

B. 2n

C. n2

D. 2n

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

6.当逻辑函数有n 个变量时,在列真值表时应有()行。

A. n

B. 2n

C. n2

D. 2n

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

7.如图所示逻辑电路的逻辑式为 ( ) 。

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

8. 描述逻辑电路的真值表如表1-1

所示,则其逻辑表达式是F=()。

A .A

B B.A+B

C .B+A D.AB+BA

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

9. 符合如表所示真值表的逻辑运算是 F 等于()

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

10.

答题: A. B. C. D.(已提交)

1.根据基本逻辑电路图,输出 F 为0 的逻辑输入组合AB为()。

A. 00 C. 10

B. 01 D. 11

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

2.根据基本逻辑电路图,输出 F 为1 的逻辑输入组合AB为()。

A. 00 C. 10

B. 01 D. 11

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

3.根据基本逻辑电路图,输入A=1,B=1 时,则 F 为()。

A. 0 C. 2

B. 1

D.不确定

答题: A. B. C. D. (已提交)参考答案: B

问题解析:

4.下列四种类型的逻辑门中,可以用(

A. 与门

B.或门

C.非门)实现三种基本运算。

D.与非门

答题: A. B. C. D. (已提交)参考答案: D

问题解析:

5. 设两输入或非门的输入为x A.x 和 y 同为高电平;B C.x 为低电平, y 为高电平;和 y,输出为 z ,当 z 为高电平时,有(

. x 为高电平, y 为低电平;

D . x 和 y 同为低电平 .

)。

答题: A. B. C. D. (已提交)参考答案: D

问题解析:

6. 设两输入与非门的输入为x A.x 和 y 同为高电平;B C.x 为低电平, y 为高电平;和 y,输出为 z ,当 z 为低电平时,有(

. x 为高电平, y 为低电平;

D . x 和 y 同为低电平 .

)。

答题: A. B. C. D. (已提交)参考答案: A

问题解析:

7.在(

A .全部输入是C. 仅一输入是

)输入情况下,“与非”运算的结果是逻辑

0 B.任一输入是0

0 D.全部输入是1

0。

答题: A. B. C. D. (已提交)

参考答案:

问题解析:

D

8.在(A.全部输入是C. 任一输入为

)种输入情况下,“或非”运算的结果不是逻辑

0 B.全部输入是1

0,其他输入为 1 D.任一输入为1

0。

答题: A. B. C. D. (已提交)参考答案: A

问题解析:

9.只有输入变量A.与B A、B 全

为.或

1 时,输出 F=1,则其输入与输出的关系是(

C.与非D

)。

.或非

答题: A. B. C. D. (已提交)参考答案: A

问题解析:

10.只有输入变量A.与B A、 B 不同时,输出

.异或

F=1,则其输入与输出关系是(

C.或非D

)。

.与非

答题: A. B. C. D. (已提交)

参考答案: B

1.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

2.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

3.以下表达式中符合逻辑运算法则的是(

A.C · C=C2

B.1+1=10

C.0<1

D.A+1=1

)。

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

4.下面逻辑式中,正确的是(A.A· A=0B.A+A=0)。

C.A+A=1D.A· A=A

答题: A. B. C. D. (已提交)参考答案: D

问题解析:

5.下列逻辑式中,正确的是()。

A.A(A+B)=B C.A· (A+B)=A B

D

.A· (A+B)=AB

.(A+B) · (A+D)=A+BC

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

6.A+BC=()

A .A+

B B.A+

C C.(A+B)( A+C) D.B+C

答题: A. B. C. D. (已提交)参考答案: C

问题解析:

7.逻辑表达式(

A .AB+AC

B A+B)· (A+C)=(

.A+BC C .B+AC

)。

D.C+AB

答题: A. B. C. D. (已提交)参考答案: B

问题解析:

8.

答题:

参考答案:问题解析:A. B.

B

C. D.(已提交)

9.

A.AB B.A+B C. A D.B

答题: A. B.

参考答案: B

问题解析:

10. 逻辑函数 F= = (C. D.

(已提交)

A.B

B.A

C.

D.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

本次练习有 16 题,你已做 16 题,已提交 16 题,其中答对 14 题。

当前页有 10 题,你已做 10 题,已提交 10 题,其中答对 9 题。1.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

2.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

3.以下表达式中符合逻辑运算法则的是(

A.C · C=C2

B.1+1=10

C.0<1

D.A+1=1

)。

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

4.下面逻辑式中,正确的是(A.A· A=0B.A+A=0)。

C.A+A=1D.A· A=A

答题: A. B. C. D. (已提交)参考答案: D

问题解析:

5.下列逻辑式中,正确的是()。

A.A(A+B)=B C.A· (A+B)=A B

D

.A· (A+B)=AB

.(A+B) · (A+D)=A+BC

答题: A. B. C. D.(已提交)

参考答案: C

问题解析:

6.A+BC=()

A .A+

B B.A+

C C.(A+B)( A+C) D.B+C

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

7.逻辑表达式(

A .AB+AC

B A+B)· (A+C)=(

.A+BC C .B+AC

)。

D.C+AB

答题: A. B. C. D. (已提交)参考答案: B

问题解析:

8.

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

9.

A.AB B.A+B C.A D.B

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

10. 逻辑函数 F= =()

A.B

B.A

C.

D.

答题: A. B. C. D. (已提交)

参考答案: A

本次练习有 16 题,你已做 16 题,已提交 16 题,其中答对 14 题。

当前页有 6 题,你已做 6 题,已提交 6 题,其中答对 5 题。

11.求一个逻辑函数 F 的对偶式,下列说法不正确的是()。

A.“?”换成“ +”,“ +”换成“?” B .原变量换成反变量,反变量换成原变

量C.原变量不变D.常数中的“ 0”换成“ 1”,“1”换成“ 0”

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

12.

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

13.

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

14.

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

15.

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

16.

答题: A. B. C. D. (已提交)

参考答案: D

本次练习有 2 题,你已做 2 题,已提交 2 题,其中答对 1 题。

当前页有 2 题,你已做 2 题,已提交 2 题,其中答对 1 题。1.

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

2.

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

本次练习有 11 题,你已做 11 题,已提交 11 题,其中答对 9 题。

当前页有 10 题,你已做 10 题,已提交 10 题,其中答对 8 题。

1. n 个变量的最小项是()

A. n 个变量的积项,它包含全部n 个变量

B. n 个变量的和项,它包含全部n 个变量

C.每个变量都以原变量或者反变量的形式出现,且仅出现一次。

D.n 个变量的和项,它不包含全部变量。

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

2. N 个变量的最小项是()。

A.N个变量的积项,它包含全部 n 个变量,每个变量可用原变量或反变量。B.N个变量的和项,它包含全部 n 个变量,每个变量可用原变量或反变量C.N个变量的积项,它包含全部 n 个变量,每个变量仅为原变量。

D.N个变量的积项,它包含全部 n 个变量,每个变量仅为反变量。

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

3.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

4.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

5.

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

6.

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

7.

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

8.

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

9.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

10.

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

辑函数的列表化简法

本次练习有11 题,你已做11 题,已提交11 题,其中答对9 题。

当前页有 1 题,你已做 1 题,已提交 1 题,其中答对 1 题。

11.在四变量的卡诺图中,任何一个最小项

A.1B.2C mi都有(

.3

)个最小项与它相邻。

D. 4

答题: A. B. C. D. (已提交)

第三章组合逻辑电路的设计·第一节、常用门电路

本次练习有 3 题,你已做 3 题,已提交 3 题,其中答对 3 题。

当前页有 3 题,你已做 3 题,已提交 3 题,其中答对 3 题。

1.组合逻辑电路通常是由()组合而成。

A .门电路B.触发器C.计数器D.寄存器

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

2.电路在任一时刻的输出仅仅与该时刻电路的输入有关,而与该时刻之前电路的状态无关,

这样的数字逻辑电路称为()。

A.基本放大电路B.组合逻辑电路

C.时序逻辑电路D.波形变换电路

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

3.组合逻辑电路的结构特点,表现为()。

A.有记忆功能B.有反馈回路C.含记忆元件D.无反馈回路

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

第三章组合逻辑电路的设计·第二节、半加器和全加器的分析

本次练习有 3 题,你已做 3 题,已提交 3 题,其中答对 3 题。

当前页有 3 题,你已做 3 题,已提交 3 题,其中答对 3 题。1.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

2.

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

3.

答题: A. B. C. D. (已提交)

参考答案: B

第三章组合逻辑电路的设计·第四节、其它常用电路分析

本次练习有26 题,你已做26 题,已提交26 题,其中答对21 题。

当前页有10 题,你已做10 题,已提交10 题,其中答对7 题。

1.半加器的逻辑符号如图所示,当

A.CS B.CS

C.S D.S

A“1”, B“1”时,C 和S分别为()。

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

2.在下列逻辑电路中,不是典型组合逻辑电路的是()。

A .译码器B.全加器C.存储器D.数据选择器答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

3.下列器件中,属于组合逻辑电路的是(

A. 计数器和全加器B.寄存器和比较器

C. 计数器和寄存器D.全加器和比较器

)。

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

4.一位全加器的输入信号是(

A . Ai ,Bi ,ji-1,hi,ji

C . 1, 1, 1, hi ,ji ),输出信号是(

B

D

)。

. Ai ,Bi , ji ,hi ,ji-1

.0,0, 0, hi ,ji-1

答题: A. B. C. D. (已提交)参考答案: A

问题解析:

5.已知某电路的逻辑特性表达式为

A .译码器B.加法器H=A+B,J=AB,则该功能模块是

( C .数据选择器

)。

D.计数器

答题: A. B. C. D. (已提交)参考答案: B

问题解析:

6.串行进位加法器的进位信号采用(

A .超前,逐位

B )传送,而并行加法器的进位信号采用(

.逐位,超前

)传递。

C.逐位,逐位D.超前,超前

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

7. 不考虑低位来的进位的两个 1 位二进制数相加的电路叫做(

A .加法器B.半加器C.全加器D )。

.计数器

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

8.二进制加法运算中: 1+1= ()。

A.1B.2C.3D.10

答题:

参考答案:问题解析:A. B.

D

C. D. (已提交)

9.

A . 1111 1011B.1110 1111C. 1111 1111D. 0000 0000

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

10. 3:8线译码器(74LS138)的唯一输出有效电平是(A.高B.低C.任意)电平。

D.高阻

答题: A. B. C. D. (已提交)

参考答案: B

第三章组合逻辑电路的设计·第四节、其它常用电路分析

本次练习有26 题,你已做26 题,已提交26 题,其中答对21 题。

当前页有10 题,你已做10 题,已提交10 题,其中答对8 题。

11.一般采用一级译码器时,若输入变量为A.4B.8C 3 个,则输出端有(

. 16

)个。

D.32

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

12.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

13. 8 : 3 线编码器 74148 集成芯片中的端是()。

A .数据输入端B.数据选择端C.选通输入端D.芯选信号

答题:A. B. C. D. (已提交)

参考答案: C

问题解析:

14. 四路数据选择器中,其地址输入端有()个。

A . 1B.2C. 4D. 8

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

15.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

16.

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

17.

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

18.

答题: A. B. C. D. (已提交)参考答案: A

问题解析:

19.

答题:

参考答案:问题解析:20.一个

A. B. C. D. (已提交)

A

8 选一数据选择器的数据输入端有()个。

A.2

B.4

C.8

D.16

答题: A. B. C. D. (已提交)

参考答案: C

本次练习有 26 题,你已做26 题,已提交26 题,其中答对21 题。

当前页有 6 题,你已做6 题,已提交 6 题,其中答对 6 题。

21.八路数据分配器,其地址输入端有()个。

A.1

B.2

C.3

D.4

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

22.一个 16 选一的数据选择器,其地址输入(选择控制输入)端有()个。

A.2

B.4

C.8

D.16

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

23.如果要在一条线路上传送多路信号,则最好选择()来组成电路。

A .两个数据分配器B.一个计数器和一个数据分配器

C.两个数据选择器D.一个数据选择器和一个数据分配器

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

24.在某些情况下,由于信号的(),会导致电路输出端产生错误信号,使组合逻辑电路

产生竞争 - 冒险现象。

A.超前B.突变C.延时D.放大

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

25.

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

26.组合逻辑电路消除竞争冒险的方法有()。

A. 修改逻辑设计

B.在输入端接入滤波电容

C. 后级加缓冲电路

D.屏蔽输入信号的尖峰干扰

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

第四章组合逻辑函数的设计·第一节、采用门电路实现组合逻辑电路的设计

本次练习有 5 题,你已做 5 题,已提交 5 题,其中答对 4 题。

当前页有 5 题,你已做 5 题,已提交 5 题,其中答对 4 题。

1.时序逻辑电路中一定有()。

A.触发器B.组合逻辑电路C.移位寄存器D.译码器

答题: A. B. C. D. (已提交)

参考答案: A

问题解析:

2.时序逻辑电路与组合逻辑电路的主要区别是 ( ) 。A.时序

电路只能计数,而组合电路只能寄存

B.时序电路没有记忆功能,组合电路则有

C.时序电路具有记忆功能,组合电路则没有

D.时序电路具有记忆功能,组合电路有寄存器

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

3. 时序电路输出状态的改变 ()。

A.仅与该时刻输入信号的状态有关B.仅与时序电路的原状态有关

C.与时序电路的原状态无关D.与 A、B 两项皆有关

答题: A. B. C. D. (已提交)

参考答案: D

问题解析:

4.时序电路可以由 ( ) 组成。

A.门电路B.触发器或门电路

C.触发器或触发器和门电路的组合D.寄存器

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

5. 下列电路中,属于时序逻辑电路的是()。

A.编码器B.半加器C.寄存器D.译码器

答题: A. B. C. D. (已提交)

参考答案: C

问题解析:

第四章组合逻辑函数的设计·第二节、转化成“与非”“或非”“与或非”形式

本次练习有 7 题,你已做 7 题,已提交7 题,其中答对 6 题。

当前页有 7 题,你已做 7 题,已提交 7 题,其中答对 6 题。

1. 基本 RS触发器是构成各种功能触发器的基本单元。它可以由()个与非门构成。A.1B.2C.3D.4

答题: A. B. C. D. (已提交)

参考答案: B

问题解析:

2. 描述触发器逻辑功能的方法有( )。

A.状态转换真值表B.特征方程

C.状态转换图D.波形图

答题: A. B. C. D. (已提交)

数字逻辑设计试题中文+答案

2003数字逻辑考题 一 填空题 (每空1分,共15分) 1 [19]10=[ 11010 ]Gray (假设字长为5bit ) 2 若X=+1010,则[X]原=( 00001010 ),[-X]补=( 11110110 ),(假设字长为8bit ) 3 [26.125]10=[ 1A.2 ]16=[ 00100110.000100100101 ]8421BCD 4 65进制的同步计数器至少有( 7 )个计数输出端。 5 用移位寄存器产生11101000序列,至少需要( 3 )个触发器。 6 要使JK 触发器按'*Q Q =工作,则JK 触发器的激励方程应写为(1,1 );如果用D 触发器实现这一转换关系,则D 触发器的激励方程应写为( Q ’ )。 7 在最简状态分配中,若状态数为n ,则所需的最小状态变量数应为([log 2n] )。 8 有n 个逻辑变量A ,B ,C ….W ,若这n 个变量中含1的个数为奇数个,则这n 个变量相异或的结果应为( 1 )。 9 一个256x4bit 的ROM 最多能实现( 4 )个( 8 )输入的组合逻辑函数。 10 一个EPROM 有18条地址输入线,其内部存储单元有( 218 )个。 11 所示CMOS 电路如图Fig.1,其实现的逻辑函数为F=( A NAND B (AB)' ) (正逻辑)。 二 判断题 (每问2分,共10分) 1 ( T )计数模为2n 的扭环计数器所需的触发器为n 个。 2 ( F )若逻辑方程AB=AC 成立,则B=C 成立。 3 ( F )一个逻辑函数的全部最小项之积恒等于1。 4 ( T )CMOS 与非门的未用输入端应连在高电平上。 5 ( F )Mealy 型时序电路的输出只与当前的外部输入有关。 Fig.1 三 (16分) 1 化简下列函数(共6分,每题3分) 1) ()()∑=15,13,11,10,9,8,7,3,2,0,,,m D C B A F 2) ()()()∑∑+=14,5,3,013,12,10,8,6,1,,,d m D C B A F F +E D

数字逻辑试卷及答案

计算机学院 第二学期《数字逻辑》 期未考试试卷 A 卷 学号 班级 姓名 成绩 一、填空(每空1分,共14分) 1、(21.5)10=( )2=( )8=( )16 2、若0.1101x =-,则[]x 补=( ) 3、十进制数809对应的8421BCD 码是( ) 4、若采用奇校验,当信息位为10011时,校验位应是( ) 5、数字逻辑电路分为( )和( )两大类 6、电平异步时序逻辑电路的描述工具有( )、( )、( ) 7、函数()()F A B C D =+?+的反函数是( ) 8、与非门扇出系数N O 的含义是( ) 9、若要消除函数(,,)F A B C AB AC =+对应的逻辑电路可能存在的险象,则应增加的冗余项是( ) 二、选择题(每空2分,共16分) 从下列各题的四个答案中,选出一个正确答案,并将其代号填入括号内 1、数字系统采用( )可以将减法运算转化为加法运算 A .原码 B .余3码 C .Gray 码 D .补码 2、欲使J-K 触发器在CP 脉冲作用下的次态与现态相反,JK 的取值应为( ) A .00 B .01 C .10 D .11 3、对完全确定原始状态表中的6个状态,A 、B 、C 、D 、E 、F 进行比简,若有(A ,B ),(D 、E )等效,则最简状态表中只有( )个状态 A .2 B .4 C .5 D .6 4、下列集成电路芯片中,( )属于组合逻辑电路 A .计数器74290 B .寄存器74194 C .三一八译码器74138 D .集成定时器5G555 5、设计一个20进制同步计数器,至少需要( )个触发器 A .4 B .5 C .6 D .20 6、用5G555构成的多谐振荡器有( ) A .两个稳态 B .两个暂稳态

数字逻辑期末复习题

一、选择题(每小题2分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F = B . C AB F += C .C A AB F += D . C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 6. 与逻辑函数D C B A F +++= 功能相等的表达式为 ___C_____。 A . D C B A F +++= B . D C B A F +++=

C . D C B A F = D .D C B A F ++= 7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。 Q 的频率为_____D_____。 . 100KHz D .50KHz 9.下列器件中,属于时序部件的是_____A_____。 A . 计数器 B . 译码器 C . 加法器 D .多路选择器 10.下图是共阴极七段LED 数码管显示译码器框图,若要显示字符“5”,则译码器输出a ~g 应为____C______。 A . 0100100 B .1100011 C . 1011011 D .0011011

数字逻辑考题及答案解析

数字逻辑试题1答案 一、填空:(每空1分,共20分) 1、(20.57)8 =( 10.BC )16 2、(63.25) 10= ( 111111.01 )2 3、(FF )16= ( 255 )10 4、[X]原=1.1101,真值X= -0.1101,[X]补 = 1.0011。 5、[X]反=0.1111,[X]补= 0.1111。 6、-9/16的补码为1.0111,反码为1.0110 。 7、已知葛莱码1000,其二进制码为1111, 已知十进制数为92,余三码为1100 0101 8、时序逻辑电路的输出不仅取决于当时的输入,还取决于电路的状态 。 9、逻辑代数的基本运算有三种,它们是_与_ 、_或__、_非_ 。 10、1⊕⊕=B A F ,其最小项之和形式为_ 。AB B A F += 11、RS 触发器的状态方程为_n n Q R S Q +=+1_,约束条件为0=SR 。 12、已知B A F ⊕=1、B A B A F +=2,则两式之间的逻辑关系相等。 13、将触发器的CP 时钟端不连接在一起的时序逻辑电路称之为_异_步时序逻辑电路 。 二、简答题(20分) 1、列出设计同步时序逻辑电路的步骤。(5分) 答:(1)、由实际问题列状态图 (2)、状态化简、编码 (3)、状态转换真值表、驱动表求驱动方程、输出方程 (4)、画逻辑图 (5)、检查自起动 2、化简)(B A B A ABC B A F +++=(5分) 答:0=F 3、分析以下电路,其中RCO 为进位输出。(5分) 答:7进制计数器。

4、下图为PLD 电路,在正确的位置添 * , 设计出B A F ⊕=函数。(5分) 5分 注:答案之一。 三、分析题(30分) 1、分析以下电路,说明电路功能。(10分) 解: ∑∑==) 7,4,2,1()7,6,5,3(m Y m X 2分 A B Ci X Y 0 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 1 0 1 0 0 0 1 1 0 1 1 0 1 1 0 1 0 1 1 1 1 1 8分

数字逻辑 习题与答案.(优选)

习题与答案 《数字逻辑与数字系统(第四版)》,白中英 第1章习题P30 7 证明下列等式 (2) AC AB C AB C B A ABC +=++ 证明: AB AC ABC C AB C B A ABC +=+++=左式 8 用布尔代数简化下列各逻辑函数表达式 (4) C AB C B BC A AC F +++= 解: BC BC BC A C B A BC C B A BC A ABC C B A C B BC A AC F =+=++=+++=++++=) () )(())()(( 9 将下列函数展开为最小项表达式 (1) )(),,(C B A C B A F += 解: ∑=+++++=+++++=+++=+++=+=() 7,6,5,4,1()()()()(),,(m C B A C B A C B A C B A C AB ABC C B A C B A C C B A C C AB C B A C B A B A AB C B A A B B A C B A C B A F 10 用卡诺图化简下列各式 (2) C B A D A B A D C AB CD B A F ++++= 解: C 由卡诺图知,D A B A F +=

(4) ∑∑ +=?)11,10,9,3,2,1()15,14,13,0(),,,(m D C B A F 解: A C AD AC B A F ++= 12 逻辑函数 A C C B B A X ++=,试用真值表、卡诺图、逻辑图、波形图表示该函数。 解:(1)真值表 (2)卡诺图 (3)逻辑图 (4)波形图 14 输入信号A ,B ,C 的波形如图P1.2所示,试画出电路输出F1、F2的波形图 B F C B A

数字逻辑自测题2

1 : (110.1)2的等值十六进制数是()(2分) A:110.1 B:15. 5 C:6. 8 D:2. 1 您选择的答案: 正确答案: C 知识点:把每四位二进制数分为一组,用等值的十六进制数表示。 ---------------------------------------------------------------------------- 2 : 两输入的与门在下列()时可能产生竞争—冒险现象(2分) A:一个输入端为0,另一个端为1 B:一个输入端发生变化,另一个端不变 C:两个不相等的输入端同时向相反的逻辑电平跳变 D:两个相等的输入端同时向相反的逻辑电平跳变 您选择的答案: 正确答案: C 知识点:门电路两个输入信号同时向相反的逻辑电平跳变的现象称为竞争 ---------------------------------------------------------------------------- 3 : 电路如下图所示,设起始状态Q2Q1=00,第3个上升沿,Q2Q1变为( ) (5分) A:00 B:01 C:10 D:11 您选择的答案: 正确答案: D 知识点:参考T触发器的特性表 ---------------------------------------------------------------------------- 4 : 逻辑函数Y(A, B, C, D)=∑m(0,2,4,6,9,13) + d(1,3,5,7,11,15)的最简与或式为()(5分) A:AD+A’D’ B:A’+D C: A+D D:A’C+AD

数字逻辑电路试卷(附答案)

1.逻辑函数的两种标准形式分别为。 2.将2004个“1”异或起来得到的结果是(0)。 3.半导体存储器的结构主要包含三个部分,分别是(译码器)、(存储阵列)、(控制逻辑)。 4.A/D转换的四个过程是采样、保持、量化和(编码),其中采样脉冲的频率要求至少是模拟信号最高频率的(2)倍。 5.8位D/A转换器当输入数字量10000000为5v。若只有最低位为高电平,则输出电压为(5/128)v;当输入为10001000,则输出电压为(5*136/128)v。 6.就逐次逼近型和双积分型两种A/D转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换精度高。 7.(61. 5)10 == (3D.8)16 = (10010001.1000)5421BCD; 8.已知某74ls00为2输入4与非门,I OL=22mA,I OH=2mA,I IL=2mA,I IH=40μA,则其低电平输出的扇出系数N OL=(11),其高电平输出的扇出系数N OH=(50); 9.函数的最小项表达式为F=(4.5.7),最大项表达式为(0.1.2.3.6) 10. 根据对偶规则和反演规则,直接写出的对偶式和反函数, Fd =(),=(); 11. 12.已知X=(-17),则X的8位二进制原码为(10001001),其8位二进制补码为(11110111); 13.T' 触发器的次态方程是(Qn+1 = ~Qn); 14.D触发器的次态方程是(); 15.根据毛刺的不同极性,可以将逻辑险象分为0型险象和1型险象,对于一个逻辑表达式,若在给定其它变量适当的逻辑值后,出现F= ()的情形,则存在1型险象;

数字逻辑试题与答案(独家)

一、单项选择题 1、触发器有两个稳态,存储8位二进制信息要_ A、2 B、8 C、16 D、32 2、下列门电路属于双极型的是_ A、OC门 B、PMOS C、NMOS D、CMOS 3对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为_ A、RS=XD B、RS=OX C、RS=X1 D、RS=1X 4、下列逻辑电路中为时序逻辑电路的是_ A、变量译码器 B、加法器 C、数码存储器 D、数据选择器 5、同步时序电路和异步时序电路比较,其差异在于后者_ A、没有触发器 B、没有统一的时钟脉冲控制 C、没有稳定状态 D、输出只与内部状态有关 6、要构成容量为4K*8的RAM,需要_片容量为256*4的RAM。 A、2 B、4 C、8 D、32 7、一个容量为1K×8的存储器有个存储单元。 A.8 B.8K C.8000 D.8190 8、寻址容量为16K×8的RAM需要根地址线。 A.4 B.8 C.14 D.16 E.16K 9、若R A M的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输 出线(即字线加位线)共有条。 A.8 B.16 C.32 D.256 二、多项选择 10、逻辑变量的取值1和0可以表示_ A开关的组合,断开B、电位的高低 C、真与假 D、电流的有,无 11、在何种输入情况下,“或非”运算的结果是逻辑0__ A、全部输入是0 B、全部输如是1 C、任一输入为0,其他输入为1 D、任一输入为1 12、三态门输出高阻状态时,__是正确的说法。 A、用电压表测量指针不动 B、相当于悬空 C、电压不高不低C、测量电阻指针不动 13、下列触发器中,克服了空翻现象的有_ A、边沿D触发器 B、主从RS触发器 C、同步RS触发器 D、主从JK触发器 三、判断题 14、8421码1001比0001大。 15、数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。 16、因为逻辑表达式A+B+AB=A+B成立,所以AB=0成立。 17、优先编码器的编码信号时相互排斥的,不允许多个编码信号同时有效。 18、若两个函数具有相同的真值表,则两个逻辑函数必然相等。 19、D触发器没有记忆功能。 四、填空题 20、可以用____檫除EPROM中所存的信息。

数字逻辑试卷及答案

数字逻辑试卷及答案 TTA standardization office【TTA 5AB- TTAK 08- TTA 2C】

《数字电子技术基础》期终考试试题(110分钟)一、填空题:(每空1分,共15分) =+的两种标准形式分别为()、 1.逻辑函数Y A B C ()。 2.将2004个“1”异或起来得到的结果是()。 3.半导体存储器的结构主要包含三个部分,分别是()、()、()。 4.8位D/A转换器当输入数字量为5v。若只有最低位为高电平,则输出电压为 ()v;当输入为,则输出电压为()v。 5.就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。 6.由555定时器构成的三种电路中,()和()是脉冲的整形电路。7.与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。 二、根据要求作题:(共15分) 1.将逻辑函数 P=AB+AC写成“与或非”表达式,并用“集电极开路与非门”来实现。2.图1、2中电路均由CMOS门电路构成,写出P、Q 的表达式,并画出对应A、 B、C的P、Q波形。 三、分析图3所示电路:(10分) 1)试写出8选1数据选择器的输出函数式; 2)画出A2、A1、A0从000~111连续变化时,Y的波形图; 3)说明电路的逻辑功能。

四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分) 五、已知电路及CP、A的波形如图4(a) (b)所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分) B C 六、用T触发器和异或门构成的某种电路如图5(a)所示,在示波器上观察到波形如图5(b)所示。试问该电路是如何连接的?请在原图上画出正确的连接图,并标明T的取值。(6分) 七、图6所示是16*4位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分) 表1: 地址输入数据输出 A3 A2 A1 A0 D3 D2 D1 D0 0 0 0 0 0 0 0 1 1 1 1 1 0 0 0 0

数字逻辑试题及答案

期数字逻辑试题A 一、填空题(共15分,每空1分) 1、分别写出逻辑函数的五种表示方法()、()、()、()、()。2、数字逻辑电路的两大种类分别是()电路,()电路。 3、( )和( )是衡量A/D转换器D/A转换器性能优劣的主要指标。 4、消除竞争冒险的4种方法分别是()、()、()、()。 5、555定时器电路提供了一个复位电平为()和置位电平为()。 二、选择题(共10分,每题5分) 1、将(175)10十进制数转换为二进制数下列选择结果中正确的是()。 A、二进制数(11010111)2 B、二进制数(10110011)2 C、二进制数(10011010)2 D、二进制数(1010111 1)2 2、运用摩根定理变换Y=X Q Z 的表达式,下列选择中正确的是()。 A、Y=( X + Q + Z ) B、Y=(X + Q +Z) C、Y=(X + Q + Z) D、Y=( X + Q + Z ) 三、综合题(共20分,每题10分) 1、对如图电路分别写出E = 0 或E = 1 时,函数F 的逻辑表达式。 2、用图形法化简函数为最简与或式 F(A,B,C,D)=∑M(0,1,2,3,6,8)+∑D(10,11,12,13,14,15) 四、组合逻辑电路分析、设计题(共25分,1题10分,2题15分) 1、写出下图电路(电路由四个或非门组成)输出信号的逻辑表达式,并说明其功能。 F

2、用集成译码器74LS138实现下列组合逻辑函数 Z1=AB+AB+BC Z2=AB+BC+CA 30分,每题15分) 1、一个时序逻辑电路如下图所示(由两个D触发器组成),请画出其状态图。 CP 2、用JK触发器设计一个同步、上升沿触发的四进制计数器。状态图如下 /0 /0 /0 /1

数字逻辑习题及答案.

数字逻辑习题及答案 一. 填空题 1.一个触发器有Q和Q两个互补的输出引脚,通常所说的触发器的输出端是指 Q ,所谓置位就是将输出端置成 1 电平,复位就是将输出端置成 0 电平。 2.我们可以用逻辑函数来表示逻辑关系,任何一个逻辑关系都可以表示为逻辑函数的与或表达式,也可表示为逻辑函数的或与表达式。 3.计数器和定时器的内部结构是一样的,当对不规则的事件脉冲计数时,称为计数器,当对周期性的规则脉冲计数时,称为定时器。 4.当我们在计算机键盘上按一个标为“3”的按键时,键盘向主机送出一个ASCII码,这个ASCII码的值为 33H 。 5.在5V供电的数字系统里,所谓的高电平并不是一定是5V,而是有一个电压范围,我们把这个电压范围称为高电平噪声容限;同样所谓的低电平并不是一定是0V,而也是有一个电压范围,我们把这个电压范围称为低电平噪声容限。 二. 选择题 1.在数字系统里,当某一线路作为总线使用,那么接到该总线的所有输出设备(或器件)必须具有 b 结构,否则会产生数据冲突。 a. 集电极开路; b. 三态门; c. 灌电流; d. 拉电流2.TTL集成电路采用的是 b 控制,其功率损耗比较大;而MOS 集成电路采用的是 a 控制,其功率损耗比较小。 a. 电压; b.电流; c. 灌电流; d. 拉电流 3.欲将二进制代码翻译成输出信号选用 b ,欲将输入信号编成二进制代码选用 a ,欲将数字系统中多条传输线上的不同数字信号按需要选择一个送到公共数据线上选用 c ,

欲实现两个相同位二进制数和低位进位数的相加运算选用 e 。 a. 编码器; b. 译码器; c. 多路选择器; d. 数值比较器; e. 加法器; f. 触发器; g. 计数器; h. 寄存器 4. 卡诺图上变量的取值顺序是采用 b 的形式,以便能够用几何 上的相邻关系表示逻辑上的相邻。 a. 二进制码; b. 循环码; c. ASCII 码; d. 十进制码 5. 根据最小项与最大项的性质,任意两个不同的最小项之积为 0 ,任意两个不同的最大项之和为 1 。 a. 不确定; b. 0 ; c. 1 三. 简答题 1.分别写出(或画出)JK 、D 、T 和T ’四个触发器的特征方程、真 值表和状态转换图。 2.请分别完成下面逻辑函数的化简。 1). )DE C B A (*)E D )(C B A (F ++++++= 答:原式)DE C B A (*)]E D ()C B A ([+++++++= )DE )C B A ((*))DE )C B A ((++++++=)) C B A ()C B A ((DE DE )C B A ()C B A (+++++++++++= DE = 2). )EH D B A )(B A )(C A )(C B A (F +++++++= 答:原式的对偶式为: ) H E (ABD AB AC C AB 'F ++++= ))H E (BD B C C B (A ++++=)] H E (BD B B C [A ++++==A A )'A ()''F (===∴原式 3.请分别说明A/D 与D/A 转换器的作用,说明它们的主要技术指标, 并进一步说明在什么情况下必须在A/D 转换器前加采样·保持电路。 答:A/D 与D/A 转换器分别能够将模拟量转换成数字量与数字量转换 成模拟量,通过这样的转换电路,能够将模拟系统和数字系统联

(完整版)数字逻辑期末试卷(B卷)试题及答案

华东师范大学期末试卷(B) 2009 — 2010 学年第 一 学期 课程名称:___数字逻辑________ 学生姓名:___秦宽________________ 学 号:_2013041046__________________ 专 业:____软件工程_______ 年级/班级:13级软件工程 课程性质:公共必修、公共选修、专业必修、专业选修 一、填空题 (20分,每空2分) 1. (2010)D =( )B = ( )H = ( )8421BCD 答案:(111 1101 1010)B = (7DA )H = (0010 0000 0001 0000)8421BCD 2. 仓库门上装了两把暗锁,A 、B 两位保管员各管一把锁的钥匙,必须二人同时开锁才能进库。这种逻辑关系为 。 答案:与逻辑 3. 逻辑函数式F=AB+AC 的对偶式为 ,最小项表达式为∑=m F ( )。 答案:))((C A B A F D ++= ∑=m F (5,6,7) 2.逻辑函数D AC CD A C AB D C ABD ABC F ''''''+++++=的最简与或式是 。 答案:'D A + 4. 从结构上看,时序逻辑电路的基本单元是 。 答案:触发器 5. JK 触发器特征方程为 。 答案:Q K JQ ''+ 6.A/D 转换的一般步骤为:取样,保持, ,编码。 答案:量化

二、选择题 (20分,每题2分) 1. 计算机键盘上有101个键,若用二进制代码进行编码,至少应为( )位。 A) 6 B) 7 C) 8 D) 51 答案:B 2. 在函数F=AB+CD 的真值表中,F=1的状态有( )个。 A) 2 B) 4 C) 6 D) 7 答案:D 3. 为实现“线与”逻辑功能,应选用( )。 A) 与非门 B) 与门 C) 集电极开路(OC )门 D) 三态门 答案:C 4. 图1所示逻辑电路为( )。 A) “与非”门 B) “与”门 C)“或”门 D) “或非”门 图1 答案:A 5. 在下列逻辑部件中,属于组合逻辑电路的是( )。 A) 计数器 B) 数据选择器 C) 寄存器 D) 触发器 答案:B 6. 已知某触发器的时钟CP ,异步置0端为R D ,异步置1端为S D ,控制输入端V i 和输出Q 的波形如图2所示,根据波形可判断这个触发器是( )。 B C

数字逻辑自测题5

数字逻辑自测题5

1 : VOL表示什么含义(2分) A:输出低电平 B:输入高电平 C:输出高电平 D:输入低电平 您选择的答案: 正确答案: A 知识点:O即output,表示输出;L即low,表示低电平 ---------------------------------------------------------------------------- 2 : 下列说法不正确的是()(2分) A:同一个逻辑函数的不同描述方法之间可相互转换 B:任何一个逻辑函数都可以化成最小项之和的标准形式 C:具有逻辑相邻性的两个最小项都可以合并为一项 D:任一逻辑函数的最简与或式形式是唯一的 您选择的答案: 正确答案: D 知识点:一个逻辑函数的最简与或式形式不是唯一的 ---------------------------------------------------------------------------- 3 : 二—十进制译码器输入为()(2分) A:BCD代码 B:三位二进制数 C:十进制数 D:二十进制数 您选择的答案: 正确答案: A 知识点:二—十进制译码器的逻辑功能是将输入BCD码的10个代码译成10个高、低电平输出信号---------------------------------------------------------------------------- 4 : 触发器的状态转换图如下,则它是:()(5分) A:T触发器 B:SR触发器 C:JK触发器 D:D触发器 您选择的答案: 正确答案: A 知识点:见T触发器状态转换图

数字逻辑期末复习题

一、选择题(每小题2 分,共20分) 1. 八进制(273)8中,它的第三位数2 的位权为___B___。 A .(128)10 B .(64)10 C .(256)10 D .(8)10 2. 已知逻辑表达式C B C A AB F ++=,与它功能相等的函数表达式_____B____。 A .A B F = B . C AB F += C .C A AB F += D . C B AB F += 3. 数字系统中,采用____C____可以将减法运算转化为加法运算。 A . 原码 B .ASCII 码 C . 补码 D . BCD 码 4.对于如图所示波形,其反映的逻辑关系是___B_____。 A .与关系 B . 异或关系 C .同或关系 D .无法判断 5. 连续异或1985个1的结果是____B_____。 A .0 B .1 C .不确定 D .逻辑概念错误 6. 与逻辑函数D C B A F +++= 功能相等的表达式为___C_____。 A . D C B A F +++= B . D C B A F +++= C . D C B A F = D .D C B A F ++= 7.下列所给三态门中,能实现C=0时,F=AB ;C=1时,F 为高阻态的逻辑功能的是____A______。 _____D_____。 _____A_____。 C . 加法器 5”,则译码器输出a ~g 应为 ____C______。 A . 0100100 B .1100011 C . 1011011 D .0011011 分) 1对应的电压范围是___N 2____个输出端。 、_T_等四种类型。 16.对于D 触发器,若现态Q n = 0,要使次态Q n+1 =0,则输入D=__0_____。 17.请写出描述触发器逻辑功能的几种方式___特性表、特性方程、状态图、波形图_________。 18.多个集电极开路门(OC 门)的输出端可以 _____线与_______。 19.T 触发器的特性方程是___n n Q T Q ⊕=+1_____,当T=1时,特性方程为___n n Q Q =+1_____,这时触发器可以用来作___2分频器_____。 20.构造一个十进制的异步加法计数器,需要多少个 __4____触发器。计数器的进位Cy 的频率与计数器时钟脉冲CP 的频率之间的关系是____1﹕10_________。

《数字逻辑与电路》复习题及答案

《数字逻辑与电路》复习题 第一章数字逻辑基础(数制与编码) 一、选择题 1.以下代码中为无权码的为CD。 A. 8421BCD码 B. 5421BCD码 C.余三码 D.格雷码 2.以下代码中为恒权码的为AB 。 A.8421BCD码 B. 5421BCD码 C. 余三码 D. 格雷码 3.一位十六进制数可以用 C 位二进制数来表示。 A. 1 B. 2 C. 4 D. 16 4.十进制数25用8421BCD码表示为 B 。 A.10 101 B.0010 0101 C.100101 D.10101 5.在一个8位的存储单元中,能够存储的最大无符号整数是CD 。 A.(256)10 B.(127)10 C.(FF)16 D.(255)10 6.与十进制数(53.5)10等值的数或代码为ABCD 。 A. (0101 0011.0101)8421BCD B.(35.8)16 C.(110101.1)2 D.(65.4)8 7.与八进制数(47.3)8等值的数为:A B。 A.(100111.011)2 B.(27.6)16 C.(27.3 )16 D. (100111.11)2 8.常用的BC D码有C D 。 A.奇偶校验码 B.格雷码 C.8421码 D.余三码 二、判断题(正确打√,错误的打×) 1. 方波的占空比为0.5。(√) 2. 8421码1001比0001大。(×) 3. 数字电路中用“1”和“0”分别表示两种状态,二者无大小之分。(√) 4.格雷码具有任何相邻码只有一位码元不同的特性。(√) 5.八进制数(17)8比十进制数(17)10小。(√) 6.当传送十进制数5时,在8421奇校验码的校验位上值应为1。(√) 7.十进制数(9)10比十六进制数(9)16小。(×) 8.当8421奇校验码在传送十进制数(8)10时,在校验位上出现了1时,表明在传送过程中出现了错误。(√) 三、填空题

2020秋西安电子科技大学《数字逻辑电路》大作业期末试题及答案

学习中心/函授站_ 姓名学号 西安电子科技大学网络与继续教育学院 2020 学年下学期 《数字逻辑电路》期末考试试题 (综合大作业) 题号一二三四总分 题分30 10 30 30 得分 考试说明: 1、大作业试题于2020 年10 月15 日公布: (1)毕业班学生于2020 年10 月15 日至2020 年11 月1 日在线上传大作业答卷; (2)非毕业班学生于2020 年10 月22 日至2020 年11 月8 日在线上传大作业答卷; (3)上传时一张图片对应一张A4 纸答题纸,要求拍照清晰、上传完整; 2、考试必须独立完成,如发现抄袭、雷同均按零分计; 3、答案须用《西安电子科技大学网络与继续教育学院标准答题纸》手写 完成,要求字迹工整、卷面干净。 一、单项选择题(每小题2 分,共40 分) 1、下列各数中与十进制数101 不相等的数是( D )。 A.(0100 0011 0100)余3BCD B.(141)8C.(1100101)2D.(66)16 2、八进制数(35)8的8421BCD 是( B )。 A.0011 1000B.0010 1001C.0011 0101D.0010 1100 3、为使与非门输出为1 则输入( A )。 A.只要有0 即可B.必须全为0C.必须全为1D.只要有1 即可 4、函数F AC BC AB与其相等的表达式是( B )。 A.BC B.C+AB C.AC AB D.AB

5、使函数F AB AC BC 等于 0 的输入 ABC 的组合是( C )。 A .ABC=111 B .ABC=110 C .ABC=100 D .ABC=011 6、四变量的最小项ABCD 的逻辑相邻项是( A )。 A .ABCD B .ABCD C .ABC D D .ABCD 7、函数F ABC B .C (A D )BC 的对偶式是( C )。 A . G (A B C )(B C )(AD B C ) B .G A B C (B C )AD B C C .G A B C (B C )(A D B C ) D .G A B C (B C )A D B C 8、F A B C ADE BDE ABC 的最简式为( A )。 A .1 B .ABC DE C .ABC D .A+BDE+CDE 9、 函数F AC BC AB 的最简与非式为( D )。 10、 函数F A B C A .B .D AC ACD AB .D 的最简与或式为 ( D )。 A .F BC AD B .F B C AD C .F AB AC BD D .F AB AC BD 11、 函数F (ABCD ) (0,1,3,4,5,7,12),约束条件为BCD ABD 0 ,其 最简与或非式是( C )。 A .F A .C AD BD B .F CD AB AD A . B . C . D . B A B A C B C B B A . C A B A . . A B C A

北邮数字逻辑期中试题与参考答案

邮电大学 《数字电路与逻辑设计》期中考试试题 2015.4.11 班级班序号 注意:所有答案(包括选择题和计算题)一律写在试卷纸上,如果卷面位置不够,请写在试卷的背后,否则不计成绩。 一、(每题1分,共20分)判断(填√或×)、单项选择题 (请先在本试卷上答题之后,将全部答案汇总到本题末尾的表格中。)1.ECL逻辑门与TTL门相比,主要优点是抗干扰能力强。(╳)2.CMOS门电路在使用时允许输入端悬空,并且悬空的输入端相当于输入逻辑“1”。( ╳) 3.若对4位二进制码(B3B2B1B0)进行奇校验编码,则校验位C= B3⊕B2⊕B1⊕B0⊕1。(√) 4.根据表1-1,用CMOS4000系列的逻辑门驱动TTL74系列的逻辑门,驱动门与负载门之间的电平匹配不存在问题(√) 5. 根据表1-1,用CMOS4000系列的逻辑门驱动TTL74系列的逻辑门,驱动门与负载门之间的电流驱动能力不存在问题(╳) 表1-1常用的TTL和CMOS门的典型参数

6.当i j ≠时,必有两个最小项之和+0 m m=。(╳) i j 7. CMOS门电路的静态功耗很低,但在输入信号动态转换时会有较大的电流,工作频率越高,静态功耗越大。(╳) 8. 逻辑函数的表达式是不唯一的,但其标准的最小项之和的表达式是唯一的。(√) 9.用数据分配器加上门电路可以实现任意的逻辑函数。(√) 10.格雷BCD码具有单位距离特性(任意两个相邻的编码之间仅有一位不同)且是无权代码。(√) =++g,下列说法中正确的有 B 。11.关于函数F A C BCD AB C A. 不存在冒险; B. 存在静态逻辑冒险,需要加冗余项ABD和ACD进行消除; C. 存在静态功能冒险,需要加冗余项ABD和ACD进行消除; D. 当输入ABCD从0001→0100变化时存在静态逻辑冒险。 12.逻辑函数F=A⊕B和G=A⊙B满足关系D。

数字电路与数字逻辑练习题

《数字电路与数字逻辑》练习题一 一、填空 1.将下列二进制数转为十进制数 (1001011)B = ( )D (11.011)B = ( )D 2.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码 (+122)=( )真值 = ( )原码 =( )反码 = ( )补码 3.把下列4个不同数制的数(376.125)D 、(110000)B 、(17A)H 、(67)O ( 按从大到小的次序排列( )>( )>( )>( ) 。将下列各式变换成最简与或式的形式 =+B AB ( ) =+AB A ( ) =++BC C A AB ( ) 4.将下列二进制数转为十进制数 (101000)B = ( )D (11.0101)B = ( )D 5.将下列十进制数转为二进制数,八进制数和十六进制数 (0.8125)= ( )B = ( )O = ( )H (254.25)= ( )B = ( )O = ( )H 6.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码 (+125)=( )真值 = ( )原码 =( )反码 = ( )补码 (—42)=( )真值 = ( )原码 =( )反码 = ( )补码 7.逻辑函数C A CD AB F ++=的对偶函数是__________________________;其反函数是_________________________。 8.当j i ≠时,同一逻辑函数的最小项=?j i m m _________;两个最大项=+j i M M ___________。

9.(43.5)10=(_________)2=(_________)16。 10.n个输入端的二进制译码器,共有_________个输出端,对于每一组输入代码,将有_________个输出端具有有效电平。 11.将下列二进制数转为十进制数 (1010001)B = ()D (11.101)B = ()D 12.将下列有符号的十进制数转换成相应的二进制数真值、原码、反码和补码 (+254.25)=()真值 = ()原码 =()反码 = ()补码 13.把下列4个不同数制的数(76.125)D、(27A)H 、(10110)B、(67)O 按从大到小的次序排列()>()>( )>( ) 。 14.对于D触发器,欲使Qn+1=Qn,输入D=(),对于T触发器,欲使Qn+1=Qn,输入T=() 15.一个512*8位的ROM芯片,地址线为()条,数据线为()条。 16.对32个地址进行译码,需要()片74138译码器。 17.存储器起始地址为全0,256K*32的存储系统的最高地址为()。 18.将下列各式变换成最简与或式的形式 () () () 19.五级触发器的进位模数最大为()进制。 20.十进制数(78.25)10转换成十六进制数是(),转换成二进制数是(),转换成八进制数是(),转换成8421BCD码为()。 21.将二进制1100110转换成余3码为(),转换成格雷码为()。 22.设真值X= —0101,则X的原码为(),反码为(),补码为()。 23.卡诺图是()的一种特殊形式。利用卡诺图法花剑逻辑函数比()法更容易得到简化的逻辑函数表达式。 24.函数L=AC+BC的对偶式为:()。 25.一个1024*16位的ROM芯片,地址线为()位,数据线为()位。 26.对于JK触发器,若J=K,可完成()触发器的逻辑功能。 27.组合逻辑电路中部包含存储信号的()元件,它一般是由各种()组合而成的。 28.对64个地址进行译码,需要()片74138译码器。 29.AB+AC化成最小项的形式为()。 30.将变换成或非的形式为()。 31.数制转换 (6.3125)10=( )2 (1101.1101)2=( )10 32.将下列有符号的十进制数转换成相应的二进制数真值﹑原码﹑反码和补码 (+11/32)=( )真值=( )原码 =( )反码=( )补码 (-15/64)=( )真值=( )原码 =( )反码=( )补码 33.把下列3个数(76.125)D﹑(27A)H﹑(67)O按从大到小的次序排列 ( )>( )>( )

《数字逻辑电路》试题及答案

、填空题( 1-5小题每空 1分, 6-10 小题每空 2分,共20分) 1.(16.25) 10 = ( _____________________ ) 2 = ( ) 8 = ( ) 16 2.三态门输出的三种状态分别为:、和。 3.基本 RS 触发器的约束条件是______________ 。 4.多谐振荡器是一种波形_______ 电路,它没有稳态,只有两个_______ 。 5.把 JK 触发器改成 T 触发器的方法是____________ 。 6.F(A,B,C,D) A (B C (D E) ) 的对偶式为________________________________ 7.十进制数( -12 )的补码形式为_____________________ 。 8.某信号采集系统要求一片 A/D 转换器集成芯片在 1S内对 16 个热电偶的输出电压分时进行 A/D 转换。已知热电偶输出电压范围为 0~0.025V(对应 0~450 o C温度范围),需要分辨的温度为 0.1 o C,试问选用位的 A/D 转换器。 9.RAM 存储器地址线 4 条,数据线 8 条,其存储容量为_______ 。 10.写出下图有 ROM 构成的组合逻辑函数式 Y2= ____________________ 。 二、逻辑函数化简证明题(共 3题,共 20 分) 1.(6 分)用公式法化简下面逻辑函数为最简与或式F(A,B,C) (ABC) (AB ) 2.(6 分)证明下面逻辑恒等式,方法不限。(A C )(B D)(B D ) AB BC 3.(8 分)用卡诺图法求下面逻辑函数的反函数,用最简与或式表示。F(A,B,C,D) ABC ABD C D ABC ACD ACD

2014数字逻辑期试题及答案Word版

一、填空题(20分,每空2分) 1. (2010) D =() B = () H = () 8421BCD 答案:(111 1101 1010) B = (7DA) H = (0010 0000 0001 0000) 8421BCD 2. 仓库门上装了两把暗锁,A、B两位保管员各管一把锁的钥匙,必须二人同时开锁才能进库。这种逻辑关系为。 答案:与逻辑 3. 逻辑函数式F=AB+AC的对偶式为,最小项表达式为 ∑ =m F( )。 答案:) )( (C A B A F D+ + =∑ =m F(5,6,7) 2.逻辑函数D AC CD A C AB D C ABD ABC F' ' ' ' ' '+ + + + + =的最简与或式是。 答案:'D A+ 4. 从结构上看,时序逻辑电路的基本单元是。 答案:触发器 5. JK触发器特征方程为。 答案:Q K JQ' '+ 6.A/D转换的一般步骤为:取样,保持,,编码。 答案:量化 二、选择题(20分,每题2分) 1. 计算机键盘上有101个键,若用二进制代码进行编码,至少应为()位。 A) 6 B) 7 C) 8 D) 51 答案:B 2. 在函数F=AB+CD的真值表中,F=1的状态有()个。 A) 2 B) 4 C) 6 D) 7 答案:D 3. 为实现“线与”逻辑功能,应选用()。 A) 与非门B) 与门C) 集电极开路(OC)门D) 三态门答案:C 4. 图1所示逻辑电路为( )。 A) “与非”门B) “与”门C)“或”门D) “或非”门

图1 答案:A 5. 在下列逻辑部件中,属于组合逻辑电路的是( )。 A) 计数器 B) 数据选择器 C) 寄存器 D) 触发器 答案:B 6. 已知某触发器的时钟CP ,异步置0端为R D ,异步置1端为S D ,控制输入端V i 和输出Q 的波形如图2所示,根据波形可判断这个触发器是( )。 图2 A) 上升沿D 触发器 B) 下降沿D 触发器 C) 下降沿T 触发器 D) 上升沿T 触发器 答案:D 7. 寄存器要存放n 位二进制数码时,需要( )个触发器。 A) n B) n 2log C) n 2 D) n/2 答案:A B C

相关文档
最新文档