数字电路试题及答案

数字电路试题及答案

数字电路试题及答案

用数字信号完成对数字量进行算术运算和逻辑运算的电路称为数字电路,或数字系统。下面就是小编整理的数字电路试题及答案,一起来看一下吧。

数字电子技术基础试题及答案

一、单项选择题(每小题1分,共10分)

1、以下描述一个逻辑函数的方法中,( )只能唯一表示。

A.表达式 nbsp;

B.逻辑图 nbsp;

C.真值表

D.波形图

2、在不影响逻辑功能的情况下,CMOS与非门的多余输入端可( )。

A.接高电平

B.接低电平 nbsp;

C.悬空 nbsp;

D.通过电阻接地

3、一个八位二进制减法计数器,初始状态为00000000,问经过268个输入脉冲后,此计数器的状态为( )。

A.11001111

B.11110100

C.11110010

D.11110011

4、若要将一异或非门当作反相器(非门)使用,则输入端A、B端的连接方式是( )。

A.A或B中有一个接“1”

B.A或B中有一个接“0”

C.A和B并联使用 nbsp;

D.不能实现

5、在时序电路的状态转换表中,若状态数N=3,则状态变量数最少为( nbsp;)。

A.16

B.4

C.8

D.2

6、下列几种TTL电路中,输出端可实现线与功能的.门电路是( )。

A.或非门

B.与非门

C.异或门

D.OC门

7、下列几种A/D转换器中,转换速度最快的是( )。

A.并行A/D转换器 nbsp;

B.计数型A/D转换器

C.逐次渐进型A/D转换器

D.双积分A/D转换器

8、存储容量为8K×8位的ROM存储器,其地址线为( )条。

A.8

B.12

C.13

D.14

9、4个触发器构成的8421BCD码计数器,共有( )个无效状态。

A.6

B.8

C.10

D.12

10、以下哪一条不是消除竟争冒险的措施( )。

A.接入滤波电路

B.利用触发器

C.加入选通脉冲

D.修改逻辑设计

二、填空题(每空1分,共20分)

1、时序逻辑电路一般由()和( )两分组成。

2、多谐振荡器是一种波形产生电路,它没有稳态,只有两个

3、数字电路中的三极管一般工作于________区和________区。

4、四个逻辑变量的最小项最多有________个,任意两个最小项之积为________。

5、555定时器是一种用途很广泛的电路,除了能组成________触发器、________触发

器和________三个基本单元电路以外,还可以接成各种实用电路。

6、用2048×12的ROM芯片,最多能实现________个输入________个输出的组合逻辑

函数。

7、对于JK触发器,若J=K,则可完成________触发器的逻辑功能;若K=J=1,则完成

________触发器的逻辑功能。

8、时序逻辑电路的输出不仅和_________有关,而且还与________有关。

9、三态门的输出状态有________、低电平、________三种状态。

10、采用ISP技术的PLD是先装配,后________。

11、转换速度|和______________是衡量A/D转换器和D/A转换器性能优劣的主要指标。

三、简答题(每小题5分,共15分)

1、证明逻辑函数式: BC D D(B C )(AD B) B D。

2、试述施密特触发器和单稳态触发器的工作特点。

四、分析设计题(共30分)

1、试列写下列 ROM结构中Y

2、Y1、Y0的函数表达式,并采用

八选一数据选择器 74LS152对Y2、Y1、Y0重新实现。要求写出实现表达式,并画出逻辑电路图。其中,ROM地址译码器中,输入地址选中的列线为高电平。(10分)

2、试用JK触发器和门电路设计一个十三进制的计数器,要求体现逻辑抽象、状态化简、状态方程、特性方程、驱动方程和输出方程等中间过程,画出逻辑电路图,并检查所设计的电路能否自启动。(20分)

参考答案

一、单项选择题。

1-5 nbsp;CABBD

6-10 DACAB

二、填空题。

1、存储电路,组合电路

2、暂稳态

3、截止,饱和

4、16,0

5、施密特,单稳态,多谐振荡器

6、11,12

7、T,T′

8、该时刻输入变量的取值,电路原来的状态

9、高电平,高阻态

10、编程

11、转换精度

三、简答题

1、证明:左边= BC D (B C )(AD B) BC D BAD CAD CB

2、解:逻辑函数表达式:Y AB BC AC

真值表:

A B C

0 0 0

0 0 1

0 1 0

0 1 1

1 0 0

1 0 1

1 1 0

1 1 1

Y

1

1

1

1

该电路为三人表决电路,只要有 2票或 3票同意,表决就通过。

3、解:

施密特触发器:(1)输入信号从低电平上升的过程中,电路状态转换时对应的输入电平,与输入信号从高电平下降过程中对应的输入转换电平不同;(2)在电路状态转换时,通过电路内部的正反馈过程使输出电压波形的边沿变得很陡。

单稳态触发器:(1)有稳态、暂稳态两个状态;(2)在外界触发脉冲作用下,能从稳态翻转到暂稳态,暂稳态持续一段时间后,自动回到稳态;(3)暂稳态持续时间的长短取决于电路本身参数,与触发脉冲的宽度和幅度无关。

四、分析设计题

1、略

2、略

数字电路基础试题及答案

数字电路基础试题及答案 一、单选题 1.下列关于数字电路和模拟电路的叙述中,正确的是 A、处理数字信号的电路称为模拟电路 B、处理模拟信号的电路称为数字电路 C、数字电路和模拟电路的分析方法相同 D、数字电路中工作的三极管不是工作在饱和区,就是截止区【正确答案】:D 2.二进制数11010转换为十进制数为 A、32 B、21 C、26 D、33 【正确答案】:C https://www.360docs.net/doc/fb19249685.html,4011是 A、四2输入或非门 B、四2输入与非门 C、四2输入与门 D、四2输入或门 【正确答案】:B https://www.360docs.net/doc/fb19249685.html,4001是

A、四2输入或非门 B、四2输入与非门 C、四2输入与门 D、四2输入或门 【正确答案】:A 5.逻辑功能为“有0出1,有1出0”的门电路是 A、与门 B、或门 C、非门 D、与或门 【正确答案】:C 6.TTL集成门电路的输入端需通过( )与正电源短接。 A、电阻 B、电容 C、电感 D、负电源 【正确答案】:A https://www.360docs.net/doc/fb19249685.html,4001和CC4011都是采用的14引脚( )封装双列直插式。 A、塑 B、金 C、纸 D、硅胶

【正确答案】:A 8.在数字信号中,高电平用逻辑1表示,低电平用逻辑0表示,称为 A、正逻辑 B、1逻辑 C、负逻辑 D、0逻辑 【正确答案】:A 9.十进制数码18用8421BCD码表示为 A、10010 B、100010 C、00011000 D、01110111 【正确答案】:C 10.已知逻辑函数,与其相等的函数为 A、 B、 C、 D、 【正确答案】:D 11.8421BCD码0001 0100表示的十进制数码为 A、12 B、14

数字电路试卷及答案

一.选择题 1十进制数3.625的二进制数和8421BCD 码分别为(D ) A 、11.11和11.001 B 、11.101和11.101 C 、11.01和11.011000100101 D 、11.101和0011.011000100101 2、逻辑函数F1、F2、F3的卡诺图如图所示,他们之间的逻辑关系是(B ) A 、F3=F 1·F2 B 、F3=F1+F2 C 、F2=F1·F3 D 、F2=F1+F3 00 01 11 10 0 1 1 1 1 1 F1 F2 F3 3 、和TTL 电路相比,CMOS 电路最突出的有点在于(C ) A 、可靠性高 B 、抗干扰能力强 C 、功耗低 D 、速度快 4、用1K ×4的DRAM 设计4K ×8位的存储器的系统需要的芯片数和地址线的根数是(C ) A 、16片 10根 B 、8片 10根 C 、8片 12根 D 、16片 12根 5、在图2中用555定时器组成的施密特触发电路中,它的回差电压等于(A ) A 、2V B 、3V C 、 4V D 、5V 图2 图3 6、为将D 触发器转换为T 触发器,图3所示电路的虚线框内应是(D ) A 、或非门 B 、与非门 C 、异或门 D 、同或门 7、在下列逻辑部件中,不属于组合逻辑部件的是(A ) A .寄存器 B 、编码器 C 、全加器 D 、译码器 8、某10位D/A 转换器,当输入为D=010*******B 时,输出电压为1.6V 。当输入D=1000010000B 时,输出电压为(B ) A 、3.15V B 、3.30V C 、3.60V D 、都不是 二.填空题 1、逻辑函数F=A ·(B+C )·1的反函数F =_____0+?+C B A ___________ 2、四选一数据选择器,AB 为地址信号,D 0=D 3=1,D 1=C ,D 2=c ,当AB=10时,输出F=__C__ 3、将模拟信号转化为数字信号,需要采用A/D 转换器。实现A/D 转换一般要经过采样、保持、量化和编码等4个过程。 00 01 11 10 0 1 1 1 1 00 01 11 10 0 1 1 1 1 1 1

(完整版)数字电路试题及参考答案

《数字电路》试卷及答案 一、【单项选择题】 ( 本大题共20 小题,每题 2 分,共40 分) 在每题列出的四个选 项中只有一个选项是切合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、关于钟控 RS触发器,若要求其输出“ 0”状态不变,则输入的RS信号应为( A)。 [A] RS=X0[B] RS=0X[C] RS=X1[D] RS=1X 2、以下各电路中,( B)能够产生脉冲准时。 [A]多谐振荡器[B]单稳态触发器 [C]施密特触发器[D]石英晶体多谐振荡器 3、以下逻辑电路中为时序逻辑电路的是(C)。 [A]变量译码器[B]加法器[C]数码存放器[D]数据选择器 4、同步时序电路和异步时序电路比较,其差别在于后者(B)。 [A]没有触发器[B]没有一致的时钟脉冲控制 [C]没有稳固状态[D]输出只与内部状态相关 5、当用专用输出构造的PAL设计时序逻辑电路时,一定还要具备有(A)。 [A]触发器[B]晶体管[C] MOS 管[D]电容 6、能将输出端直接相接达成线与的电路有(C)。 [A] TTL 与门[B]或门[C]三态门[D]三极管非门 7、 TTL 与非门的剩余脚悬空等效于(A)。 [A] 1[B] 0[C] Vcc[D] Vee 8、以下哪一条不是除去竟争冒险的举措(B)。 [A]接入滤波电路[B]利用触发器[C]加当选通脉冲[D]改正逻辑设计 9、主从触发器的触发方式是(D)。 [A] CP=1[B] CP上涨沿[C] CP 降落沿[D]分两次办理 10、组合型 PLA 是由( A)组成。 [A]与门阵列和或门阵列[B]一个计数器 [C]一个或阵列[D]一个存放器 11、以下四个数中,最大的数是(B)。 [A] (AF) 16[B] (001010000010)8421BCD [C] (10100000) 2[D] (198) 10 12、触发器有两个稳态,储存8 位二进制信息要(B)个触发器。 [A] 2[B] 8[C] 16[D] 32 13、以下门电路属于双极型的是(A)。 [A] OC 门[B] PMOS[C] NMOS[D] CMOS 14、用异步 I/O 输出构造的 PAL 设计逻辑电路,它们相当于(A)。 [A]组合逻辑电路[B]时序逻辑电路 [C]储存器[D]数模变换器

数字电路试题及答案

数字电路试题 一、单项选择题 1、以下代码中为无权码的为 〔 〕 A . 8421BCD 码 B . 5421BCD 码 C . 余三码 D .2421BCD 码 2、图示逻辑电路的逻辑式为 〔 〕 A .F=C B A ++ B .F= C B A ++ C .F=C B A D .F=ABC 3、以下关于异或运算的式子中,不正确的选项是 〔 〕 A .0A A =⊕ B . 1A A =⊕ C .A 0A =⊕ D .A 1A =⊕ 4、一个n 变量的逻辑函数应该有 个最小项 〔 〕 A .n B .n 2 C .n 2 D .2 n 5、假设编码器中有50个编码对象,那么要求输出二进制代码位数为 位。 〔 〕 A .5 B .6 C .10 D .50 6、在以下逻辑电路中,不是组合逻辑电路的是 。 〔 〕 A .译码器 B .编码器 C .全加器 D .存放器 7、欲使JK 触发器按01 =+n Q 工作,可使JK 触发器的输入端 。 〔 〕 A .1==K J B .Q J =,Q K = C .Q J =,Q K = D .0=J ,1=K 8、同步时序电路和异步时序电路比拟,其差异在于两者 。 〔 〕 A .没有触发器 B .是否有统一的时钟脉冲控制 C .没有稳定状态 D .输出只与内部状态有关 9、8位移位存放器,串行输入时经 个脉冲后,8位数码全部移入存放器中。 〔 〕 A .1 B .2 C .4 D .8 10、555定时器D R 端不用时,应当 。 〔 〕 A .接高电平 B .接低电平 C .通过F μ01.0的电容接地 D .通过小于Ω500的电阻接地 二、填空题 1、当传送十进制数5时,在8421奇校验码的校验位上值应为 。 2、()10=〔 〕2=〔 〕8=〔 〕16 3、用反演律求函数D A D C ABC F ++=的反函数〔不用化简〕=F 。 4、消除竟争冒险的方法有 、 、 等。 5、触发器有 个稳态,存储8位二进制信息要 个触发器。 1 & A B C F 11

(完整版)数字电路期末复习试题和答案解析

数字电路期末复习题及答案 一、填空题 1、数字信号的特点是在时间上和幅值上都是断续变化的,其高电平和低电平常用 1 和0 来表示。 2、分析数字电路的主要工具是逻辑代数,数字电路又称作逻辑电路。 3、逻辑代数又称为布尔代数。最基本的逻辑关系有与、或、非三种。常用的几种导出的逻辑运算为与非或非与或非同或异或。 4、逻辑函数的常用表示方法有逻辑表达式真值表逻辑图。 5、逻辑函数F=A B C D+A+B+C+D= 1 。 6、逻辑函数F=AB A+ + += 0 。 B A B B A 7、O C门称为集电极开路门,多个O C门输出端并联到一起可实现线与功能。 8、T T L与非门电压传输特性曲线分为饱和区、转折区、线性区、截止区。 9、触发器有2个稳态,存储8位二进制信息要8个触发器。 10、一个基本R S触发器在正常工作时,它的约束条件是R+S=1,则它不允许输入S=0且R=0的信号。 11、一个基本R S触发器在正常工作时,不允许输入R=S=1的信号,因此它的约束条件是R S=0。 12、在一个C P脉冲作用下,引起触发器两次或多次翻转的现象称为触发器的空翻,触发方式为主从式或边沿式的触发器不会出现这种现象。 13、施密特触发器具有回差现象,又称电压滞后特性;单稳触发器最重 要的参数为脉宽。 14、半导体数码显示器的内部接法有两种形式:共阴接法和共阳接法。 15、对于共阳接法的发光二极管数码显示器,应采用低电平驱动的 七段显示译码器。 16、寄存器按照功能不同可分为两类:移位寄存器和数码寄存器。 17、时序逻辑电路按照其触发器是否有统一的时钟控制分为同步时 序电路和异步时序电路。 二、选择题 1、一位十六进制数可以用 C 位二进制数来表示。 A.1 B.2 C.4 D. 16 2、十进制数25用8421BCD码表示为 B 。 A.10 101 B.0010 0101 C.100101 D.10101 3、以下表达式中符合逻辑运算法则的是D。 A.C·C=C2 B.1+1=10 C.0<1 D.A+1=1

(完整版)数字电路与逻辑设计试题与答案

数字电路与逻辑设计(1) 班级 学号 姓名 成绩 一.单项选择题(每题1分,共10分) 1.表示任意两位无符号十进制数需要( )二进制数。 A .6 B .7 C .8 D .9 2.余3码10001000对应的2421码为( )。 A .01010101 B.10000101 C.10111011 D.11101011 3.补码1.1000的真值是( )。 A . +1.0111 B. -1.0111 C. -0.1001 D. -0. 1000 4.标准或-与式是由( )构成的逻辑表达式。 A .与项相或 B. 最小项相或 C. 最大项相与 D.或项相与 5.根据反演规则,()()E DE C C A F ++?+=的反函数为( )。 A. E )]E D (C C [A F ?++= B. E )E D (C C A F ?++= C. E )E D C C A (F ?++= D. E )(D A F ?++=E C C 6.下列四种类型的逻辑门中,可以用( )实现三种基本运算。 A. 与门 B. 或门 C. 非门 D. 与非门 7. 将D 触发器改造成T 触发器,图1所示电路中的虚线框内应是( )。 图1 A. 或非门 B. 与非门 C. 异或门 D. 同或门 8.实现两个四位二进制数相乘的组合电路,应有( )个输出函数。 A . 8 B. 9 C. 10 D. 11 9.要使JK 触发器在时钟作用下的次态与现态相反,JK 端取值应为( )。 A .JK=00 B. JK=01 C. JK=10 D. JK=11 10.设计一个四位二进制码的奇偶位发生器(假定采用偶检验码),需要( )个异或门。 A .2 B. 3 C. 4 D. 5 二.判断题(判断各题正误,正确的在括号内记“∨”,错误的在括号内记“×”, 并在划线处改正。每题2分,共10分) 1.原码和补码均可实现将减法运算转化为加法运算。 ( )

(完整版)数字电路的期末试题及答案

数字电路的期末试题 一、客观题:请选择正确答案,将其代号填入()内;(本大题共10小题,每空2分,共20分) ⒈当某种门的输入全部为高电平,而使输出也为高电平者,则这种门将是: A.与非门及或非门; B.与门及或门; C.或门及异或门; D.与门及或非门.( B ) ⒉在如下所列4种门电路中,与图示非门相等效的电路是:( B ) ⒊已知,则函数F和H的关系,应是:( B ) A.恒等; B.反演; C.对偶; D.不确定. ⒋若两个逻辑函数恒等,则它们必然具有唯一的:(A) A.真值表; B.逻辑表达式; C.电路图; D.逻辑图形符号. ⒌一逻辑函数的最小项之和的标准形式,它的特点是:(C) A.项数最少; B.每个乘积项的变量数最少; C.每个乘积项中,每种变量或其反变量只出现一次; D.每个乘积项相应的数值最小,故名最小项. ⒍双向数据总线可以采用( B )构成。 A.译码器; B.三态门; C.与非门; D.多路选择器. ⒎在下列逻辑部件中,不属于组合逻辑部件的是( D )。 A.译码器; B.编码器; C.全加器; D.寄存器. ⒏八路数据选择器,其地址输入端(选择控制端)有( C )个。

A.8个 B.2个 C.3个 D.4个 ⒐为将D触发器转换为T触发器,如图所示电路的虚线框内应是( D )。 A.或非门 B.与非门 C.异或门 D.同或门 ⒑为产生周期性矩形波,应当选用( C )。 A.施密特触发器 B.单稳态触发器C.多谐振荡器 D.译码器 二、化简下列逻辑函数(每小题5分,共10分) ⒈用公式法化简逻辑函数: ⒉用卡诺图法化简逻辑函数:Y(A,B,C,D)=∑m(2 ,3,7,8,11,14) 给定约束条件为m0+m5+ m10+m15=0 三、非客观题(本题两小题,共20分) ⒈如图所示为三输入变量的或门和与门的逻辑图。根据两种不同的输入波形(见图b),画出Y1、Y2的波形。(本题共8分,每个Y1、Y2各 2分) 解

数字电路试题及答案

数字电路试题及答案 二、单项选择题(本大题共10小题,每小题2分,共20分) 1、十六进制数(8F)16对应的十进制数是( C ) A、141 B、142 C、143 D、144 2、逻辑函数L(A,B,C)=(A+B)(B+C)(A+C)的最简与或表达式为( D) A、(A+C)B+AC B、 AB+(B+A)C C、 A(B+C)+BC D、 AB+BC+AC 3、与非门输出为低电平时,需满足( D ) A、只要有一个输入端为低电平 B、只要有一个输入端为高电平 C、所有输入端都是低电平 D、所有输入端都是高电平 4、能够实现“线与”功能的门电路是( D ) A、与非门B、或非门 C、三态输出门D、集电极开路门 5、由与非门构成的基本RS触发器,要使Qn+1=Qn,则输入信号应为(A)A、R=S=1B、R=S=0 C、R=1,S=0D、R=0,S=1 6、要使T触发器Qn+1=Qn ,则(B) A、T=QnB、T=0C、T=1D、T=n 7、对于JK触发器,要使Q n+1=Q n,则(B) A、J=K=1 B、J=K=0 C、J=1,K=0 D、J=0,K=1 8、为实现D触发器转换成T触发器,题图所示的虚线框内应是。( C ) A、与非门 B、异或门 C、同或门 D、或非门 9、十六个数据输入端的数据选择器必有地址输入端的个数为( D) A、1 B、2 C、3 D、4 10、一个4位二进制计数器的最大模数是( C ) A、4 B、8 C、16 D、32

三、简答题(本大题共2小题,每小题5分,共10分) 1、数字电路从整体上看可分为几大类? 答:(1)、按集成度分,有小、中、大、超大、甚大规模;(3分) (2)、按结构工艺分,有TTL、CMOS集成电路。(2分) 2、最简与-或表达式的标准是什么? 答:(1)、包含的与项最少;(3分) (2)、每个与项中变量的个数最少。(2分) 四、分析计算题(本大题共6小题,每小题10分,共60分) 1、逻辑电路的输入变量A、B和输出函数F的波形如题3-1图所示,试列出真值表,写出逻辑函数F的逻辑表达式,并画逻辑图。 解:由波形图列出真值表(3分) 由真值表写出逻辑表达式: F=A+ B =A B (3分) 由逻辑表达式画逻辑图。 (4分) 2、用卡诺图化简下列逻辑函数: F(A,B,C,D)=Σm(0,3,4,7,11)+Σd (8,9,12,13,14,15)

数字电路试卷及答案

数字电路试卷及答案(一) 一、填空题(每空1分,共5分) 1、CMOS与非门的未用输入端应连接到逻辑( 1 )电平或者输入信号连接端上。 2、DAC的功能是将( 数字)输入成正比地转换成模拟输出。 4 EPROM可存储一个( 9 )输入4输出的真值表。?3、512 4、74X163的RCO输出有效条件是:仅当使能信号( ENT )有效,并且计数器的状态是15。 5、已知二进制原码为( 001101) 2 , 问对应的8-bit的补码为( 00001101 )2、 二、单项选择题:从以下题目中选择唯一正确的答案。(每题2分,共10分) 1、八路数据分配器的地址输入端有( B )个。 A、 2 B、3 C、 4 D、 5 2、以下描述一个逻辑函数的方法中( C )只能唯一表示。 A、表达式 B、逻辑图 C、真值表 D、波形图 3、实现同一功能的Mealy型同步时序电路比Moore型同步时序电路所需要的( B )。 A、状态数目更多 B、状态数目更少 C、触发器更多 D、触发器更少 4、使用移位寄存器产生重复序列信号“1000001”,移位寄存器的级数至少为( D )。 A、 2 B、3 C、 4 D、5 5、下列各逻辑函数式相等,其中无静态冒险现象的是( D )。 A、F=B’C’+AC+A’B B、F=A’C’+BC+AB’ C、F=A’C’+BC+AB’+A’B D、F=B’C’+AC+A’B+BC+AB’+A’C’ 三、组合电路分析:(共10分) B=BC 最简和之积表达式。(4分) 解:F+A'BC'+AB=1、求逻辑函数F (2)、已知逻辑函数F=W+XZ+XY,请写出与该函数对应的最小项列表表达式:F=ΣWXYZ( ) (3分) F=ΣWXYZ( 5,6,7,8,9,10,11,12,13,14,15 ) 数字电路试卷及答案(二) 一、【单项选择题】(本大题共20小题,每小题2分,共40分)在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。 1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为( A )。 [A] RS=X0 [B] RS=0X [C] RS=X1 [D] RS=1X

数字电路复习题(含答案)

一、填空题: 1.在计算机内部,只处理二进制数;二制数的数码为1 、0两个;写出从(000)2 依次加1的所有3位二进制数:000、001、010、011、100、101、110、111 。2.13=(1101)2;(5A)16=(1011010)2;(10001100)2=(8C)16。 完成二进制加法(1011)2+1=(1100)2 3.写出下列公式:= 1 ; = B ; = A+B ; =B A 。 4.含用触发器的数字电路属于时序逻辑电路(组合逻辑电路、时序逻辑电路)。 TTL、CMOS电路中,工作电压为5V的是TTL ;要特别注意防静电的是CMOS 。 5.要对256个存贮单元进行编址,则所需的地址线是8 条。 6.输出端一定连接上拉电阻的是OC 门;三态门的输出状态有1 、0 、高阻态三种状态。 7.施密特触发器有 2 个稳定状态.,多谐振荡器有0 个稳定状态。8.下图是由触发器构成的时序逻辑电路。试问此电路的功能是移位寄存器, 是同步时序电路(填同步还是异步),当R D=1时,Q0Q1Q2Q3= 0000 ,当R D=0,D I=1,当第二个CP脉冲到来后,Q0Q1Q2Q3= 0100 。 (图一) 1.和二进制数(111100111.001)等值的十六进制数是( B ) A.(747.2) 16B.(1E7.2) 16 C.(3D7.1) 16 D.(F31.2) 16 R CP

2.和逻辑式B A C B AC+ +相等的式子是( A ) A.AC+B B. BC C.B D.BC A+ 3.32位输入的二进制编码器,其输出端有( D )位。 A. 256 B. 128 C. 4 D. 5 4.n位触发器构成的扭环形计数器,其无关状态数为个( B ) A.2n-n B.2n-2n C.2n D.2n-1 5.4个边沿JK触发器,可以存储( A )位二进制数 A.4 B.8 C.16 6.三极管作为开关时工作区域是( D ) A.饱和区+放大区B.击穿区+截止区 C.放大区+击穿区D.饱和区+截止区 7.下列各种电路结构的触发器中哪种能构成移位寄存器( C ) A.基本RS触发器B.同步RS触发器C.主从结构触发器8.施密特触发器常用于对脉冲波形的( C ) A.定时B.计数C.整形 1.八进制数 (34.2 ) 8 的等值二进制数为11100.01 ;十进制数 98 的8421BCD 码为10011000 。 2.试写出下列图中各门电路的输出分别是什么状态(高电平、低电平)?(其中(A)(B)为TTL门电路,而(C)为CMOS门电路) (A)(B)(C) Y 1= 02 Y 2 = 1 Y 3 = 1 3.一个 JK 触发器有 2 个稳态,它可存储 1 位二进制数。 4.单稳态触发器有一个稳定状态和一个暂稳状态。施密特触发器有

数字逻辑电路试题及答案

数字逻辑电路试题及答案 一、填空题(每空1分,共10分) 1.数字电路分为两大类,分别是组合逻辑电路和时序逻辑电路。 2.2006个1连续异或的结果是__0___;而2007个1连续同或的结果是__1__. 3.已知某函数F的反函数为,则其原函数F= ;而F的对偶函数则为F*= 。 4.试将函数,写成标准的积之和形式,即(0,1,2,4,5,6,8,9,10 ). 5.逻辑代数中的三种基本逻辑运算是与、或、非。 6.1个触发器可以存放 1 位二进制数,它具有记忆功能。 二、选择题(每小题2分,共10分) 1.已知某电路的输入A、B和输出Y的波形如下图所示,该电路实现的函数表达式为 D 。 (A)A⊙B (B)A?B (C) (D)

2.用0,1两个符号对100个信息进行编码,则至少需要 B 。 (A)8位(B) 7位(C) 9位(D) 6位 3.下列电路中属于组合电路的是 D 。 (A)集成触发器(B)多谐振荡器 (C)二进制计数器(D)3—8译码器 4.下列电路中只有一个稳定状态的是 C 。 (A)集成触发器(B) 施密特触发器 (C)单稳态触发器(D) 多谐振荡器 5.为产生周期性矩形波,应当选用 C 。 (A) 施密特触发器(B) 单稳态触发器 (C) 多谐振荡器 (D) 译码器 三、逻辑函数化简(共10分) 用卡诺图法化简下列逻辑函数,结果为最简与或式。(每题5分,共10分) .

解: 四、分析题(共45分) 1.(本题10分)写出下图的逻辑表达式和真值表,并化简为最简与或表达式。 ⒉列真值表:(2分)

2. (本题10分)试对已给器件,在所示输入波形CP、D、及作用下,画其输出波形Q及.假设电路初态Q(0)=1,且不计传输延迟 解: 3.(本题10分) 试分析图示时序电路,列出状态转换表及全状态转换图,说明电路功能,并分析能否自启动,设初始状态为00。 解:⑴写激励方程(2分) J1=Q0n,,K1=K0=1, ⑵写状态方程(2分) , ) ⑶列全状态转换表(2分) ⑷画全状态转换图(2分

考研题数字电路题库及答案

考研题数字电路题库及答案 考研题:数字电路题库及答案 数字电路是计算机科学与技术专业中的一门重要课程,也是考研中常见的一道 题型。掌握数字电路的基本原理和设计方法对于考研的学生来说至关重要。在 备考过程中,做一些题库练习是非常有帮助的,下面将为大家介绍一些常见的 数字电路题目及答案。 1. 以下哪个逻辑门具有与非门的功能? A. 与门 B. 或门 C. 异或门 D. 与非门 答案:D. 与非门 与非门是一种基本逻辑门,其输出与输入信号相反。如果输入为1,则输出为0;如果输入为0,则输出为1。 2. 以下哪个逻辑门具有与门的功能? A. 与门 B. 或门 C. 异或门 D. 与非门 答案:A. 与门 与门是一种基本逻辑门,其输出只有在所有输入都为1时才为1,否则为0。 3. 以下哪个逻辑门具有或门的功能?

B. 或门 C. 异或门 D. 与非门 答案:B. 或门 或门是一种基本逻辑门,其输出只要有一个输入为1,输出就为1。只有在所有输入都为0时,输出才为0。 4. 以下哪个逻辑门具有异或门的功能? A. 与门 B. 或门 C. 异或门 D. 与非门 答案:C. 异或门 异或门是一种基本逻辑门,其输出只有在输入信号不同时才为1,否则为0。 5. 以下哪个逻辑门具有同或门的功能? A. 与门 B. 或门 C. 异或门 D. 与非门 答案:D. 与非门 同或门是一种基本逻辑门,其输出只有在输入信号相同时才为1,否则为0。 6. 以下哪个逻辑门具有与门和非门的功能?

B. 或门 C. 异或门 D. 与非门 答案:D. 与非门 与非门是一种基本逻辑门,其输出与输入信号相反。如果输入为1,则输出为0;如果输入为0,则输出为1。 通过以上题目的练习,我们可以加深对数字电路中各种逻辑门的理解和应用。 掌握了逻辑门的功能和特点,我们就可以根据实际问题进行电路的设计和分析。除了逻辑门的题目,数字电路题库中还包括了其他一些常见的题型,如编码器、译码器、触发器等。这些题目涉及到数字电路的进一步应用和设计。在备考过 程中,我们可以通过练习这些题目来提高自己的解题能力和应试水平。 总结起来,数字电路题库中的题目涵盖了逻辑门、编码器、译码器、触发器等 多个方面的知识点。通过做题练习,我们可以加深对数字电路的理解,并提高 解题能力。在备考过程中,我们还可以结合教材和参考书对相关知识进行系统 学习,从而更好地应对考试。希望大家在备考中取得好成绩!

数字电路复习考试题及答案

数字电路复习题 (注意:以下题目是作为练习和考试题型而设,不是考题,大家必须融会贯通,举一反三。 ) 1、逻辑电路可以分为 组合逻辑电路 电路和 时序逻辑电路 电路。 2、数字电路的基本单元电路是 门电路 和 触发器 。 3、数字电路的分析工具是 逻辑代数(布尔代数) 。 4、(50.375) 10 = (110010.011) 2 = (32.6) 16 5、3F4H = (0001000000010010 )8421BCD 6、数字电路中的最基本的逻辑运算有 与 、 或 、 非 。 7、逻辑真值表是表示数字电路 输入和输出 之间逻辑关系的表格。 8、正逻辑的与门等效于负逻辑的 或门 。 9、表示逻辑函数的 4 种方法是 真值表 、 表达式、 卡诺图 、 逻辑电路图 。 其中形式惟一的是 真值表 。 10、对于变量的一组取值,全体最小项之和为 1 。 11、对于任意一个最小项,只有一组变量的取值使其值为 1 ,而在变量取其他各组值时 这个最小项的取值都是 0 。 12、对于变量的任一组取值,任意两个最小项之积为 0。 13、与最小项 ABC 相邻的最小项有 ABC 、 ABC 、 ABC 。 14、组合逻辑电路的特点是 输出端的状态只由同一时刻输入端的状态所决定,而与先前的 状态没有关系(或输出与输入之间没有反馈延迟通路;电路中不含记忆元件) 。 15、按电路的功能分,触发器可以分为 RS 、 JK 、 D 、 T 、 T’。 16、时序电路可分为 同步时序逻辑电路 和 异步时序逻辑电路 两种工作方式。 17、描述时序电路逻辑功能的方法有逻辑方程组(含 驱动方程 、 输出方程 、 状态方程 )、 状态图 、 状态表 、 时序图 。 18、(251) 10 =(11111011) 2 =(FB ) 16 19、全体最小项之和为 1 。

数字电路与逻辑设计习题及参考答案全套

数字电路与逻辑设计习题及参考答案 一、选择题 1. 以下表达式中符合逻辑运算法则的是 D 。 A.C ·C=C 2 B.1+1=10 C.0<1 D.A+1=1 2. 一位十六进制数可以用 C 位二进制数来表示。 A . 1 B . 2 C . 4 D . 16 3. 当逻辑函数有n 个变量时,共有 D 个变量取值组合? A. n B. 2n C. n 2 D. 2n 4. 逻辑函数的表示方法中具有唯一性的是 A 。 A .真值表 B.表达式 C.逻辑图 D.状态图 5. 在一个8位的存储单元中,能够存储的最大无符号整数是 D 。 A .(256)10 B .(127)10 C .(128)10 D .(255)10 6.逻辑函数F=B A A ⊕⊕)( = A 。 A.B B.A C.B A ⊕ D. B A ⊕ 7.求一个逻辑函数F 的对偶式,不可将F 中的 B 。 A .“·”换成“+”,“+”换成“·” B.原变量换成反变量,反变量换成原变量 C.变量不变 D.常数中“0”换成“1”,“1”换成“0” 8.A+BC= C 。 A .A+ B B.A+ C C.(A+B )(A+C ) D.B+C 9.在何种输入情况下,“与非”运算的结果是逻辑0。 D A .全部输入是0 B.任一输入是0 C.仅一输入是0 D.全部输入是1 10.在何种输入情况下,“或非”运算的结果是逻辑1。 A A .全部输入是0 B.全部输入是1 C.任一输入为0,其他输入为1 D. 任一 输入为1 11.十进制数25用8421BCD 码表示为 B 。 A .10 101 B .0010 0101 C .100101 D .10101 12.不与十进制数(53.5)10等值的数或代码为 C 。 A .(0101 0011.0101)8421BCD B .(35.8)16 C .(110101.11)2 D .(65.4)8

(完整版)数字电路试题及答案

1) “0”的补码只有一种形式。 (V ) 2) 卡诺图中,两个相邻的最小项至少有一个变量互反。 (V ) 3) 用或非门可以实现3种基本的逻辑运算。 (V ) 4) 三极管饱和越深,关断时间越短。 (X ) 5) 在数字电路中,逻辑功能相同的TTL 门和CMOS 门芯片可以互相替代使用 (X ) 6) 多个三态门电路的输出可以直接并接,实现逻辑与。 (X ) 7) 时钟触发器仅当有时钟脉冲作用时,输入信号才能对触发器的状态产生影响。 (V ) 8) 采用奇偶校验电路可以发现代码传送过程中的所有错误。 (X ) 9) 时序图、状态转换图和状态转换表都可以用来描述同一个时序逻辑电路的逻 辑功能,它们之间可以相互转换。 (V ) 10) 一个存在无效状态的同步时序电路是否具有自启动功能,取决于确定激励 函数时对无效状态的处理。 (V ) 二•选择题(从下列各题的备选答案中选出 1个或多个正确答案,将其填在括 号中。共10分 1. 不能将减法运算转换为加法运算。 (A ) A .原码 B .反码 C .补码 2. ________________________________ 小数“0”的反码可以写为 。 ______________________________________ (AD ) A . 0.0…0 B . 1.0…0 C . 0.1 …1 D . 1.1 …1 3. ______________________________________ 逻辑函数F=A B 和G=A O B 满足关系 ______________________________________ 。 (ABD ) A . F=G B . F '= G C . F '= G D . F = G 1 为 ________ 。 (B ) A . J = K = 0 B . J = K = 1 C . J = 1,K = 0 D . J = 0,K = 1 5.设计一个同步10进制计数器,需要 _________ 触发器。 (B ) A . 3 个 B . 4 个 C . 5 个 D . 10 个 求两者的关系。(10分) 解:两函数相等,刀(0,3, 4,7,11,12) 4.要使JK 触发器在时钟脉冲作用下,实现输出 Q n 1 Q n ,则输入端信号应 三 .两逻辑函数F 1 (AB AC D BCD)BC CD ABCD ,F 2 AB DC D ,

完整版数字电路基础考试题附参考答案

数字电子技术-考试复习题 一、单项选择题 1. (195)H 表示( D ) 0 (a )二进制数 (b )十进制数 I 八进制数 (d )十六进制数 2. 在TTL 门电路中,能实现“线与”的 门电路是( B ) (a )与非门 (b )集电极开路门 (c )或非门 (d )或非门 3. 用不同数制的数字来表示2007,位数 最少的是 _______ 0 (a )十六进制数 (c ) 为 ____ 0 (a) 10100 01100 (d) 12. (a) 15. (d ) 12 (b) 10010 11000 13. (C ) (275) O (c) (c ) (b )十进制数 (c )八进制数 (d )二进制数 4. 十进制数36转换为十六进制数, 为 _______ 。 (a ) 26 22 (d ) 20 (b) 24 )D , 结果 (c) (a) 275 (d) 2200 (b) 629 (c ) 2750 13. 三态门的第三态是 (a )低电平 (b )咼电平 (c )咼阻 (d )任意电平 14. 具有8个触发器的二进制异步计数器 (a) 131 ( b) 103 最多可能有 种状态。 (c) 87 (d) 13 (a) 8 (b) 128 (c) 256 6. A/D 转换输出的二进制代码位数越多, (d) 512 其转换精度( ) 15.“或非” 逻辑运算结果为“ 0”的条件 (a ) 越高 (b )越低 (c) 是该或项的变量 。 不变 (d )无法确定 (a) 全部输入“0” (b) 全 7.下列逻辑表示式正确的是( ) 部输入“1” (a) A B AB 1 (b) (c) 任一个输入“0” (d) 任 A A B A B 一个输入“ T (d ) (c) AB AB AB AB 5. 8421BCD 码10000111表示的十进制 数是 。 AB A B 8. 下列电路中,属于时序逻辑电路的是 (). (a ) 数据选择器 (b )编码器 (c ) 计数器 (d )译码器 9. 由8位寄存器组成的扭环移位寄存器 可以构成 .进制计数器。 (c ) 16 (d ) 无法确定 10. 555 集成定时器构成的单稳态触发 器, 其暂态时间t W e _ (a) 0.7RC (b) RC 1.1RC (d) 1.4RC (a) 4 (b ) 8 (c ) 11.十进制数24转换为二进制数,结果 16 .当TTL 门电路输入端对地接电阻 R=10k 时,相当于此端 ___________ 。 (a )接逻辑“ 1” (b )接逻辑“ 0” 接0.4V 电压(d )逻辑不定 17. 若干个三态逻辑门的输出端连接在一 起,能实现的逻辑功能是 _______ 。 (a )线与 (b )无法确定(C )数据 驱动(d )分时传送数据 18. 一个3输入表决电路,只有3个输入 都为0,输出才为1,则该电路的逻辑关系 是 (c ) o (a )与 非 (d )与非 19.如要将一个最大幅度为5.1V 的模拟信 号转换为数字信号,要求输入每变化 20mV , 输出信号的最低位(LSB )发生变化,应选用 位 ADC 。 (b)或 (c)或

10套数字电路复习题(带完整答案)

Made by 遇见第一套 一.选择题(18分) 1.以下式子中不正确的是() a.1?A=A b.A+A=A c. d.1+A=1 2.已知 下列结果中正确的是() a.Y=A b.Y=B c.Y=A+B d. 3.TTL反相器输入为低电平时其静态输入电流为()a.-3mA

b.+5mA c.-1mA d.-7mA 4.下列说法不正确的是() a.集电极开路的门称为OC门 b.三态门输出端有可能出现三种状态(高阻态、高电平、低电平)c.OC门输出端直接连接可以实现正逻辑的线或运算 d利用三态门电路可实现双向传输 5.以下错误的是() a.数字比较器可以比较数字大小 b.实现两个一位二进制数相加的电路叫全加器 c.实现两个一位二进制数和来自低位的进位相加的电路叫全加器d.编码器可分为普通全加器和优先编码器 6.下列描述不正确的是() a.触发器具有两种状态,当Q=1时触发器处于1态 b.时序电路必然存在状态循环 c.异步时序电路的响应速度要比同步时序电路的响应速度慢

d.边沿触发器具有前沿触发和后沿触发两种方式,能有效克服同步触发器的空翻现象 7.电路如下图(图中为下降沿Jk触发器),触发器当前状态Q3 Q2 Q1为“011”,请问时钟作用下,触发器下一状态为() a.“110” b.“100” c.“010” d.“000” 8、下列描述不正确的是() a.时序逻辑电路某一时刻的电路状态取决于电路进入该时刻前所处的状态。 b.寄存器只能存储小量数据,存储器可存储大量数据。 c.主从JK触发器主触发器具有一次翻转性 d.上面描述至少有一个不正确 9.下列描述不正确的是() a.EEPROM具有数据长期保存的功能且比EPROM使用方便 b.集成二—十进制计数器和集成二进制计数器均可方便扩展。 c.将移位寄存器首尾相连可构成环形计数器 d.上面描述至少有一个不正确

数字电路基础知识考核试题及答案

数字电路基础考核试题 一、选择题 1. 二进制数10101转换为十进制数后为()[单选题] * 2. 逻辑函数式D+D,简化后结果是()[单选题] * 3. 一位十六进制数可以用二进制数来表示,需要二进制的位数是()[单选题] * 4. 当决定某个事件的全部条件都具备时,这件事才会发生。这种关系称为()[单选题]

5. 010*********的8421码为()[单选题] * 6. 4位二进制数可用十六进制数来表示,需要十六进制的位数是()[单选题] * 7. 8421BCD码用4位二进制数表示十进制数的位数是()[单选题] * 8. 在数字电路中,不属于基本逻辑门是()[单选题] *

9. 如图所示门电路,电路实现的逻辑式Y= [单选题] * 10. 如图所示的波形图表示的逻辑关系是() [单选题] * 11. 异或门F=A⊕B两输入端A、B中,A=1,则输出端F为()[单选题] *

12. 下列表所示的真值表完成的逻辑函数式为() [单选题] * 13. 当A=B=0时,能实现F=1的逻辑运算是()[单选题] * 14. 八位二进制数能表示十进制数的最大值是()[单选题] *

15. 将(01101)2转换为十进制数为()[单选题] * 16. 逻辑函数式Y=A+A,化简后的结果是()[单选题] * 17. 逻辑函数式Y=EF+E\+F\的逻辑值为()[单选题] * 18. 以下表达式中符合逻辑运算法则的是()[单选题] * 19. 当逻辑函数有n个变量时,取值组合有()[单选题] *

20. 二进制数码为(11101),则对应的十进制数为()[单选题] * 21. 下列说法中与BCD码的性质不符的是()[单选题] * 22. 数字信号和模拟信号的不同之处是()[单选题] * 23. “与非”运算的结果是逻辑“0”的输入是()[单选题] *

相关主题
相关文档
最新文档